



(19) 대한민국특허청(KR)  
(12) 공개특허공보(A)

(11) 공개번호 10-2017-0138592  
(43) 공개일자 2017년12월15일

- (51) 국제특허분류(Int. Cl.)  
*H01L 51/52* (2006.01) *H01L 27/32* (2006.01)  
*H01L 51/00* (2006.01)
- (52) CPC특허분류  
*H01L 51/5253* (2013.01)  
*H01L 27/323* (2013.01)
- (21) 출원번호 10-2017-7035514(분할)
- (22) 출원일자(국제) 2015년08월28일  
심사청구일자 2017년12월08일
- (62) 원출원 특허 10-2017-7006519  
원출원일자(국제) 2015년08월28일
- (85) 번역문제출일자 2017년12월08일
- (86) 국제출원번호 PCT/KR2015/009075
- (87) 국제공개번호 WO 2016/032286  
국제공개일자 2016년03월03일
- (30) 우선권주장  
14/474,154 2014년08월31일 미국(US)

- (71) 출원인  
엘지디스플레이 주식회사  
서울특별시 영등포구 여의대로 128(여의도동)
- (72) 발명자  
손해준  
경기도 파주시 월롱면 엘지로 245  
류중호  
경기도 파주시 월롱면 엘지로 245  
최시혁  
경기도 파주시 월롱면 엘지로 245
- (74) 대리인  
특허법인인벤투스

전체 청구항 수 : 총 16 항

(54) 발명의 명칭 마이크로 커버층을 갖는 디스플레이 디바이스 및 이의 제조 방법

### (57) 요 약

어셈블된 플렉서블 디스플레이의 명백한 경계 사이즈를 감소시키고 그리고/또는 측 표면을 활용하기 위해 일부분 또는 일부분들의 벤딩을 허용하도록 구성된 복수의 혁신점들을 갖는 플렉서블 디스플레이가 제공된다. 디스플레이 장치는, 베이스층의 제 1 부분과 제 2 부분 사이에 벤딩 허용 부분을 갖는 베이스층, 베이스층의 제 1 부분 상에 배치된 복수의 OLED (organic light-emitting diode) 소자들, OLED 소자들 위의 봉지층, 베이스층의 제 2 부분에 부착된 인쇄 회로 막, 및 베이스층의 벤딩 허용 부분 위에 배치된 마이크로-코팅층을 포함한다.

**대 표 도** - 도1a



(52) CPC특허분류

*H01L 27/3262* (2013.01)

*H01L 27/3276* (2013.01)

*H01L 27/3288* (2013.01)

*H01L 51/0097* (2013.01)

---

## 명세서

### 청구범위

#### 청구항 1

디스플레이 장치에 있어서,  
 상기 디스플레이 장치의 제 1 부분과 제 2 부분 사이에 벤딩 허용 부분을 갖는 베이스층;  
 상기 베이스층의 상기 제 1 부분 상에 배치된 복수의 OLED (organic light-emitting diode) 소자들;  
 상기 제 1 부분과 상기 제 2 부분 사이의 상기 벤딩 허용 부분을 가로지르는  
 스트레인 감소 트레이스 설계를 가지는 복수의 배선 트레이스들; 및  
 상기 베이스층의 상기 벤딩 허용 부분 위에 그리고 상기 복수의 배선 트레이스들 상에 배치된 마이크로-코팅층  
 을 포함하는, 디스플레이 장치.

#### 청구항 2

제 1 항에 있어서,  
 상기 OLED 소자들 위의 봉지층을 더 포함하는, 디스플레이 장치.

#### 청구항 3

제 2 항에 있어서,  
 상기 베이스층의 상기 제 2 부분에 부착된 인쇄 회로 막을 더 포함하는, 디스플레이 장치.

#### 청구항 4

제 3 항에 있어서,  
 상기 봉지층의 상부 표면의 적어도 일부 부분을 노출시키도록 위치된 상기 봉지층 상의 편광층을 더 포함하고,  
 상기 마이크로-코팅층은 상기 편광층의 에지와 상기 봉지층의 에지 사이에서 상기 봉지층의 상기 상부 표면의  
 적어도 일부를 덮도록 배치되는, 디스플레이 장치.

#### 청구항 5

제 4 항에 있어서,  
 상기 봉지층의 상기 상부 표면을 덮는 상기 마이크로-코팅층은 상기 편광층의 측벽과 접촉하는, 디스플레이 장  
 치.

#### 청구항 6

제 4 항에 있어서,  
 상기 봉지층의 상기 상부 표면을 덮는 상기 마이크로-코팅층은 상기 편광층의 측벽과 접촉하는 부분 및 상기 편  
 광층의 측벽으로부터 이격되는 부분을 포함하는, 디스플레이 장치.

#### 청구항 7

제 3 항에 있어서,  
 상기 마이크로-코팅층은 상기 디스플레이 장치의 상기 제 2 부분 상에 부착된 상기 인쇄 회로 막의 일부를 덮도  
 록 배치되는, 디스플레이 장치.

#### 청구항 8

제 1 항에 있어서,

상기 디스플레이 장치의 상기 제 1 부분과 상기 제 2 부분 사이에서 라우팅되는 상기 복수의 배선 트레이스들 아래의 베퍼층; 및

상기 디스플레이 장치의 상기 제 1 부분과 상기 제 2 부분 사이에서 라우팅되는 상기 복수의 배선 트레이스들 상의 패시베이션층을 더 포함하고,

상기 벤딩 허용 부분의 상기 베퍼층 및 상기 패시베이션층은 상기 벤딩 허용 부분의 상기 배선 트레이스들의 상기 스트레인 감소 트레이스 설계에 대응하는 패턴을 갖는, 디스플레이 장치.

### 청구항 9

제 1 항에 있어서,

상기 제 1 부분, 상기 제 2 부분 및 상기 벤딩 허용 부분 각각은 노치된 라인과 각각의 상기 노치된 라인에 가장 가까운 도전 라인 트레이스들 사이에 베퍼층 예칭된 영역을 포함하는, 디스플레이 장치.

### 청구항 10

제 2 항에 있어서,

상기 베이스층의 상기 제 1 부분의 내측 표면 상에 배치된 제 1 지지 막 및 상기 베이스층의 상기 제 2 부분의 내측 표면에 부착된 제 2 지지 막을 더 포함하고,

상기 제 1 지지 막이 상기 봉지 막보다 상기 베이스층의 상기 벤딩 부분을 향해 더 연장되도록 상기 제 1 지지 막 및 상기 봉지 막이 배치되는, 디스플레이 장치.

### 청구항 11

제 1 항에 있어서,

상기 마이크로-코팅층은 광-경화성 재료로 형성되는, 디스플레이 장치.

### 청구항 12

제 3 항에 있어서,

상기 마이크로-코팅층은 상기 인쇄 회로 막과 상기 벤딩 허용 부분 사이의 제 2 라우팅 영역보다 상기 봉지층과 상기 벤딩 허용 부분 사이의 제 1 라우팅 영역에서 보다 두꺼운 프로파일을 갖는, 디스플레이 장치.

### 청구항 13

제 3 항에 있어서,

상기 마이크로-코팅층으로 덮이는 상기 봉지층의 상부 표면의 폭은 상기 마이크로-코팅층으로 덮이는 상기 인쇄 회로 막의 폭보다 넓은, 디스플레이 장치.

### 청구항 14

제 3 항에 있어서,

상기 봉지층의 상부 표면 상의 상기 마이크로-코팅층의 높이는 상기 인쇄 회로 막 상의 상기 마이크로-코팅층의 높이보다 낮은, 디스플레이 장치.

### 청구항 15

제 1 항에 있어서,

상기 복수의 배선 트레이스들은 다이아몬드 형상들의 체인을 형성하도록 복수의 서브트레이스들로 나뉘는, 디스플레이 장치.

### 청구항 16

제 1 항에 있어서,

상기 스트레인 감소 트레이스 설계는 상기 디스플레이 장치의 상기 제 1 부분에 또는 근방에서 보강된 도전 라인 부분을 갖는, 디스플레이 장치.

### 발명의 설명

#### 기술 분야

[0001]

본 출원은 일반적으로 전자 디바이스들에 관한 것이고, 보다 구체적으로, 디스플레이를 갖는 전자 디바이스들에 관한 것이다.

#### 배경 기술

[0002]

전자 디바이스들은 종종 디스플레이들을 포함한다. 예를 들어, 휴대 전화들 및 휴대용 컴퓨터들은 사용자에게 정보를 제공하기 위한 디스플레이들을 포함한다. 이로 제한되는 것은 아니지만, 디스플레이를 포함하는, 전자 디바이스용 컴포넌트들은 플라스틱 또는 금속으로 이루어진 하우징에 장착될 수도 있다.

[0003]

조립된 (assembled) 디스플레이는 디스플레이 패널 및 다양한 기능들을 제공하기 위한 다수의 컴포넌트들을 포함할 수도 있다. 예를 들어, 디스플레이 패널을 제어하기 위한 하나 이상의 디스플레이 구동 회로들이 디스플레이 어셈블리에 포함될 수도 있다. 구동 회로들의 예들은 게이트 드라이버들, 발광 (소스) 드라이버들, 전력 (VDD) 라우팅, ESD (electrostatic discharge) 회로들, mux (multiplex) 회로들, 데이터 신호 라인들, 캐소드 컨택들, 및 다른 기능성 엘리먼트들을 포함한다. 다양한 종류들의 부가 기능들, 예를 들어 터치 센싱 또는 지문식별 기능들을 제공하기 위한 다수의 주변 회로들이 디스플레이 어셈블리에 포함될 수도 있다.

[0004]

일부 컴포넌트들은 디스플레이 패널 자체 상에 배치될 수도 있고, 종종 본 개시에서 비디스플레이 영역 및/또는 인액티브 영역 (inactive area) 으로 지칭되는, 디스플레이 영역 주변 영역들 내에 배치될 수도 있다. 이러한 컴포넌트들이 디스플레이 패널 내에 제공될 때, 이들은 디스플레이 패널의 상당한 부분을 차지한다. 큰 인액티브 영역은 디스플레이 패널의 부피를 크게 하는 경향이 있고, 이는 디스플레이 패널을 전자 디바이스들의 하우징 내로 통합하는 것을 어렵게 한다. 큰 인액티브 영역은 또한 디스플레이 패널의 상당한 부분이 과도하게 큰 마스킹 (예를 들어, 베젤, 테두리, 커버링 재료) 에 의해 커버될 것을 요구할 수도 있어 디바이스가 미적으로 매력적이지 않게 한다.

[0005]

최신 전자 디바이스들의 설계시 사이즈 및 중량이 중요한 문제이다. 또한, 때때로 스크린 대 베젤 비로 지칭되는, 인액티브 영역의 사이즈에 대한 액티브 영역 사이즈의 높은 비율은 가장 중요한 특징 중 하나이다. 디스플레이 패널에 대한 연결 컴포넌트들로 별도의 FPC (flexible printed) 을 차용하는 것 만으로는 보다 높은 스크린-대-베젤 비에 있어서 인액티브 영역의 사이즈의 얼마나 많은 감소가 구현될 수 있는지에 대해서 제한이 있다. 신호 케이블들을 신뢰할 수 있게 부착하고 디스플레이 패널의 에지들을 따라 배선들을 팬아웃 (fan out) 하기 위해 필요한 공간은 여전히 디스플레이 패널의 인액티브 영역 내에 배치되어야 한다.

[0006]

그 위에 픽셀들을 갖는 액티브 영역 및 인액티브 영역이 형성된 베이스 기판을 벤딩시키는 것이 매우 바람직할 것이다. 이는 마스킹 또는 디바이스 하우징 아래에 가려져야 하는 디스플레이 패널의 인액티브 영역을 정확히 최소화한다. 베이스 기판의 벤딩은 시야에서 가려져야 하는 인액티브 영역의 사이즈를 최소화할 뿐만 아니라, 다양한 새로운 디스플레이 설계들에 대한 가능성을 열 것이다.

[0007]

그러나, 이러한 플렉서블 디스플레이들을 제공할 때 해결되어야 하는 다양한 새로운 과제들이 있다. 디스플레이 픽셀들과 함께 베이스 기판 바로 위에 형성된 컴포넌트들은 허용되지 않는 애리 마진을 갖는 상당히 작은 치수를 갖는 경향이 있다. 또한, 이들 컴포넌트들은 가요성을 제공하기 위해 매우 얇은 시트 상에 형성되어야 하고, 이는 디스플레이들의 제조 및/또는 사용 동안 유발된 다양한 기계적 응력들 및 환경적 응력들에 이들 컴포넌트들이 매우 취약하게 한다.

[0008]

또한, 디스플레이 픽셀들을 갖는 베이스 기판 바로 위에 제조된 컴포넌트들은 종종 이들 픽셀들의 동작과 밀접하게 연결된다는 (link) 사실로 인해 문제가 발생한다. 관리가 이루어지지 않으면, 플렉서블 디스플레이의 벤딩으로부터의 기계적 응력들은 신뢰성에 부정적 영향을 줄 수 있거나 심지어 완성된 컴포넌트의 고장을 발생시킬 수 있다. 심지어 컴포넌트 내에서의 마이크로-스케일 (micro-scale) 의 결함은 리페어 옵션을 갖지 않는 전체 디스플레이 패널의 폐기에 이르는, 디스플레이 픽셀들의 퍼포먼스 및/또는 신뢰성에 치명적인 영향을 줄 수 있

다.

[0009] 예를 들어, 전기 배선들 내의 수 마이크로미터 스케일 크랙들은 다양한 비정상적인 디스플레이 문제들을 유발할 수 있고 심지어 디스플레이 패널의 몇몇 행들 또는 부분들 내의 픽셀들이 전혀 활성화되지 않게 할 수도 있다. 이와 같이, 디스플레이 패널들을 따라 플렉서블 베이스 기판 상에 제조될 전기 배선 스킴들을 설계할 때 다양한 특수한 파라미터들이 고려되어야 한다. 벤딩 반경을 단순히 증가시키는 것은 디스플레이 패널의 베이스 기판을 구부리는 (flex) 것의 모든 상당한 이점들을 획득하는 것을 어렵게 할 수도 있다. 따라서, 극단의 벤딩 반경으로부터의 벤딩 응력을 하에서도 신뢰할 수 있게 동작할 수 있는 플렉서블 디스플레이를 제공하는 것이 바람직할 것이다.

## 발명의 내용

### 과제의 해결 수단

[0010] 본 개시의 일 양태는, 플렉서블 디스플레이의 신뢰할 수 있는 동작을 위해 벤딩 응력을 견디기 위한 배선 트레이스들의 구성들을 포함하는, 플렉서블 디스플레이에 관련된다.

[0011] 일 실시예에서, 디스플레이 장치는 제 1 부분과 제 2 부분 사이에 벤딩 허용 부분을 갖는 베이스층을 포함한다. 디스플레이 장치의 제 1 부분은 복수의 OLED (organic light-emitting diode) 소자들이 배치되는 액티브 영역을 포함한다. 디스플레이 장치는 OLED 소자들 위에 봉지층을 더 포함한다. 봉지층은 막의 형태로 제공될 수도 있다. 디스플레이 장치의 제 2 부분 내에 인쇄 회로 막이 제공될 수도 있다. 인쇄 회로 막은 OLED 소자들을 동작시키기 위한 구동 회로일 수도 있다. 디스플레이 장치는 디스플레이 장치의 벤딩 허용 부분 위에 배치되는, 마이크로-코팅층을 더 포함한다.

[0012] 일부 실시예들에서, 디스플레이 장치는 베이스층의 제 1 부분과 제 2 부분 사이에서 라우팅된 복수의 배선 트레이스들을 포함한다. 이 경우, 벤딩 허용 부분의 복수의 도전 라인 트레이스들은 마이크로-코팅층으로 덮인다.

[0013] 일부 실시예들에서, 마이크로-코팅층은 봉지층의 적어도 일부 위에 배치될 수 있다. 보다 구체적으로, 디스플레이 장치는 봉지층 상에 편광층을 포함할 수도 있다. 편광층의 에지는 봉지층의 에지로부터 액티브 영역을 향해 시프트된다. 이는 마이크로-코팅층이 편광층의 에지와 봉지층의 에지 사이에서 노출된 봉지층의 상부 표면의 적어도 일부를 덮을 수 있도록, 봉지층의 상부 표면의 일부를 개방된 채로 남겨둔다. 마이크로-코팅층과 봉지층의 표면 사이의 부가적인 접촉 영역은 마이크로-코팅층과 봉지층의 표면 사이에 보다 강한 본딩을 제공할 수 있다. 봉지층과 마이크로-코팅층 사이의 향상된 시일링은 수분 및 다른 외래 재료들이 마이크로-코팅층 아래 배선 트레이스들을 부식시키는 것을 억제할 수 있다.

[0014] 일부 실시예들에서, 봉지층의 상부 표면을 덮는 마이크로-코팅층은 편광층의 측벽으로부터 이격되는 부분을 포함할 수도 있다. 일부 실시예들에서, 봉지층의 상부 표면을 덮는 마이크로-코팅층은 편광층의 측벽과 접촉하는 부분을 포함할 수도 있다.

[0015] 일부 실시예들에서, 디스플레이 장치는 마이크로-코팅층이 편광층의 측벽으로부터 이격되는 부분뿐만 아니라 마이크로-코팅층이 편광층의 측벽과 접촉하는 부분을 포함한다. 마이크로-코팅층과 편광층이 서로 접촉하는 부분은 플렉서블 디스플레이의 노치된 에지를 향해 위치될 수도 있다. 마이크로-코팅층과 편광층 간의 접촉은 인쇄 회로 막을 제자리에 홀딩하게 할 수도 있고, 인쇄 회로 막의 원치 않은 이동으로부터 가능한 크랙 생성을 감소 시킬 수도 있다.

[0016] 일부 실시예들에서, 마이크로-코팅층은 인쇄 회로 막을 향하는 마이크로-코팅층보다 봉지층을 향해 보다 높은 프로파일을 가질 수도 있다. 인쇄 회로 막을 향하는 마이크로-코팅층의 보다 낮은 프로파일은 벤딩 후 디스플레이 장치의 후면측에서 원치 않은 공간을 감소시키기 위해 유리할 수 있다.

[0017] 마이크로-코팅층의 두께는 봉지층과 인쇄 회로 막 사이에서 실질적으로 균일할 수도 있다. 특히, 이 영역에서 가장 두꺼운 마이크로-코팅층과 가장 얇은 마이크로-코팅층 사이의 마이크로-코팅층의 두께 차는 50  $\mu\text{m}$  미만일 수도 있다.

[0018] 마이크로-코팅층의 두께는 벤딩 부분에서 디스플레이 장치의 중립면을 조정할 수도 있다. 마이크로-코팅층에 의해 디스플레이 장치의 벤딩 부분에 추가된 두께는 배선 트레이스들에 감소된 양의 벤딩 응력이 인가되도록 배선 트레이스들의 평면을 향해 중립면을 시프트할 수 있다.

[0019] 또 다른 양태에서, 디스플레이를 제조하는 방법이 제공된다. 일 실시예에서, 베이스층 상에 벼퍼층이 형성된다.

버퍼층의 상단부 상에, 스트레인 감소 패턴을 갖는 도전 라인 트레이스들이 형성된다. 도전 라인 트레이스가 버퍼층 상에 형성된 후, 노치된 인액티브 영역을 생성하도록 베이스층이 챔퍼링된다. 노치된 인액티브 영역은 벤딩 허용 부분을 포함할 수 있다. 플렉서블 디스플레이의 챔퍼링되거나 스크라이빙된 에지로부터 크랙들이 시작되고 전파될 수 있기 때문에, 버퍼층은 스트레인 감소 패턴을 따라 그리고 노치된 라인을 따라 베이스층을 노출하도록 버퍼층이 예칭된다. 노치된 라인 근방의 무기층을 제거하는 것은 벤딩 응력으로부터 크랙 시작을 억제할 수 있지만, 이는 수분들 및 다른 외래 재료들에 취약한 도전 라인들을 형성할 수 있다. 따라서, 마이크로-코팅층이 노치된 인액티브 영역에 디스펜싱된다. 마이크로-코팅층은 수지 형태로 디스펜싱될 수도 있다. 이어서 마이크로-코팅층은 광 조사에 의해 경화된다.

[0020] 일부 실시예들에서, 마이크로-코팅층은 젯팅 밸브를 사용함으로써 디스펜싱될 수 있다. 젯팅 밸브로부터의 디스펜싱 속도는 타깃팅된 표면에서 마이크로-코팅층의 두께 및 확산 사이즈의 정확한 제어를 위해 디스펜싱 프로세스 동안 조정될 수도 있다. 또한, UV 조사를 통해 마이크로-코팅층이 경화되기 전에 디스펜싱 시간을 감소시키고 확산량을 제한하도록 부가적인 수의 젯팅 밸브들이 사용될 수도 있다.

### 도면의 간단한 설명

[0021] 도 1a 내지 도 1c는 본 개시의 실시예들에 따른 예시적인 플렉서블 디스플레이 디바이스의 개략도를 예시한다.

도 2a 및 도 2b는 본 개시의 실시예들에 따른 예시적인 플렉서블 디스플레이 디바이스의 개략도를 예시한다.

도 3은 본 개시의 실시예들에서 채용될 수도 있는, 벤딩 패턴의 개략적인 평면도 및 대응하는 단면도를 예시한다.

도 4a 및 도 4b는 본 개시의 실시예들에 따른 플렉서블 디스플레이 디바이스에서 사용할 수 있는 예시적인 복수-적층된 도전 라인들의 개략도를 예시한다.

도 5a 내지 도 5b는 본 개시의 실시예들에 따른 예시적인 구성의 복수-적층된 도전층들 및 절연층들의 개략도를 예시한다.

도 6a는 본 개시의 실시예들에 따른 예시적인 구성의 리세스된 채널 및 크랙 편향 굴절/절연 트레이스의 개략도를 예시한다.

도 6b 및 도 6c는 노치된 라인과 벤딩 허용 부분 사이에 제공된 예시적인 구성의 버퍼 예칭된 영역의 개략도를 예시한다.

도 7은 본 개시의 실시예에 따른 플렉서블 디스플레이들에 사용할 수 있는 단일 라인 배선 트레이스 설계의 개략도이다.

도 8a 내지 도 8d는 본 개시의 실시예들에 따른 일정한 간격으로 분할 및 병합하는 복수의 서브-트레이스들을 갖는 예시적인 배선 트레이스들의 개략도를 예시한다.

도 9a 및 도 9b는 본 개시의 실시예들에 따른, 플렉서블 디스플레이의 예시적인 배선 트레이스들이 교차하는 리세스된 영역의 개략도를 예시한다.

도 10a 내지 도 10c는 본 개시의 실시예들에 따른, 마이크로-코팅층이 구비된 플렉서블 디스플레이의 개략도들을 예시한다.

도 11a 및 도 11b는 본 개시의 실시예들에 따른 마이크로-코팅층이 구비된 벤딩 상태의 플렉서블 디스플레이의 실시예들의 개략도들을 예시한다.

### 발명을 실시하기 위한 구체적인 내용

[0022] 도 1a 내지 도 1c는 전자 디바이스들 내에 통합될 수도 있는 예시적인 플렉서블 디스플레이 (100)를 예시한다. 도 1a를 참조하면, 플렉서블 디스플레이 (100)는 내부에 디스플레이 핵심들의 어레이가 형성된, 적어도 하나의 액티브 영역 (즉, 디스플레이 영역)을 포함한다. 하나 이상의 인액티브 영역들은 액티브 영역의 주변부에 제공될 수도 있다. 즉, 인액티브 영역은 액티브 영역의 하나 이상의 층들에 인접할 수도 있다. 도 1a에서, 인액티브 영역은 직사각형 형상의 액티브 영역을 둘러싼다. 그러나, 액티브 영역의 형상들 및 액티브 영역에 인접한 인액티브 영역의 배열은 도 1에 예시된 예시적인 플렉서블 디스플레이 (100)로 특정적으로 제한되는 것은 아니라는 것이 아니라는 것이 이해될 것이다. 액티브 영역 및 인액티브 영역은 플렉서블 디스플레이 (100)를 채용하는

전자 디바이스의 설계에 적합한 임의의 형상일 수도 있다. 플렉서블 디스플레이 (100)의 액티브 영역의 형상들의 비제한적인 예들은 오각형 형상, 육각형 형상, 원형 형상, 계란형 형상 등을 포함한다.

[0023] 액티브 영역의 핵셀 각각은, 적어도 하나의 스위칭 TFT (thin-film transistor) 및 적어도 하나의 구동 TFT를 포함하는, 핵셀 회로와 연관될 수도 있다. 핵셀 회로 각각은 구동 회로들, 예를 들어, 플렉서블 디스플레이 (100)의 인액티브 영역 내에 위치되는 게이트 드라이버 및 데이터 드라이버와 통신하도록 게이트 배선 및 데이터 배선에 전기적으로 연결될 수도 있다.

[0024] 예를 들어, 하나 이상의 구동 회로들은 도 1a에 도시된 바와 같이, 인액티브 영역 내에 형성된 TFT들을 사용하여 구현될 수도 있다. 이러한 게이트 드라이버들은 GIP (gate-in-panel)로 지칭될 수도 있다. 또한 일부 컴포넌트들, 예를 들어, 데이터 드라이브-IC는 별도의 인쇄 회로에 장착될 수도 있고, 인쇄 회로 막, 예를 들어, 플렉서블 인쇄 회로 기판 (FPCB), COF (chip-on-film), TCP (tape-carrier-package) 또는 임의의 다른 적합한 기술들을 사용하여, 인액티브 영역 내에 배치된 연결 인터페이스 (패드들/범프들)에 커플링될 수도 있다. 이하에 보다 상세히 설명될 바와 같이, 연결 인터페이스를 갖는 인액티브 영역은, 베젤에 의해 감춰질 인액티브 영역의 사이즈를 감소시키기 위해, 인쇄 회로 막 예를 들어, COF, FPCB 등이 플렉서블 디스플레이 (100)의 백플레이 측에 위치되도록 중앙 부분으로부터 벤딩될 수 있다.

[0025] 플렉서블 디스플레이 (100)는 다양한 신호들을 생성하거나 그렇지 않으면 액티브 영역 내 핵셀들을 동작시키기 위한 다양한 부가적인 컴포넌트들을 포함할 수도 있다. 예를 들어, 인버터 회로, 멀티플렉서, ESD (electro static discharge) 회로 등이 플렉서블 디스플레이 (100)의 인액티브 영역 내에 위치될 수도 있다.

[0026] 플렉서블 디스플레이 (100)는 또한 플렉서블 디스플레이 (100)의 핵셀들을 동작시키는 것 외의 기능들과 연관된 컴포넌트들을 포함할 수도 있다. 예를 들어, 플렉서블 디스플레이 (100)는 터치 센싱 기능, 사용자 인증 기능 (예를 들어, 팽겨 프린트 스캔), 멀티-레벨 압력 센싱 기능, 촉각 피드백 기능 및/또는 플렉서블 디스플레이 (100)를 채용하는 전자 디바이스를 위한 다양한 다른 기능들을 제공하기 위한 컴포넌트들을 포함할 수도 있다. 이를 컴포넌트들은 인액티브 영역 내에 배치될 수도 있고 또는 플렉서블 디스플레이 (100)의 연결 인터페이스에 연결된 별도의 인쇄 회로 상에 제공될 수 있다.

[0027] 일부 실시예들에서, 플렉서블 디스플레이 (100)의 백플레이인은 액티브층으로서 LTPS (low-temperature poly-silicon) 반도체층을 사용하는 TFT들을 사용하여 구현될 수 있다. 따라서, 핵셀 회로 및 구동 회로들 (예를 들어, GIP)은 NMOS LTPS TFT들을 사용하여 구현된다. 일부 다른 실시예들에서, 플렉서블 디스플레이 (100)의 백플레이인은 N-타입 LTPS TFT들 및 P-타입 LTPS TFT들의 조합으로 구현될 수도 있다. 예를 들어, 플렉서블 디스플레이 (100)는 N-타입 LTPS TFT들 및 P-타입 LTPS TFT들 양자를 사용하여 구현된 CMOS GIP를 구비할 수도 있다.

[0028] 또한, 일부 실시예들에서, 플렉서블 디스플레이 (100)는 인액티브 영역에 구동 회로들 및/또는 액티브 영역에 핵셀 회로들을 구현하기 위해 복수의 종류의 TFT들을 채용할 수도 있다. 즉, 산화물 반도체 TFT 및 LTPS TFT의 조합이 플렉서블 디스플레이 (100)의 백플레이인을 구현하도록 사용될 수도 있다. 백플레이인에서, TFT들의 타입은 대응하는 회로 내에서 TFT들의 동작 조건들 및/또는 요건들에 따라 선택될 수도 있다.

[0029] LTPS (Low-temperature-poly-silicon) TFT들은 일반적으로 작은 프로파일 (profile)에서도 우수한 캐리어 이동도를 나타내어, 조밀한 구동 회로들을 구현하기 적합하게 한다. LTPS TFT의 우수한 캐리어 이동도는 고속 동작을 필요로 하는 컴포넌트들에 대해 이상적이다. 전술한 장점들에도 불구하고, 초기 문턱값 전압들은 폴리-결정화된 (poly-crystallized) 실리콘 반도체층의 입자 경계로 인해 LTPS TFT들마다 상이할 수도 있다.

[0030] 한편, IGZO (indium-gallium-zinc-oxide) 반도체층과 같은 산화물 재료계 반도체층을 채용하는 TFT (이하 “산화물 TFT”로 지칭됨)는 여러 측면에서 LTPS TFT와 상이하다. 산화물 TFT가 LTPS TFT보다 낮은 이동도를 갖지만 산화물 TFT는 일반적으로 오프 상태 동안 누설 전류 감소 면에서 LTPS TFT보다 유리하다. 즉, 산화물 TFT는 일반적으로 LTPS TFT의 전압홀딩비 (VHR: voltage-holding ratio) 보다 높은 VHR를 나타낸다. 산화물 TFT의 보다 높은 VHR은 핵셀들의 고 프레임 레이트 구동이 필요하지 않을 때 감소된 프레임 레이트로 핵셀들을 구동하기 위해 엄청난 장점이 될 수 있다.

[0031] 일부 실시예들에서, 플렉서블 디스플레이 (100)는 전체 액티브 영역 또는 액티브 영역의 선택된 부분의 핵셀들이 특정한 조건 하에서 감소된 프레임 레이트로 구동되는 구성을 구비할 수도 있다. 예로서, 핵셀들은 플렉서블 디스플레이 (100)로부터 디스플레이된 콘텐츠에 따라 감소된 리프레시 레이트로 리프레시될 수 있다. 또한, 정지 이미지 데이터 (예를 들어, 사용자 인터페이스, 텍스트)를 디스플레이하는 액티브 영역의 일부는 고속으로

변화하는 이미지 데이터 (예를 들어, 영화) 를 디스플레이하는 액티브 영역의 다른 부분보다 낮은 레이트로 리프레시될 수도 있다. 감소된 리프레시 레이트로 구동된 픽셀들은 증가된 블랭크 기간을 가질 수도 있고, 여기서 블랭크 기간은 데이터 신호가 픽셀들에 제공되지 않는 기간이다. 이는 동일한 이미지 데이터를 픽셀들에 제공하는 것에 의해 낭비되는 전력을 최소화할 것이다. 이러한 실시예들에서, 블랭크 기간 동안 누설 전류를 최소화하기 위해 플렉서블 디스플레이 (100) 의 픽셀 회로들 및/또는 구동 회로들을 구현하는 일부 TFT들에 산화물 TFT 가 사용될 수 있다. 픽셀 회로들 및/또는 구동 회로들로부터 누설 전류를 감소시킴으로써, 픽셀들이 감소된 레이트로 리프레시될 때에도 이 픽셀들로부터 보다 안정한 레벨의 회도가 달성될 수 있다.

[0032] 안정성 면에서, 산화물 TFT들은 LTPS TFT들만큼 많은 트랜지스터-대-트랜지스터 (transistor-to-transistor) 초기 문턱값 전압 변동 문제를 겪지 않는다. 이러한 특성은 플렉서블 디스플레이 (100) 가 대형이라면 엄청난 장점이 될 수 있다. 한편, 플렉서블 디스플레이 (100) 의 사용 동안 원치 않은 문턱값 전압 시프트를 유발할 수도 있는 PBTS (positive bias temperature stress) 및 NBTS (negative bias temperature stress) 의 면에서 LTPS TFT가 산화물 TFT보다 우수할 수도 있다.

[0033] LTPS TFT 및 산화물 TFT의 장단점을 고려하면, 본 명세서에 개시된 플렉서블 디스플레이 (100) 의 일부 실시 예들은 LTPS TFT 및 산화물 TFT의 조합을 채용할 수도 있다. 특히, 플렉서블 디스플레이 (100) 의 일부 실시예들은 인액티브 영역에 구동 회로들 (예를 들어, GIP) 을 구현하기 위해 LTPS TFT들을 채용할 수 있고, 액티브 영역에 픽셀 회로들을 구현하기 위해 산화물 TFT들을 채용할 수 있다. LTPS TFT의 우수한 캐리어 이동도로 인해, LTPS TFT들로 구현된 구동 회로들은 산화물 TFT들로 구현된 구동 회로들보다 고속으로 동작할 수도 있다. 부가적으로, 보다 조밀한 구동 회로들은 LTPS TFT를 구비할 수 있고, 이는 플렉서블 디스플레이 (100) 에서 인액티브 영역의 사이즈를 감소시킨다. 픽셀 회로들에 사용된 산화물 TFT들의 우수한 전압 훌륭비로, 픽셀들로부터의 누설이 감소될 수 있다. 이는 또한 액티브 영역의 선택된 부분의 픽셀들을 리프레시하거나 누설 전류로 인한 디스플레이 결점들을 최소화하는 동안, 미리 결정된 조건 (예를 들어, 정지 이미지를 디스플레이할 때) 하에서 감소된 프레임 레이트로 픽셀들을 구동할 수 있게 한다.

[0034] 일부 실시예들에서, 플렉서블 디스플레이 (100) 의 인액티브 영역의 구동 회로들은 픽셀 회로들이 산화물 TFT들로 구현되는 동안 N형 LTPS TFT들 및 P형 LTPS TFT들의 조합으로 구현될 수도 있다. 예를 들어, N형 LTPS TFT들 및 P형 LTPS TFT들은 CMOS 게이트 드라이버 (예를 들어, CMOS GIP) 를 구현하기 위해 사용될 수 있는 반면, 산화물 TFT들은 픽셀 회로들의 적어도 일부분에 채용된다. 전체가 P형 LTPS TFT들 또는 N형 LTPS TFT들로 형성된 GIP와 달리, CMOS 게이트 드라이버로부터의 게이트 출력 노드는 DC 신호들에 의해 제어될 수 있고, 이는 블랭크 기간 동안 게이트 출력 노드의 보다 안정한 제어를 가능하게 한다.

[0035] CMOS 게이트 드라이버는 LTPS TFT들 및 산화물 TFT들의 조합을 사용함으로써 구현될 수 있다는 것을 주의해야 한다. 유사하게, 일부 실시예들에서, 액티브 영역의 픽셀 회로들은 LTPS TFT들 및 산화물 TFT들 둘 모두를 사용함으로써 구현될 수 있다. 픽셀 회로 및/또는 구동 회로에 이 두 종류의 TFT들을 채용할 때, LTPS TFT는 연장된 기간의 바이어스 스트레스 (예를 들어, PBTS, NBTS) 를 겪는, 회로의 TFT들로 사용될 수 있다. 부가적으로, 저장 커패시터에 연결된 회로의 TFT들은 누설을 최소화하기 위해 산화물 TFT의 형태일 수 있다.

[0036] 플렉서블 디스플레이 (100) 의 부분들은 중앙 부분 및 벤딩 부분으로 규정될 수도 있다. 벤딩 라인 (BL) 을 참조하면, 실질적으로 평탄하게 남아 있는 플렉서블 디스플레이 (100) 의 부분은 중앙 부분 또는 실질적으로 평탄한 부분으로 지칭되는 한편, 벤딩 라인 (BL) 의 다른 측면에서 플렉서블 디스플레이 (100) 의 다른 부분은 벤딩 부분으로 지칭된다. 플렉서블 디스플레이 (100) 의 중앙 부분이 완전히 평탄할 필요는 없다는 것을 주의해야 한다. 플렉서블 디스플레이 (100) 의 중앙 부분이 벤딩 부분보다 상대적으로 보다 평탄하지만, 중앙 부분은 도 1b 에 도시된 바와 같이 안쪽으로 커브되거나 (curved-in) 바깥쪽으로 커브될 (curved-out) 수 있다. 즉, 하나 이상의 벤딩 부분들이 오목하거나 볼록한 중앙 부분 옆에 존재하고, 벤딩 측에 대한 벤딩 각도로 벤딩 라인을 따라 내측으로 또는 외측으로 벤딩된다. 벤딩 부분 내에서, 실질적으로 평탄한 부분으로부터 상승하는 각도 또는 하강하는 각도의 굽혀진 부분 (curvature) 을 갖는 부분은 벤딩 부분의 벤딩 허용 부분으로 명시될 수도 있다.

[0037] 플렉서블 디스플레이 (100) 의 복수의 부분들은 벤딩 라인 (BL) 을 따라 벤딩될 수 있다. 플렉서블 디스플레이 (100) 의 벤딩 라인 (BL) 은 수평으로 (예를 들어, 도 1a에 도시된 X-축), 수직으로 (예를 들어, 도 1a에 도시된 Y-축) 또는 사선으로 연장할 수도 있다. 따라서, 플렉서블 디스플레이 (100) 는 플렉서블 디스플레이 (100) 의 목표된 설계에 기초하여 수평, 수직 및/또는 사선 방향들의 임의의 조합으로 벤딩할 수 있다.

[0038] 플렉서블 디스플레이 (100) 의 하나 이상의 에지들은 벤딩 라인 (BL) 을 따라 중앙 부분의 평면으로부터 벤딩될 수 있다. 벤딩 라인 (BL) 이 플렉서블 디스플레이 (100) 의 에지들 근방에 위치되는 것으로 도시되지만, 벤딩

라인들 (BL) 은 중앙 부분을 가로질러 연장하거나 플렉서블 디스플레이 (100) 의 하나 이상의 코너부들에서 사선으로 연장할 수 있다는 것이 이해될 것이다. 이러한 구성들은 플렉서블 디스플레이 (100) 로 하여금 폴더블 디스플레이 또는 폴딩된 디스플레이의 양 외측 측들 상에 디스플레이 팩셀들을 갖는 양면 디스플레이를 제공하게 한다.

[0039] 도 1c는 벤딩 상태의 예시적인 플렉서블 디스플레이 (100) 의 간략화된 단면도이다. 도 1c에 예시된 바와 같이, 플렉서블 디스플레이 (100) 의 중앙 부분은 실질적으로 평탄할 수도 있고, 하나 이상의 벤딩 부분들은 벤딩 축에 대한 일정한 벤딩 각도 및 벤딩 반경에서 굽혀진 부분의 접선 벡터로부터 벤딩될 수도 있다. 중앙 부분으로부터 벤딩된 벤딩 부분 각각의 사이즈가 동일할 필요는 없다. 즉, 벤딩 부분 각각에서, 벤딩 라인 (BL) 으로부터 베이스층 (106) 의 외측 에지로의 베이스층 (106) 의 길이는 다른 벤딩 부분들과 상이할 수 있다. 또한, 벤딩 축에 대한 벤딩 각도 및 벤딩 축으로부터의 벤딩 반경은 벤딩 부분들 사이에서 가변할 수 있다.

[0040] 도 1c에 도시된 예에서, 벤딩 부분 중 하나 (우측) 는  $90^\circ$  의 벤딩 각도  $\Theta$  을 갖고, 벤딩 부분은 실질적으로 평탄한 부분을 포함한다. 벤딩 부분은, 벤딩 부분의 적어도 일부가 플렉서블 디스플레이 (100) 의 벤딩 부분 중 하나 (좌측) 로서 플렉서블 디스플레이 (100) 의 중앙 부분의 평면 밑에 오도록, 보다 큰 벤딩 각도  $\Theta$  으로 벤딩할 수 있다. 또한, 벤딩 부분은  $90^\circ$  보다 작은 벤딩 각도  $\Theta$  으로 벤딩할 수 있다.

[0041] 일부 실시예들에서, 플렉서블 디스플레이 (100) 의 벤딩 부분들에 대한 곡률 반경 (즉, 벤딩 반경) 은 약 0.1 mm 내지 약 10 mm, 보다 바람직하게, 약 0.1 mm 내지 약 5 mm, 보다 바람직하게 약 0.1 mm 내지 약 1 mm, 보다 바람직하게, 약 0.1 mm 내지 약 0.5 mm 일 수도 있다. 플렉서블 디스플레이 (100) 의 벤딩 부분의 가장 낮은 벤딩 반경은 0.5 mm 미만일 수도 있다.

[0042] 도 1c에 도시된 바와 같이, OLED (organic light-emitting diode) 소자층 (102) 이 베이스층 (106) 상에 배치되고, 봉지층 (104) 이 OLED 소자층 (102) 상에 배치된다. 플렉서블 디스플레이 (100) 는 또한 “맨드렐 (mandrel)” 로 지칭될 수도 있는, 지지 부재 (116) 를 포함한다. 지지 부재 (116) 는 연장된 바디부 및 라운딩된 단부를 갖는다. 지지 부재 (116) 의 라운딩된 단부가 베이스층 (106) 의 벤딩 부분 내에 위치되도록 베이스층 (106) 및 지지 부재 (116) 이 배열된다. 지지 부재 (116) 의 라운딩된 단부는 벤딩 부분에서 베이스층 (106) 에 대한 지지를 제공한다. 도 1c에 도시된 바와 같이, 베이스층 (106) 의 일부는 지지 부재 (116) 의 라운딩된 단부 둘레가 될 수도 있고, 지지 부재 (116) 의 하측에 위치될 수도 있다. 이러한 방식으로, COF (chip-on-flex) 케이블 및/또는 PCB (printed circuit board) 상에 장착된 회로들이 플렉서블 디스플레이 (100) 후면에 위치될 수 있다.

[0043] 플렉서블 디스플레이 (100) 는 플렉서블 디스플레이 (100) 의 선택적인 부분에서 강도를 제공하기 위해 하나 이상의 지지층들 (108) 을 포함한다. 지지층 (108) 은 상부에 OLED 소자층 (102) 이 배치되는 표면으로부터 반대되는, 베이스층 (106) 의 내측 표면 상에 부착된다. 플렉서블 디스플레이 (100) 의 선택적인 부분들에서 강도의 증가는 플렉서블 디스플레이 (100) 의 컴포넌트들의 정확한 구성 및 배치를 보장하는 것을 도울 수도 있다.

[0044] 베이스층 (106) 및 지지층 (108) 은 각각 폴리이미드, 폴리에틸렌 나프탈레이트 (PET), 폴리에틸렌 테레프탈레이트 (PET), 다른 적합한 폴리머들, 이들 폴리머들의 조합 등으로 형성된 플라스틱 박막으로 이루어질 수도 있다. 그러나, 지지층 (108) 이 베이스층 (106) 보다 견고해야 한다. 베이스층 (106) 및 지지층 (108) 을 형성하기 위해 사용될 수도 있는 다른 적합한 재료들은, 얇은 유리, 유전체 재료로 커버된 금속 호일, 다층 폴리머 스택 및 내부에 분산된 나노 입자들 또는 마이크로 입자들과 결합된 폴리머 재료를 포함하는 폴리머 합성 필름 등을 포함한다.

[0045] 베이스층 (106) 의 과도하게 높은 두께는 플렉서블 디스플레이 (100) 의 일부 벤딩 부분에서 목표된 극히 작은 벤딩 반경으로 벤딩하는 것이 어렵게 한다. 베이스층 (106) 의 과도하게 높은 두께는 또한 베이스층 (106) 상에 배치된 컴포넌트들로의 기계적 응력을 증가시킬 수도 있다. 이와 같이, 베이스층 (106) 의 두께는 베이스층 (106) 의 벤딩 부분에서 벤딩 반경에 따를 수도 있다. 한편, 일정한 레벨 이하의 두께를 갖는 베이스층 (106) 은 그 위에 배치된 다양한 컴포넌트들을 신뢰할 수 있게 지지하기에 충분히 강하지 않을 수도 있다.

[0046] 따라서, 베이스층 (106) 은 약 5  $\mu\text{m}$  내지 약 50  $\mu\text{m}$  의 범위 내, 보다 바람직하게, 약 5  $\mu\text{m}$  내지 약 30  $\mu\text{m}$  의 범위 내, 보다 바람직하게, 약 5  $\mu\text{m}$  내지 약 16  $\mu\text{m}$  의 범위 내의 두께를 가질 수도 있다. 지지층 (108) 은 약 100  $\mu\text{m}$  내지 약 125  $\mu\text{m}$ , 약 50  $\mu\text{m}$  내지 약 150  $\mu\text{m}$ , 약 75  $\mu\text{m}$  내지 200  $\mu\text{m}$ , 150  $\mu\text{m}$  미만, 또는 100  $\mu\text{m}$  초과의 두께를 가질 수도 있다. 일 적합한 예시적인 구성에서, 베이스층 (106) 은 약 10  $\mu\text{m}$  의 두께로 폴리이미드 층으로 형성되고, 지지층 (108) 은 약 100  $\mu\text{m}$  내지 약 125  $\mu\text{m}$  의 두께로 PET (polyethylene

terephthalate)로 형성된다.

[0047] 베이스층 (106)은 투명 층일 수도 있다. 플렉서블 디스플레이 (100)의 일부는 베이스층 (106)을 통과하는 외부 광에 노출될 수도 있다. 베이스층 (106) 상에 배치된 컴포넌트들 중 일부 또는 컴포넌트들의 제조시 사용된 재료들은 플렉서블 디스플레이 (100)의 제조 동안 노광으로 인해 바람직하지 않은 상태 변화들을 겪을 수도 있다. 플렉서블 디스플레이 (100)의 일부 부분들은 다른 부분들보다 강하게 외부 광에 노출될 수도 있고, 이는 디스플레이 불균일성 (예를 들어, 열룩, 색도우 결함들 등)을 야기할 수 있다. 이러한 문제들을 최소화하기 위해, 플렉서블 디스플레이 (100)의 일부 실시예들에서 베이스층 (106) 및/또는 지지층 (108)은 통과하는 외부 광의 양을 감소시킬 수 있는 하나 이상의 재료들을 포함할 수도 있다.

[0048] 예로서, 베이스층 (106)이 차광 기능을 제공하도록 차광 재료, 예를 들어, 클로라이드 개질된 카본 블랙이 베이스층 (106)의 구성 재료 (예를 들어, 폴리이미드)에 혼합될 수도 있다. 이러한 방식으로, 베이스층 (106)은 음영 (shade)을 갖는 폴리이미드로 형성될 수도 있다. 이러한 음영처리된 (shaded) 베이스층 (106)은 또한 플렉서블 디스플레이 (100)의 전면측으로부터 나오는 외부 광의 반사를 감소시킴으로써 플렉서블 디스플레이 (100) 상에 디스플레이된 이미지 콘텐츠의 가시성을 개선할 수 있다.

[0049] 베이스층 (106) 대신, 지지층 (108)이 플렉서블 디스플레이 (100)의 백플레인측 (즉, 지지층 (108) 부착측)으로부터 나오는 광의 양을 감소시키도록 차광 재료를 포함할 수도 있다. 지지층 (108)의 구성 재료는 베이스층 (106)과 관련하여 상술한 바와 유사한 방식으로, 하나 이상의 차광 재료들과 혼합될 수도 있다. 또한, 베이스층 (106) 및 지지층 (108) 둘 모두는 하나 이상의 차광 재료들을 포함할 수 있다. 여기서, 베이스층 (106) 및 지지층 (108)에 사용된 차광 재료들이 동일할 필요는 없다.

[0050] 상술한 바와 같이, 베이스층 (106) 및 지지층 (108)이 원치 않는 외부 광을 차단하게 하는 것은, 디스플레이 균일성을 개선할 수도 있고 반사를 감소시킬 수도 있지만, 플렉서블 디스플레이 (100)의 제조 동안 다수의 어려움들을 생성할 수 있다. 베이스층 (106) 및 지지층 (108)이 과도한 범위의 광장들의 광에 투명하지 않을 때, 이를 충들의 정렬 프로세스 동안 이들 충들 상의 정렬 마크들 (alignment mark)을 인식하는 것이 쉽지 않을 수도 있다. 특히, 플렉서블 디스플레이 (100)의 벤딩 동안의 베이스층 (106) 상에서 컴포넌트들의 정확한 배치 또는 정렬은, 충들의 배치가 이 충(들)의 중첩하는 부분들의 외측 에지들과 비교하여 결정되어야 할 수도 있기 때문에, 어려워 질 수 있다. 또한, 플렉서블 디스플레이 (100) 내에서 원치 않는 잔해물 또는 다른 이물질을 검사하는 것은 베이스층 (106) 및/또는 지지층 (108)이 과도한 범위(들)의 광 스펙트럼 (즉, 가시광, 자외선 및 적외선 스펙트럼의 광장)을 차단한다면 문제가 될 수 있다.

[0051] 따라서, 일부 실시예들에서, 베이스층 (106) 및/또는 지지층 (108)에 포함될 수도 있는 차광 재료는 플렉서블 디스플레이 (100)의 하나 이상의 제조 프로세스들 및/또는 테스트 프로세스들에서 사용될 수 있는 일정한 편광의 광 및/또는 특정한 광장 범위들 내의 광을 통과시키도록 구성된다. 예로서, 지지층 (108)은 플렉서블 디스플레이 (100)의 제조 동안, 품질 검사 및/또는 정렬 프로세스들에 사용될 광 (예를 들어, UV, IR 스펙트럼 광)을 통과시킬 수도 있지만, 가시광 광장 범위의 광은 필터링한다. 제한된 범위의 광장들은, 특히 베이스층 (106)이 상술한 바와 같은 차광 재료를 포함한다면, 베이스층 (106)에 부착된 인쇄 회로 막에 의해 생성된 색도우들에 의해 유발될 수도 있는, 디스플레이 불균일성 문제를 감소시키는 것을 도울 수 있다.

[0052] 베이스층 (106) 및 지지층 (108)은 특정한 타입들의 광을 차단 및 통과시 함께 동작할 수 있다는 것을 주의해야 한다. 예를 들어, 지지층 (108)은, 광이 베이스층 (106)을 통과할 수 없도록 광의 편광을 변경할 수 있다. 이러한 방식으로, 플렉서블 디스플레이 (100)의 제조 동안 다양한 목적들을 위해 특정한 타입의 광이 지지층 (108)을 통과할 수 있지만, 베이스층 (106)의 반대 측에 배치된 컴포넌트들에 원치 않는 효과들을 유발하도록 베이스층 (106)을 관통할 수는 없다.

[0053] 도 1b에 도시된 바와 같이, 플렉서블 디스플레이 (100)는 또한 플렉서블 디스플레이 (100)의 디스플레이 특성들 (예를 들어, 외부 광 반사, 컬러 정확도, 휘도, 등)을 제어하기 위한 편광층 (110)을 포함할 수도 있다. 유리층일 수도 있는 커버층 (114)이 플렉서블 디스플레이 (100)를 보호하도록 사용될 수도 있다.

[0054] 사용자로부터의 터치 입력을 센싱하기 위한 전극들이 커버층 (114)의 내부 표면 및/또는 편광층 (110)의 적어도 하나의 표면 상에 형성될 수도 있다.

[0055] 플렉서블 디스플레이 (100)는 터치 센서 전극들을 및/또는 터치 입력의 센싱과 연관된 다른 컴포넌트들 (이하 터치 센서층 (112)으로 지칭됨)을 포함하는 별도의 층을 더 포함할 수도 있다. 터치 센서 전극들 (예를 들어, 터치 구동/센싱 전극들)은 투명 도전성 재료, 예를 들어 인듐 주석 산화물, 그래핀 또는 탄소 나노튜브와 같은

탄소계 재료들, 도전성 폴리머, 다양한 도전성 재료들 및 비도전성 재료들의 혼합물로 이루어진 하이브리드 재료로 형성될 수도 있다. 또한, 금속 메시 (예를 들어, 알루미늄 메시, 실버 메시, 등)는 또한 터치 센서 전극들로서 사용될 수 있다.

[0056] 터치 센서층 (112)은 하나 이상의 변형가능한 유전체 재료들로 형성된 층을 포함할 수도 있다. 하나 이상의 전극들은 터치 센서층 (112)과 인터페이싱하거나 근방에 위치될 수도 있고, 터치 센서층 (112)의 변형 시 하나 이상의 전극들 상의 전기적 변화들을 측정하는 것을 용이하게 하도록 하나 이상의 신호들이 로딩될 수도 있다. 플렉서블 디스플레이 (100) 상에서 복수의 개별 레벨들 및/또는 레벨들의 범위들에서 압력량을 측정하기 위해 측정치들이 분석될 수도 있다.

[0057] 일부 실시예들에서, 터치 센서 전극들은 사용자 입력들의 위치를 식별할뿐만 아니라 사용자 입력의 압력을 측정하는데 활용될 수 있다. 플렉서블 디스플레이 (100) 상에서 터치 입력의 위치를 식별하고 터치 입력의 압력을 측정하는 것은 터치 센서층 (112)의 일 측 상의 터치 센서 전극들로부터 캐패시턴스의 변화들을 측정함으로써 달성될 수도 있다. 또한, 터치 센서 전극들로부터 터치 신호와 동시에 획득되거나 상이한 타이밍에 획득될 수도 있는, 적어도 하나의 다른 신호를 측정하기 위해 터치 센서 전극들 대신 적어도 하나의 전극을 활용할 수도 있다.

[0058] 터치 센서층 (112)에 포함된 변형가능한 재료는, 변형의 크기 및/또는 빈도가 전기 신호 및/또는 전기장에 의해 제어되는, 전기-활성 재료일 수도 있다. 이러한 변형가능한 재료들의 예들은 피에조 세라믹, 전기-활성-폴리머 (electro-active-polymer; EAP) 등을 포함한다. 따라서, 터치 센서 전극들 및/또는 별도로 제공된 전극은 목표된 방향들로 플렉서블 디스플레이 (100)를 벤딩하기 위해 변형가능한 재료를 활성화할 수 있다. 부가적으로, 이러한 전기-활성 재료들은 목표된 주파수들로 진동하도록 활성화될 수 있어서, 플렉서블 디스플레이 (100) 상에 촉각 및/또는 질감 (texture) 피드백을 제공한다. 플렉서블 디스플레이 (100)는 플렉서블 디스플레이 (100)의 벤딩 및 진동이 동시에 또는 상이한 타이밍에 제공될 수 있도록 복수의 전기-활성 재료층들을 채용할 수도 있다. 이러한 조합은 플렉서블 디스플레이 (100)로부터 음파들을 생성할 때 사용될 수 있다.

[0059] 상기 언급된 바와 같이, 인액티브 영역을 벤딩하는 것은 조립된 플렉서블 디스플레이 (100)의 전면 측에서 볼 때 인액티브 영역을 최소화 또는 제거하게 한다. 전면에서 보이게 남아 있는 인액티브 영역의 일부는 베젤로 커버될 수 있다. 베젤은, 예를 들어, 플렉서블 디스플레이 (100)의 커버층 (114), 하우징 또는 다른 적합한 컴포넌트들에 장착된 독립형 베젤 구조로 형성될 수도 있다. 전면 측에서 보이게 남아 있는 인액티브 영역은 또한 불투명한 마스킹층, 예를 들어, 블랙 잉크 (예를 들어, 카본 블랙으로 충진된 폴리머) 또는 불투명 금속층 아래에 숨겨질 수도 있다. 이러한 불투명 마스킹층은 플렉서블 디스플레이 (100)에 포함된 층들, 예를 들어 터치 센서층 (112), 편광층 (110), 커버층 (114), 및 다른 적합한 층들의 일부 상에 제공될 수도 있다.

[0060] 도 1a를 다시 참조 하면, 플렉서블 디스플레이 (100)의 벤딩 부분은, 이하에서 보조 액티브 영역으로 지칭되는, 벤딩 부분으로부터 이미지를 디스플레이할 수 있는 액티브 영역을 포함할 수도 있다. 즉, 벤딩 라인 (BL)은, 액티브 영역의 적어도 일부의 디스플레이 핵심들이 플렉서블 디스플레이 (100)의 벤딩 부분에 포함되어도록 액티브 영역에 위치될 수 있다. 이 경우, 벤딩 부분의 보조 액티브 영역 내 핵심들의 매트릭스는 도 2a에 도시된 바와 같이 중앙 부분의 액티브 영역의 핵심들의 매트릭스로부터 계속해서 연장할 수도 있다. 대안적으로, 플렉서블 디바이스 (100)의 벤딩 부분 내 보조 액티브 영역 및 중앙 부분 내 액티브 영역은 도 2b에 도시된 바와 같이 벤딩 허용 부분에 의해 서로 이격될 수도 있다.

[0061] 벤딩 부분의 보조 액티브 영역은 플렉서블 디스플레이 (100)의 보조 디스플레이 영역으로서 기능할 수도 있다. 보조 액티브 영역의 사이즈는 특별히 제한되지 않는다. 보조 액티브 영역의 사이즈는 전자 디바이스에서의 기능에 따라 결정될 수도 있다. 예를 들어, 보조 액티브 영역은 그래픽 사용자 인터페이스, 텍스트 메시지들 등과 같은 이미지들 및/또는 텍스트들을 제공하도록 사용될 수도 있다. 일부 경우들에서, 보조 액티브 영역은 다양한 목적들을 위해 다양한 컬러들의 광을 제공하기 위해 사용될 수도 있고 (예를 들어, 상태 표시등), 따라서, 보조 액티브 영역의 사이즈는 플렉서블 디스플레이 (100)의 중앙 부분의 액티브 영역만큼 클 필요는 없다.

[0062] 보조 액티브 영역의 핵심들 및 중앙 액티브 영역의 핵심들은, 단일 매트릭스 내에 있다면, 구동 회로들 (예를 들어, 게이트 드라이버, 데이터 드라이버, 등)에 의해 어드레싱될 수도 있다. 이 경우, 중앙 액티브 영역의 핵심들 및 보조 액티브 영역의 핵심들은 동일한 세트의 구동 회로들에 의해 동작될 수도 있다. 예로서, 중앙 액티브 영역의 제 N 행의 핵심들 및 보조 액티브 영역의 제 N 행의 핵심들은 동일한 게이트 드라이버로부터 게이트 신호를 수신하도록 구성될 수도 있다. 도 2b에 도시된 바와 같이, 벤딩 허용 부분 (즉, 벤딩 허용 구역) 위에 교차하는 게이트 배선의 일부 또는 2개의 액티브 영역들의 게이트 배선들을 연결하기 위한 브릿지는 이하에 더

상세히 설명될 벤딩 스트레스 감소 설계를 가질 수도 있다.

[0063] 보조 액티브 영역의 기능에 따라, 보조 액티브 영역의 광셀들은 중앙 액티브 영역의 광셀들과 개별적으로 구동 될 수 있다. 즉, 보조 액티브 영역의 광셀들은 중앙 액티브 영역의 광셀들의 매트릭스로부터 분리된 광셀들의 독립된 매트릭스로서 디스플레이 구동 회로들에 의해 인식될 수도 있다. 이런 경우들에서, 중앙 액티브 영역의 광셀들 및 보조 액티브 영역의 광셀들 각각은 적어도 하나의 개별 구동 회로로부터 그리고 중앙 액티브 영역에 의해 채용된 구동 회로들로부터 신호들을 수신할 수도 있다.

[0064] 플렉서블 디스플레이 (100) 의 컴포넌트들은 벤딩 라인 (BL) 을 따라 플렉서블 디스플레이 (100) 를 벤딩하기 어렵게 할 수도 있다. 지지층 (108), 터치 센서층 (112), 편광층 (110) 등과 같은 일부 엘리먼트들은 플렉서블 디스플레이 (100) 에 매우 큰 강도를 제공할 수도 있다. 또한, 이러한 엘리먼트들의 두께는 플렉서블 디스플레이 (100) 의 중립면을 시프트하고 따라서 일부 컴포넌트들은 다른 컴포넌트들보다 큰 벤딩 응력을 받을 수도 있다.

[0065] 벤딩을 보다 용이하게 하고 플렉서블 디스플레이 (100) 의 신뢰성을 향상시키기 위해, 플렉서블 디스플레이 (100) 의 벤딩 부분의 컴포넌트들의 구성은 플렉서블 디스플레이 (100) 의 실질적으로 평탄한 부분과 상이하다. 실질적으로 평탄한 부분에 존재하는 일부 컴포넌트들은 플렉서블 디스플레이 (100) 의 벤딩 부분들에 배치되지 않을 수도 있거나, 상이한 두께로 제공될 수도 있다. 벤딩 부분은 지지층 (108), 편광층 (110), 터치 센서층 (112), 컬러 필터층 및/또는 플렉서블 디스플레이 (100) 의 벤딩을 방해할 수도 있는 다른 컴포넌트들이 없을 수도 있다. 이러한 컴포넌트들은, 벤딩 부분이 시야에서 숨겨지거나 플렉서블 디스플레이 (100) 의 사용자들에게 액세스가능하지 않으면, 벤딩 부분에 필요하지 않을 수도 있다.

[0066] 보조 액티브 영역이 사용자들에게 정보를 제공하기 위해 벤딩 부분에 있더라도, 보조 액티브 영역은 보조 액티브 영역에 의해 제공된 정보의 용도 및/또는 타입에 따라 이를 컴포넌트를 필요로 하지 않을 수도 있다. 예를 들어, 편광층 (110) 및/또는 컬러 필터층은, 보조 액티브 영역이 단순히 컬러링된 광을 방출하거나 대조되는 컬러 조합으로 텍스트들 또는 단순한 GUI들을 (예를 들어, 백색 바탕에 검정색 텍스트들 또는 아이콘들) 디스플레이하기 위해 사용된다면 벤딩 부분에 필요하지 않을 수도 있다. 또한, 벤딩 부분에 플렉서블 디스플레이 (100) 의 벤딩 부분에는 터치 센서층 (112) 이 없을 수도 있다. 원한다면, 벤딩 부분은 터치 센서층 (112) 및/또는 전기-활성 재료층을 구비할 수도 있지만, 정보를 디스플레이하기 위한 보조 액티브 영역은 벤딩 부분에 제공되지 않는다.

[0067] 벤딩 허용 부분이 벤딩 응력에 의해 가장 많이 영향을 받기 때문에, 다양한 벤딩 응력 감소 특징들이 벤딩 허용 부분의 베이스층 (106) 의 컴포넌트들에 적용된다. 이를 위해, 중앙 부분의 일부 엘리먼트들은 벤딩 부분의 적어도 일부에 형성되지 않을 수도 있다. 중앙 부분의 컴포넌트들과 벤딩 부분의 컴포넌트들 사이의 분리는 벤딩 허용 부분에 각각의 엘리먼트들이 없도록, 플렉서블 디스플레이 (100) 의 벤딩 허용 부분의 엘리먼트들을 선택적으로 제거함으로써 생성될 수도 있다.

[0068] 도 2a 및 도 2b에 도시된 바와 같이, 중앙 부분의 지지층 (108A) 및 벤딩 부분의 지지층 (108B) 은 벤딩 허용 부분에서 베이스층 (106) 아래에 지지층 (108) 의 부재로 인해 서로 분리될 수 있다. 베이스층 (106) 에 부착된 지지층 (108) 을 사용하는 대신, 상기 기술된 바와 같이, 지지 부재 (116) 의 라운드된 단부 가 벤딩 허용 부분에서 베이스층 (106) 아래쪽에 위치될 수 있다. 다양한 다른 컴포넌트들, 예를 들어 편광층 (110) 및 터치 센서층 (112) 등은 또한 플렉서블 디스플레이 (100) 의 벤딩 허용 부분에 없을 수도 있다. 엘리먼트들의 제거는 절단, 습식 에칭, 건식 에칭, 스크라이빙 및 브레이킹, 또는 다른 적합한 재료 제거 방법들에 의해 행해질 수도 있다. 엘리먼트를 절단하거나 달리 제거하는 대신, 엘리먼트의 분리된 부분들이 이러한 엘리먼트가 없는 벤딩 허용 부분을 남기도록 중앙 부분 및 벤딩 부분에 형성될 수도 있다. 중앙 부분 및 벤딩 부분의 일부 컴포넌트들은 플렉서블 디스플레이 (100) 의 벤딩 허용 부분에 걸쳐 놓인 하나 이상의 도전 라인 트레이스 (120) 를 통해 전기적으로 연결될 수 있다.

[0069] 벤딩 부분으로부터 완전히 제거되는 대신, 벤딩 응력을 감소시키기 위해 일부 엘리먼트들에 벤딩 허용 부분 내의 벤딩 라인들을 따라 그렇지 않으면 벤딩 허용 부분 내에 벤딩 패턴이 제공될 수도 있다. 도 3은 예시적인 벤딩 패턴들 (300) 의 단면도 및 평면도를 예시한다. 플렉서블 디스플레이 (100) 의 평면도에 예시된 벤딩 패턴들의 순서가 도 3의 플렉서블 디스플레이 (100) 의 단면도에 예시된 벤딩 패턴들의 순서와 매칭할 필요는 없다는 것을 주의해야 한다. 상술한 벤딩 패턴들 (300) 은 지지층 (108), 편광층 (110), 터치 센서층 (112) 및 플렉서블 디스플레이 (100) 의 다양한 다른 엘리먼트들에 사용될 수도 있다.

- [0070] 플렉서블 디스플레이 (100) 는 2 이상의 타입들의 벤딩 패턴들 (300) 을 활용할 수도 있다. 컴포넌트들에 의해 활용된 벤딩 패턴들의 개수 및 벤딩 패턴들의 타입들은 제한되지 않는다는 것이 이해될 것이다. 원한다면, 패턴들의 깊이는 컴포넌트를 완전히 관통할만큼 충분히 깊지 않을 수도 있지만, 각각의 층을 부분적으로 관통할 수도 있다. 부가적으로, 베이스층 (106) 과 TFT 사이에 위치된 베퍼층뿐만 아니라 도전 라인 트레이스를 커버하는 패시베이션층에 벤딩 응력을 감소시키기 위해, 벤딩 패턴이 또한 제공될 수도 있다.
- [0071] 몇몇 도전 라인들이 플렉서블 디스플레이 내의 다양한 컴포넌트들 간의 전기적 상호 연결들을 위해 플렉서블 디스플레이 (100) 에 포함된다. 액티브 영역 및 인액티브 영역 내에 제조된 회로들은 플렉서블 디스플레이 (100) 에서 다수의 기능들을 제공하기 위해 하나 이상의 도전 라인들을 통해 다양한 신호들을 송신할 수도 있다. 간략히 설명된 바와 같이, 일부 도전 라인들은 플렉서블 디스플레이 (100) 의 중앙 부분 및 벤딩 부분의 회로들 및/또는 다른 컴포넌트들 간의 상호 연결들을 제공하도록 사용될 수도 있다.
- [0072] 본 명세서에 사용된 바와 같이, 도전 라인은 일반적으로 플렉서블 디스플레이 (100) 의 일 지점으로부터 또 다른 지점으로 임의의 타입의 전기적 신호들, 전력 및/또는 전압들을 송신하기 위한 도전성 경로를 지칭한다. 이와 같이, 도전 라인들은 TFT들의 소스 전극/드레인 전극뿐만 아니라 인액티브 영역의 일부 디스플레이 구동 회로들 (예를 들어, 게이트 드라이버, 데이터 드라이버)로부터 액티브 영역 내의 광센서 회로들로 신호들을 송신시 사용되는 게이트 배선/데이터 배선들을 포함할 수도 있다. 유사하게, 터치 센서 전극들, 압력 센서 전극들 및/또는 지문 센서 전극들과 같은, 일부 도전 라인들은 플렉서블 디스플레이 (100) 상에서 터치 입력을 센싱하거나 지문을 인식하기 위한 신호들을 제공할 수도 있다. 도전 라인들은 또한 플렉서블 디스플레이 (100) 의 중앙 부분의 액티브 영역의 광센서들과 벤딩 부분의 보조 액티브 영역의 광센서들 간의 상호연결을 제공할 수 있다. 플렉서블 디바이스 (100) 의 도전 라인들의 상술한 기능들은 단지 예시이다.
- [0073] 일부 도전 라인들은 플렉서블 디스플레이 (100) 의 실질적으로 평탄한 부분으로부터 플렉서블 디스플레이 (100) 의 벤딩 부분으로 연장될 수도 있다. 이러한 경우들에서, 도전 라인들의 일부분들은 벤딩 응력을 견디도록 다른 부분들과 상이하게 구성될 수도 있다. 특히, 플렉서블 디스플레이 (100) 의 벤딩 허용 부분 위에 놓인 도전 라인들의 일부는 적절한 상호 연결을 유지하기 위해 도전 라인들의 크랙들 및 균열을 감소시키기 위한 몇몇 특징들을 포함할 수도 있다.
- [0074] 먼저, 플렉서블 디스플레이 (100) 의 일부 도전 라인들은 보다 적은 파손 위험으로 보다 큰 가요성을 허용할 수도 있는, 다층 구조를 가질 수도 있다. 도 4a 및 도 4b는 각각 도전 라인 트레이스 (120) 의 예시적인 스택 구조를 예시한다.
- [0075] 도 4a에서, 도전 라인 트레이스 (120) 는 주 도전층 (122) 이 보조 도전층들 (124) 사이에 샌드위치된 (sandwiched) 다층 구조를 가질 수도 있다. 주 도전층 (122) 은 보조 도전층 (124) 보다 낮은 전기 저항을 갖는 재료로 형성될 수도 있다. 주 도전층 (122) 을 위한 비한정적인 예들은 구리, 알루미늄, 투명 도전성 산화물 또는 다른 플렉서블 도전체들을 포함한다. 보조 도전층 (124) 은 주 도전층 (122) 위의 스택에 형성될 때 충분히 낮은 접촉 저항을 나타낼 수 있는 도전성 재료로 형성되어야 한다. 도전층들 간의 낮은 접촉 저항은 다층 도전 라인 (120) 의 도전층들을 위한 재료들의 선택시 유일한 팩터는 아니다.
- [0076] 이러한 조합의 예들은, 티타늄층들 사이에 샌드위치된 알루미늄층 ( $Ti/Al/Ti$ ), 상부 몰리브덴층과 하부 몰리브덴층 사이에 샌드위치된 알루미늄층 ( $Mo/Al/Mo$ ), 티타늄층들 사이에 샌드위치된 구리층 ( $Ti/Cu/Ti$ ) 및 상부 몰리브덴층과 하부 몰리브덴층 사이에 샌드위치된 구리층 ( $Mo/Cu/Mo$ ) 을 포함한다. 그러나, 도전층 스택의 낮은 접촉 저항이 플렉서블 디바이스 (100) 에 사용된 도전 라인 트레이스 (120) 용 재료들로서 선택하기 위한 유일한 인자는 아니다.
- [0077] 도전 라인 트레이스 (120) 를 형성하기 위한 재료들은 최소 영률 (Young's modulus) 요건을 충족해야 하는 한편, 플렉서블 디스플레이 (100) 의 엄격한 전기 및 열적 요건들 (예를 들어, 저항, 열 생성, 등) 을 충족해야 한다. 따라서, 주 도전층 (122) 및 보조 도전층 (124) 양자는 저 취약성 (brittleness) (E)을 나타내는 재료로 형성되어야 한다. 이러한 관점에서, Al은 약 71 GPa의 모듈러스를 갖고, Ti는 116 GPa의 모듈러스를 갖고, Mo는 329 GPa의 모듈러스를 갖는다. 이와 같이, Al의 취약성 (E) 은 Mo의 취약성의 약 1/4이고, Ti의 취약성 (E) 은 Mo의 취약성의 약 1/3이다. 따라서, 일부 실시예들에서, 플렉서블 디스플레이 (100) 의 도전 라인들 (120) 중 적어도 일부는 Al 및 Ti를 포함하는 스택으로 형성된다. Mo와 달리, Al 및 Ti 양자는 0.5 mm의 벤딩 반경에서 크랙을 나타내지 않는다.
- [0078] 주 도전 층 (122) 은 보조 도전층 (124) 보다 낮은 전기 저항을 가져야 하기 때문에, 도전 라인 트레이스 (120)

는 Ti/Al/Ti의 스택으로 형성될 수도 있다. 특히, 벤딩 허용 부분에 배치된 도전 라인들 (120) 중 적어도 일부는 Ti/Al/Ti의 스택으로 형성될 수도 있다.

[0079] 일부 실시예들에서, 플렉서블 디스플레이 (100)는 웨어러블 전자 디바이스에 채용될 수도 있다. 이러한 경우들에서, 플렉서블 디스플레이 (100)는 고습도 환경에서 사용될 수도 있다. 일부 경우들에서, 수분들이 도전 라인 트레이스 (120)에 도달할 수 있다. 다른 금속들 및 합금들은 상이한 전극 전위들을 갖고, 전해질에서 2 이상의 금속들 또는 합금들이 접촉할 때, 하나의 금속은 애노드로서 기능하고 다른 금속은 캐소드로서 기능한다. 다른 금속들 간의 전기-전위 차는, Ti/Al/Ti 스택에서 주 도전층 (122)인 애노드 부재의 갈바닉 커플링에 대한 가속화된 공격을 위한 구동력이다. 애노드 금속은 전해질에 용해되고, 캐소드성 금속 상에서 침전물이 수집된다. Al 층 부식으로 인해, 도전 라인 트레이스 (120)의 전기 특성들은 열화되거나 완전히 손실될 수도 있다.

[0080] 통상적으로, 다층 도전 라인 (120)의 단면 측에서 접촉하는 전해질에 의해 갈바닉 부식이 개시된다. 따라서, 일부 실시예들에서, 적어도 일부 도전 라인들 (120)은 도 4b에 도시된 바와 같이 주 도전층 (122)이 보조 도전층 (124)으로 커버되도록 주 도전층 (122)은 보조 도전층 (124)에 의해 둘러싸인 구조로 제공된다. 이는 갈바닉 부식에 의한 주 도전층 (122)의 손실을 최소화할 수 있고, 전기 전도도의 단절 확률을 더 감소시킨다.

[0081] 이러한 다층 도전 라인들 (120)은 보조 도전층 (124) (예를 들어, Ti) 위에 주 도전층 (122) (예를 들어, Al)을 위한 재료를 먼저 증착함으로써 생성될 수 있다. 여기서, 주 도전층 (122) 아래의 보조 도전층 (124)은 보다 큰 폭을 가질 수도 있다. 목표된 도전 라인 트레이스 (예를 들어, 다이아몬드 트레이스 설계)를 형성하기 위해 에칭 내성 재료가 이들 두 층들의 스택 위에 형성되고 에칭된다 (예를 들어, 건식 에칭, 습식 에칭 등). 에칭 내성 재료를 스트립한 후, 보조 도전층 (124)의 또 다른 층 (즉, Ti)이 패터닝된 구조체 위에 증착된다 (즉, Ti/Al). 다시, 주 도전층 (122)의 상단 상의 보조 도전층 (124)은 주 도전층 (122)이 제 2 도전층 (124) 내에 둘러싸이도록 보다 큰 폭을 가질 수도 있다. 에칭 내성 재료의 또 다른 건식 에칭 및 스트립은 목표된 도전 라인 트레이스 설계의 다층 구조 (즉, Ti/Al/Ti)의 스택을 형성하도록 수행된다.

[0082] 다양한 절연층들, 예컨대 베퍼층 (126), 패시베이션층 (128), 게이트 절연층 (GI 층) 및 중간 유전체 층 (ILD 층)은 도전 라인 트레이스 (120)의 하부 측 및/또는 상부 측에 형성될 수도 있다. 이들 절연층들은 유기 재료 및/또는 무기 재료로 형성될 수도 있고 또는 무기 재료들로 형성된 서브-층을 포함할 수도 있다.

[0083] 무기 재료층은 일반적으로 도전 라인들 (120)의 금속들보다 덜 연성 (ductile)이다. 동일한 양의 벤딩 응력이 주어지면, 일반적으로 도전 라인 트레이스 (120)에 대한 절연층들로부터 크랙들이 개시된다. 도전 라인 트레이스 (120)가 크랙 없이 벤딩 응력을 견디기에 충분한 모듈러스를 갖더라도, 절연층으로부터 개시된 크랙들은 성장하고 도전 라인들 (120)내로 전파하는 경향이 있고, 플렉서블 디스플레이 (100)를 사용할 수 없게 할 수 있는 불량한 전기 접촉들의 스팟들을 생성한다. 따라서, 다양한 벤딩 응력 감소 기법들은 절연층들과 도전 라인들 (120) 양자에 활용된다.

[0084] 크랙들은 무기 절연층들을 통해 주로 시작된다는 것을 주의해야 한다. 따라서, 크랙들의 전파는 크랙되기 쉬운 영역들에서 무기 절연층들을 선택적으로 제거함으로써 억제될 수 있다. 따라서, 무기 절연층들 및/또는 무기 재료층을 포함하는 절연층들의 스택은 플렉서블 디스플레이 (100)의 특정한 부분들에서 선택적으로 에칭될 수 있다.

[0085] 예를 들어, 도 5a에 도시된 바와 같이, 도전 라인 트레이스 (120) 아래의 절연층은 에칭될 수 있다. 도전 라인 트레이스 (120) 아래의 절연층은, 무기 재료층들 중 하나 이상의 층들을 포함할 수도 있는, 베퍼층 (126)일 수도 있다. 베퍼층 (126)은 SiNx 층 및 SiO<sub>2</sub> 층의 하나 이상의 층들로 형성될 수도 있다. 하나의 적합한 구성에서, 베퍼층 (126)은 SiNx 층 및 SiO<sub>2</sub> 층의 교번하는 스택들로 형성될 수도 있다. 베퍼층 (126)은 베이스층 (106) 위, 그러나 TFT 아래에 배치된다.

[0086] 베이스층 (106)의 실질적으로 평탄한 부분 상에 형성된 베퍼층 (126)은 베이스층 (106)의 벤딩 부분 위의 베퍼층 (126) 보다 두꺼울 수도 있다. 플렉서블 디스플레이 (100)의 보다 용이한 벤딩을 가능하게 하도록, 베퍼층 (126)의 일부는 플렉서블 디스플레이 (100)의 벤딩 부분에서 에칭될 수도 있다. 이와 같이, 플렉서블 플레이 (100)의 실질적으로 평탄한 부분의 베퍼층 (126)은 플렉서블 디스플레이 (100)의 벤딩 부분의 베퍼층 대신 적어도 하나의 부가적인 서브층을 갖는다.

[0087] 예를 들어, 실질적으로 평탄한 부분의 베퍼층 (126)은 SiNx 층 및 SiO<sub>2</sub> 층의 복수의 스택들을 포함할 수도 있고, 벤딩 부분의 베퍼층 (126)은 SiNx 층 및 SiO<sub>2</sub> 층의 단일 스택을 포함한다. 벤딩 부분의 일부분에 SiNx 층 또는 SiO<sub>2</sub> 층의 단일 층만을 갖는 것도 가능하다.

- [0088] 스택된 베퍼 (126) 의 SiNx 층 및 SiO<sub>2</sub> 층 각각은 약 1000 Å의 두께를 가질 수도 있다. 이와 같이, 플렉서블 디스플레이의 벤딩 부분의 베퍼층의 두께는 약 100 Å 내지 약 2000 Å의 범위일 수도 있다. 플렉서블 디스플레이 (100) 의 실질적으로 평坦한 부분에서, 부가적인 무기층은 TFT의 반도체층 바로 아래에 제공될 수도 있다. TFT의 액티브층 아래에 가장 근접하게 위치된 무기층은 베퍼층 (126) 의 개별 무기층들보다 훨씬 보다 두꺼울 수도 있다.
- [0089] 벤딩 허용 부분에서, 베퍼층 (126) 은, 도전 라인 트레이스 (120) 아래에 베퍼층 (126) 을 손대지 않고 남기면서, 베이스층 (106) 을 노출시키기 위해 더 에칭될 수도 있다. 즉, 리세스된 영역 및 돌출된 영역이 플렉서블 디스플레이 (100) 의 벤딩 부분에 제공된다. 돌출된 영역은 베이스층 (106) 상에 제공된 베퍼층 (126) 을 포함하는 한편, 리세스된 영역은 그 위에 베퍼층 (126) 을 갖지 않는 노출된 베이스층 (106) 을 갖는다.
- [0090] 도전 라인 트레이스 (120) 는 돌출된 영역 상에 위치되고, 패시베이션층 (128) 은 돌출된 영역 상의 도전 라인 트레이스 (120) 위에 위치된다. 패시베이션층 (128) 은 리세스된 영역 위에 일시적으로 증착될 수도 있지만, 패시베이션층 (128) 은 건식 에칭 또는 습식 에칭 프로세스에 의해 리세스된 영역으로부터 제거된다. 이와 같이, 리세스된 영역에는 패시베이션층 (128) 이 실질적으로 없을 수도 있다. 리세스된 영역으로부터 패시베이션층 (128) 을 에칭할 때, 베이스층 (106) 의 일부가 또한 에칭될 수 있다. 따라서, 리세스된 영역에서 베이스층 (106) 의 두께는 플렉서블 디스플레이 (100) 의 다른 위치에서 베이스층 (106) 의 두께보다 작을 수 있다. 도 5a에 도시된 바와 같이 베퍼층 (126) 이 에칭될 때, 리세스된 영역으로 인해 베퍼층 (126) 으로부터 도전 라인 트레이스 (120) 로의 크랙 전파가 감소될 수 있다.
- [0091] 도 5b에 예시된 바와 같이, 일부 실시예들에서, 리세스된 영역은 특정한 깊이로 에칭된 베이스층 (106) 을 포함하고, 도전 라인 트레이스 (120) 는 리세스된 영역의 베이스층 (106) 상에 증착된다. 이러한 구성에서, 도전 라인 트레이스 (120) 의 일부는 베이스층 (106) 내에 배치된다. 도전 라인 트레이스 (120) 는 또한 돌출된 영역을 제공하는 베퍼층 (126) 의 일부 상에 증착된다. 패시베이션층 (128) 은 도전 라인 트레이스 (120) 위에 증착될 수 있고, 이어서 리세스된 영역의 도전 라인 트레이스 (120) 를 노출시키도록 리세스된 영역으로부터 에칭된다.
- [0092] 따라서, 패시베이션층 (128) 은 돌출된 영역 상에 위치된 도전 라인 트레이스 (120) 상에 남아 있게 된다. 이 구성에서, 베퍼층 (126) 상에 남아 있는 패시베이션층 (128) 은 다층 도전 라인 트레이스 (120) 의 측면들을 덮기 때문에 갈바닉 부식을 억제한다. 따라서, 리세스된 영역 내 도전 라인 트레이스 (120) 는 패시베이션층 (128) 에 의해 덮일 필요가 없다. 이러한 구성에서, 베퍼층 (126) 으로부터 생성된 크랙들은, 베이스층 (106) 내에 위치된 도전 라인 트레이스 (120) 의 일부가 아니라 베퍼층 (126) 의 측면 상의 도전 라인 트레이스 (120) 를 관통할 수도 있으나,
- [0093] 리세스된 영역의 도전 라인 트레이스 (120) 의 표면으로부터 패시베이션층 (128) 을 제거하여, 패시베이션층 (128) 으로부터의 크랙 전파가 또한 방지될 수 있다. 갈바닉 부식은 베퍼층 상의 도전 라인 트레이스 (120) 의 에지로부터 시작되기 때문에, 베퍼층 (126) 상의 도전 라인들 (120) 의 에지를 덮는 패시베이션층 (128) 은, 베퍼층 (126) 상의 도전 라인 트레이스 (120) 와 베이스층 (106) 내의 도전 라인 트레이스 (120) 사이의 거리가 충분히 멀다면 필요하지 않을 수도 있다.
- [0094] 크랙은 또한 플렉서블 디스플레이 (100) 의 일부 부분을 스크라이빙하고 그리고/또는 챔퍼링하는 동안 절연층 내에서 발생할 수 있다. 이러한 제조 프로세스들 동안 플렉서블 디스플레이 (100) 의 에지에서 생성된 크랙들은 플렉서블 디스플레이 (100) 의 중앙 부분을 향해 전파될 수 있다. 일부 경우들에서, 측면 인액티브 영역들의 에지에서의 크랙들은 액티브 영역을 향해 전파되고 인액티브 영역들 내 GIP들을 손상시킨다.
- [0095] 따라서, 상단 에지 및 하단 에지의 무기층들은 플렉서블 디스플레이 (100) 의 스크라이빙 라인으로부터의 크랙 개시를 최소화한다. 보다 구체적으로, 베퍼층 (126) 은 도 6a에서 “스크라이빙 라인 에칭 영역”으로 표기된 영역에서, 상단 에지 및 하단 에지를 따라 에칭될 수 있다. 이들 영역들에서, 베이스층 (106) 이 노출될 수도 있고 또는 최소 두께의 무기층만이 플렉서블 디스플레이 (100) 의 스크라이빙 라인을 따라 남아 있을 수도 있다.
- [0096] 몇몇 측 크랙 스토퍼 구조체들이 또한 액티브 영역의 측면들에 제공될 수도 있다. 예를 들어, 리세스된 채널은 도 6a의 액티브 영역의 좌측 에지 상에 도시된 바와 같이 절연층들을 에칭함으로써 인액티브 영역 내에 형성될 수 있다. 일부 실시예들에서, 크랙의 방향을 변경할 수 있는 금속 및 절연 층 패턴은 인액티브 영역에 위치된 회로와 인액티브 영역의 외측 에지 사이에 형성될 수 있다. 예를 들어, 스트레인 감소 패턴을 갖는 금속 트레이스 및 금속 트레이스를 커버하는 절연층은 도 6a에서 플렉서블 디스플레이 (100) 의 우측과 같은 플렉서블 디스

플레이 (100) 의 에지 사이에 형성될 수 있다.

[0097] 액티브 영역의 좌측 상의 리세스된 채널은 또한 액티브 영역의 우측 상에 제공될 수 있다는 것을 주의해야 한다. 유사하게, 인액티브 영역의 우측 상에 제공된 스트레인 감소 패턴을 갖는 금속 트레이스는 또한 인액티브 영역의 좌측에 제공될 수 있다. 일부 실시예들에서, 리세스된 채널 및 스트레인 감소 패턴을 갖는 금속 트레이스는 액티브 영역의 양측면들 상에 제공될 수 있다. 이 구성에서, GIP를 향하는 방향에서 인액티브 영역의 외측 에지로부터 전파되는 크랙들은 GIP 전에 형성된 다이아몬드/절연 트레이스의 각도에 의해 코스를 변경할 수도 있다.

[0098] 절연층들의 에칭은, 또한 액티브 영역과 벤딩 허용 부분 간의 라우팅 영역뿐만 아니라 COF 영역과 벤딩 허용 부분 간의 라우팅 영역에서 수행될 수 있다. 또한, 무기층들은 크랙들이 챔퍼 라인측으로부터 도전 라인들 (120) 을 향해 전파되지 않도록 챔퍼 라인 옆 영역들로부터 제거될 수도 있다.

[0099] 도 6b는 챔퍼 라인 근방의 벤딩 허용 부분의 확대도이다. 챔퍼 라인 근방의 무기층들로부터 크랙 시작 및 전파를 감소시키기 위해, 절연층은 VSS 라인으로부터 챔퍼 라인까지 에칭된다. 특히, 베퍼층 (126) 은 벤딩 허용 부분의 가장 가까운 도전 라인 (120) (예를 들어, VSS) 과 챔퍼 라인 사이의 영역에 배치된 베이스층 (106) 은 에칭될 수 있다. 이 영역에서, 베이스층 (106) (예를 들어, PI) 은 노출될 수도 있고 또는 최소량의 베퍼층 (126) 만이 남아 있을 수도 있다. 따라서, 챔퍼 라인으로부터 크랙 시작 및 전파는 감소될 수 있다.

[0100] 챔퍼 라인 근방의 베퍼층 (126) 을 에칭할 때, 베퍼층 (126) 의 스트라이프는 챔퍼 라인과 가장 가까운 도전 라인 트레이스 (120) (예를 들어, VSS) 사이에 남아 있을 수도 있다. 이러한 베퍼층의 스트라이프는 플렉서블 디스플레이 (100) 의 챔퍼링된 측으로부터 도전 라인 트레이스 (120) 에 다른 이질적인 재료 또는 수분들이 도달하는 것을 억제하기 위한 댐 (dam) 으로서 역할을 할 수 있다.

[0101] 베퍼층 (126) 의 제거는 또한 챔퍼 라인과 가장 가까운 도전 라인 (120) 사이의 라우팅 영역에 적용될 수 있다. 베퍼층 (126) 의 선은 또한 라우팅 영역에 적용될 수도 있다. 또한, 도전 라인들 (120) 아래의 베퍼층 (126) 및 도전 라인들 (120) 상의 패시베이션층 (128) 은 라우팅 영역의 무기층들에 의한 크랙 전파 가능성을 더 감소시키도록 라우팅 영역 전체에서 에칭될 수 있다. 따라서, 도 5a 및 도 5b에 도시된 구조는 또한 라우팅 영역의 도전 라인 트레이스들 (120) 에 적용될 수도 있다.

[0102] 도 6c는 또 다른 크랙 스토퍼 구조체가 구비된, 챔퍼 라인 근방의 벤딩 허용 부분의 확대도이다. 이 실시예에서, 다이아몬드 트레이스 패턴을 갖는 보조 도전 라인 (130) 이 챔퍼 라인과 도전 라인 트레이스 (120) (예를 들어, VSS) 사이에 제공된다. 보조 도전 라인 (130) 아래의 베퍼층 (126) 및 보조 도전 라인 (130) 상의 패시베이션층 (128) 은 도 5a 및 도 5b에 도시된 것과 유사한 방식으로 에칭될 수 있다. 따라서, 보조 도전 라인 (130) 은 챔퍼 라인으로부터 도전 라인 트레이스 (120) 로 크랙들의 전파를 억제할 수도 있다. 보조 도전 라인 (130) 은 플로팅하는 라인일 수도 있다. 필요한 경우, 보조 도전 라인 (130) 은 플렉서블 디스플레이 (100) 의 바텀 에지를 향해 더 연장할 수도 있다. 일부 실시예들에서, 보조 도전 라인 (130) 은 인접한 도전 라인 (120) 과 접촉할 수도 있다. 보조 도전 라인 (130) 에 부가하여, 베퍼층 (126) 의 스트라이프는 또한 보조 도전 라인 (130) 을 향해 수분 또는 다른 이질적인 재료들이 이동하는 것을 중단시키도록 제공될 수도 있다.

[0103] 플렉서블 디스플레이 (100) 의 TFT들 근방의 무기 절연층들의 제거는 플렉서블 디스플레이 (100) 내 컴포넌트들의 전기 특성에 영향을 줄 수도 있다. 예를 들어, TFT들의 문턱값 전압의 원치 않은 시프트는 SiNx 층들이 베퍼층 (126) 으로부터 제거될 때 관찰된다. TFT들의 안정성을 유지하기 위해, 부가적인 쇼팅 금속층이 TFT들의 반도체층 아래에 형성될 수 있다. 쇼팅 금속층은 베퍼층 (126) 아래에 있을 수도 있고 또는 베퍼층 (126) 의 무기층들 사이에 개재될 수도 있다. 일부 실시예들에서, 쇼팅 금속층은 TFT들의 소스 전극 또는 게이트 전극에 전기적으로 연결될 수도 있다.

[0104] 트레이스 설계들은 도전 라인 트레이스 (120) 및 절연층들 모두에서 벤딩 응력을 감소시키는 중요한 역할을 한다. 예시의 편의를 위해, 도전 라인 트레이스 (120) 및 도전 라인 트레이스 (120) 의 적어도 일부를 덮는 절연층 (즉, 패시베이션층 (128)) 의 트레이스는 이하의 기술에서 집합적으로 “배선 트레이스”로 지칭된다.

[0105] 트레이스 설계는 도전 라인 트레이스 (120) 의 전기적 요건들 뿐만 아니라 도전 라인 트레이스 (120) 상에 송신된 신호들의 타입을 고려함으로써 결정되어야 한다. 또한, 도전 라인 트레이스 (120) 및 절연층들의 형성에 사용된 재료들의 특성들 (예를 들어, 영률) 이 트레이스들의 설계시 고려될 수 있다. 두께, 폭, 길이, 부분 뿐만 아니라 전체 도전 라인 트레이스 (120) 및 절연층들에 대한 레이아웃 각도와 같은 다양한 다른 인자들이 플렉서블 디스플레이 (100) 에 사용하기에 충분한 전기적 및 기계적 신뢰도를 갖는 트레이스 설계를 제공하기 위해 고

려되어야 할 수도 있다는 것을 주의해야 한다.

[0106] 배선 트레이스 설계는 플렉서블 디스플레이 (100) 의 벤딩 방향 (즉, 커브의 접선 벡터를 참조하여 도전 라인 트레이스 (120) 및 절연층들의 배치 및 배향에 기초하여 이들을 위해 특별히 맞춰질 (tailored) 수도 있다. 배선 트레이스가 연장하는 방향이 굽혀진 부분의 접선 벡터에 대해 보다 정렬되기 때문에 배선 트레이스는 보다 많은 벤딩 응력을 받을 것이다. 즉, 굽혀진 부분의 접선 벡터에 대해 정렬된 배선 트레이스의 길이가 감소될 때 배선 트레이스는 벤딩 응력에 보다 잘 견딜 것이다.

[0107] 굽혀진 부분의 접선 벡터에 대해 정렬된 배선 트레이스 부분의 길이를 감소시키기 위해, 플렉서블 디스플레이 (100) 의 배선 트레이스들은 도 7에 예시된 사인파, 구형파, 사형 (serpentine), 톱니형 및 슬랜티드 라인 (slanted line) 트레이스 설계들 중 임의의 하나 이상을 채용할 수도 있다. 이러한 구성들에서, 벤딩 응력은 굽혀진 부분의 접선 벡터로부터 시프트되는 각도로 배향된 트레이스 부분들에 분배될 수도 있다. 도 7에 예시된 스트레인 감소 트레이스 설계들은 단지 예시이고, 플렉서블 디스플레이 (100) 의 실시예들에서 사용될 수 있는 트레이스 설계들에 대한 제한들로서 해석되지 않아야 한다.

[0108] 일부 도전 라인 트레이스 (120) 는 플렉서블 디스플레이 (100) 의 다른 도전 라인 트레이스 (120) 와 상이한 스트레인 감소 트레이스 설계들을 채택할 수도 있다. 일부 실시예들에서, 도전 라인 트레이스 (120) 는 도전 라인들 사이에 타이트한 간격을 가능하게 하도록 치수들을 가변할 수 있다. 예를 들어, 제 1 배선 트레이스의 볼록한 측면이 제 1 배선 트레이스 옆의 제 2 배선 트레이스의 오목한 측면에 위치될 수도 있다.

[0109] 도전 라인 트레이스 (120) 내 크랙들에 의한 상호 연결들의 단절을 방지하거나 최소화하기 위해, 배선 트레이스는 복수의 서브트레이스들로 분할되고, 특정한 간격을 두고 단일 트레이스로 다시 수렴 (converge) 될 수도 있다. 도 8a의 예에서, 도전 라인 트레이스 (120) 의 단일 트레이스는 서브트레이스 A 및 서브트레이스 B를 포함하고, 이들은 조인트 X마다 다시 병합될 수도 있어, 다이아몬드 체인을 맑는다. 이 트레이스 설계는 이하 다이아몬드 트레이스 설계로 지칭될 수도 있다. 서브트레이스들이 굽혀진 부분의 접선 벡터로부터 멀어지는 각도의 벡터로 연장하도록 배열되기 때문에, 굽혀진 부분의 접선 벡터와 정렬되는 배선 트레이스의 길이의 감소는 도 7에 예시된 트레이스 설계들과 유사한 방식으로 실현된다.

[0110] 도 8에 도시된 다이아몬드 트레이스 설계는 도 7의 단일 라인 배선 트레이스 설계들에 대한 상당한 전기적 이점을 제공한다. 첫째로, 동일한 폭, 두께 및 커브의 접선 벡터로부터 시프팅되는 각도가 주어지면, 마운틴형 (mountain) 트레이스 설계를 채용하는 배선 트레이스와 비교하여 다이아몬드 트레이스 설계를 채용하는 배선 트레이스로부터 거의 1/2의 전기 저항이 관찰된다 (즉,  $4.4 \Omega : 8.6 \Omega$ ). 이에 더하여, 복수의 서브트레이스들로의 트레이스의 분할은 서브트레이스들 중 하나가 크랙들에 의해 손상되는 경우 백업 전기 경로를 제공할 수도 있다. 이와 같이, 다이아몬드 트레이스 설계는 벤딩 부분의 배선 트레이스들에 사용될 수 있고, 벤딩 허용 부분이 심각한 벤딩 응력을 겪는 배선 트레이스들에 특히 도움이 될 수도 있다.

[0111] 언급된 바와 같이, 벤딩 응력의 분포는 벤딩 방향에 대한 벤딩 트레이스들의 벡터 (즉, 분할 각도)에 의존한다. 벤딩 방향으로부터 보다 큰 분할 각도 (즉, 굽혀진 부분의 접선 벡터) 를 갖는 서브트레이스는 보다 적은 벤딩 응력을 겪을 것이다. 그러나, 복수의 서브 트레이스들로의 배선 트레이스의 분할은 굽혀진 부분의 접선 벡터로부터의 각도로 배선 트레이스의 배향에 의해 실현된 벤딩 응력 감소되지 않는 것처럼 스스로 서브트레이스 각각에 대한 벤딩 응력 감소를 제공하지 않는다는 것을 주의해야 한다. 실제로, 동일한 도전 라인 폭 및 굽혀진 부분의 접선 벡터로부터의 편향 각도가 주어지면, 다이아몬드 트레이스 설계에서 서브트레이스들 중 하나의 형상을 거의 미러링하는 마운틴형 배선 트레이스에서 벤딩 응력 시뮬레이션 결과는 다이아몬드 트레이스 설계의 서브트레이스 각각에서 나타난 벤딩 응력 시뮬레이션 결과와 거의 동일하였다.

[0112] 그러나, 다이아몬드 트레이스 설계로부터 실현된 부가적인 이점들 중 하나는, 이 설계가 전기적 저항의 증가가 상대적으로 거의 없는 굽혀진 부분의 접선 벡터에 대해 정렬되는 (즉, 병렬로 진행하는) 절연층 트레이스의 길이를 최소화하거나 없애게 한다는 것이다. 크랙들이 일반적으로 절연층으로부터 시작되기 때문에, 굽혀진 부분의 접선 벡터와 정렬되는 절연 트레이스의 길이가 최소화되는 것이 필수적이다. 다이아몬드 트레이스 설계를 사용할 때, 응력 지점 A에서 도전 라인 트레이스 (120) 의 위치와 응력 지점 B에서 도전 라인 트레이스 (120) 의 위치 사이에서 오프셋이 생성되고, 따라서, 굽혀진 부분의 접선 벡터와 정렬되는 도전 라인 트레이스 (120) 의 길이를 감소시킨다.

[0113] 도전 라인 트레이스 (120) 아래 베퍼층 (126) 뿐만 아니라 도전 라인 트레이스 (120) 상의 패시베이션층 (128)에 동일하게 적용된다. 즉, 무기 베퍼층 (126) 은 응력 지점 A와 응력 지점 B의 베퍼층 (126) 사이의 영역에서

예칭되어 2 개의 지점들 사이에 베퍼층 (126) 의 연속적인 직선 경로가 존재하지 않는다. 유사하게, 패시베이션 층 (128) 은 응력 지점 A와 응력 지점 B의 패시베이션 층 (128) 사이의 영역에서 예칭되어, 2 개의 지점들 사이에 패시베이션 층 (128) 의 연속적인 직선 경로가 존재하지 않는다. 다이아몬드 트레이스 설계는 훨씬 보다 낮은 크랙 개시 레이트를 제공할 뿐만 아니라, 도전 라인 트레이스 (120) 로의 크랙들의 전파를 방해한다.

[0114] 굽혀진 부분의 접선 벡터에 대해 정렬된 절연층 트레이스의 감소가 도전 라인 트레이스 (120) 및 도전 라인 트레이스 (120) 을 덮는 절연층의 폭을 감소시킴으로써 이루어질 수 있다. 커브의 접선 벡터에 대해 정렬된 절연층 트레이스가 도전 라인 폭 및 절연 트레이스 폭의 감소에 의해 제거될 때, 크랙들의 평균 사이즈는  $3.79 \mu\text{m}$  로부터  $2.69 \mu\text{m}$  로 감소되었다. 옴 접촉 저항은 3.15 Ω로부터 4.51 Ω로 증가되지만, 이러한 증가는 플렉서블 디스플레이 (100) 의 동작에 최소의 영향을 갖는다.

[0116] \*도전 라인 트레이스 (120) 의 폭의 감소량은 도전 라인 트레이스 (120) 의 전기 저항이 플렉서블 디스플레이 (100) 에 사용되기에 너무 높아질 수 있기 때문에 도 7에 도시된 단일 라인 트레이스 설계로 제한된다. 그러나, 도전 라인 트레이스 (120) 의 분할 및 병합에 의해 생성된 부가적인 전기 경로는 비분할 스트레인 감소 트레이스 설계들과 비교하여 도전 라인 트레이스 (120) 에서 훨씬 보다 낮은 전기 저항을 산출한다.

[0117] 서브트레이스들의 분할 각도는 다이아몬드 트레이스 설계 (800) 에서 인접한 2 개의 조인트들 X 간의 거리에 영향을 준다는 것을 주의해야 한다. 조인트들 X 간의 거리는 전체 배선 트레이스 전반에서 균일할 필요는 없다. 트레이스가 분할하고 병합하는 간격들은 배선 트레이스의 부분들에 부가된 벤딩 응력의 레벨에 기초하여 단일 트레이스의 배선에서 가변할 수 있다. 조인트들 X 간의 거리는, 보다 높은 벤딩 응력을 겪는 플렉서블 디스플레이 (100) 의 영역 (예를 들어, 보다 낮은 반경의 굽혀진 부분을 갖는 영역, 보다 큰 벤딩 각도를 갖는 영역) 을 향해 배선 트레이스의 부분들에 대해 계속해서 단축될 수도 있다. 반대로, 조인트들 X 간의 거리들은 보다 낮은 벤딩 응력을 겪는 영역을 향해 계속해서 확대될 수 있다.

[0118] 도 8b의 예시적인 트레이스 설계에서, 단부 부분들의 트레이스의 조인트들 X 간의 거리는 제 1 거리 (예를 들어,  $27 \mu\text{m}$ ) 이지만, 이 거리는 트레이스의 중간 부분을 향해 계속해서 보다 짧아진다. 중간 부분에서, 조인트들 X 간의 거리는  $1/2$ 만큼 감소된다. 도 8b에 도시된 트레이스의 단부 부분들은 벤딩 허용 부분의 시작부분 근방의 배선 트레이스의 일부일 수도 있고, 트레이스의 중간 부분은 플렉서블 디스플레이 (100) 의 벤딩 허용 부분의 중간 또는 중간 근방에 위치된 부분일 수도 있다.

[0119] 고 벤딩 응력 영역들에서 배선 트레이스의 서브트레이스들의 각도를 선택적으로 증가시킴으로써 보다 낮은 크랙 시작 기회가 배선 트레이스에 제공된다. 벤딩 방향으로부터 보다 큰 각도로 분할하고 병합하는 서브트레이스들을 사용하여, 굽혀진 부분의 접선 벡터를 따라 연장하는 도전 라인 트레이스 (120) 의 길이 및 절연층의 길이가 보다 철저히 감소된다. 이러한 방식으로, 전기 저항에서의 불필요한 증가가 방지될 수 있다.

[0120] 배선 트레이스는 부가적인 수의 서브트레이스들로 분할될 수도 있고, 도 8c에 예시된 바와 같이, 플렉서블 디스플레이 (100) 의 벤딩 영역에서 그리드-형 배선 트레이스를 생성한다. 예로서, 서브트레이스들은 다이아몬드 트레이스 형상들로 형성된 복수의 웹 (web) 을 형성하도록 구성될 수 있다. 이러한 트레이스 설계는 공통 신호, 예를 들어, VSS 및 VDD를 송신하는 배선 트레이스들에 유용할 수도 있다. 그리드-형 트레이스 설계를 형성하는 서브트레이스들의 수 또는 서브트레이스들의 형상이 도 8c에 도시된 예로서 특히 제한되는 것은 아니다. 일부 실시예들에서, 서브트레이스들은 플렉서블 디스플레이 (100) 의 벤딩 허용 부분을 통과하는 단일 트레이스 내로 수렴할 수도 있다.

[0121] 상기 논의된 스트레인 감소 트레이스 설계들은 도전 라인 트레이스 (120) 의 전부 또는 일부에 사용될 수도 있다. 일부 실시예들에서, 플렉서블 디스플레이 (100) 의 벤딩 부분의 도전 라인 트레이스 (120) 의 일부는 이러한 스트레인 감소 트레이스 설계를 채택할 수도 있다. 스트레인 감소 트레이스 설계 이전 또는 이후의 도전 라인 트레이스 (120) 의 일부는 동일한 트레이스 설계를 가질 수도 있다. 원한다면, 스트레인 감소 트레이스 설계들은 도전 라인 트레이스 (120) 의 복수의 부분들에 적용될 수도 있다.

[0122] 스트레인 감소 트레이스 설계를 사용하여도, 불가피한 벤딩 응력은 트레이스의 특정한 지점들 (즉, 응력 지점)에서 유지된다. 응력 지점의 위치는 트레이스의 형상뿐만 아니라 벤딩 방향에 매우 의존적이다. 주어진 벤딩 방향에 대해, 배선 및/또는 절연층의 트레이스는, 남아 있는 벤딩 응력이 이들의 트레이스의 목표된 부분들에 집중되도록 설계될 수 있다는 것을 따른다. 따라서, 벤딩 응력이 집중되는 배선 트레이스의 일부를 보강하도록 트레이스 설계시 크랙 내성 영역이 제공될 수 있다.

- [0123] 다시 도 8a를 참조하면, 다이아몬드 트레이스 설계를 갖는 배선 트레이스가 벤딩 방향으로 벤딩될 때, 벤딩 응력은 응력 지점 A 및 응력 지점 B로 표기된, 기울어진 코너부들에 포커싱되는 경향이 있다. 이를 기울어진 코너부들에 크랙이 형성되면, 크랙은 일반적으로 이 벤딩 방향으로 가로지르는 방향으로 성장한다. 예를 들어, 응력 지점들 A에서, 크랙은 외측 트레이스 라인 (820) 으로부터 시작할 수도 있고, 내측 트레이스 라인 (830) 을 향해 성장한다. 유사하게, 크랙은 외측 트레이스 라인 (830) 으로부터 시작하여 응력 지점들 B에서 내측 트레이스 라인 (820) 을 향해 성장할 수도 있다.
- [0124] 따라서, 응력 지점들 A에서 도전 라인 트레이스 (120) 의 폭은 벤딩 방향을 가로지르는 방향으로 선택적으로 증가할 수 있다. 즉, 크랙 성장 방향에서 측정된, 응력 지점 A 및 응력 지점 B에서 도전 라인 트레이스 (120) 의 폭들 (WA, WB) 은 도 8a에 도시된 바와 같이 다른 부분들에서 도전 라인 트레이스 (120) 의 폭 (W) 보다 길 수도 있다. 응력 지점들에서 크랙 성장 방향에서 부가적인 폭은 완전한 연결해제 (disconnection) 가 일어나기 전에 도전 라인 트레이스 (120) 가 보다 길게 지속되게 한다.
- [0125] 테스트시, 배선들은 3 층 구조 (Mo 200 Å / Al 3000 Å / Mo 200 Å) 를 갖고, 이는 17 μm 두께 PI 베이스 층 (106) 상에 형성된다. 1000 Å 두께 SiNx 층은 베이스 층 (106) 과 다행 도전 라인 트레이스 (120) 사이에 형성된다. 또한, SiO<sub>2</sub> 층은 다행 도전 라인 트레이스 (120) 위에 형성된다. 도전 라인 트레이스 (120) 상의 SiO<sub>2</sub>의 가장 두꺼운 부분은 3000 Å였다. 도전 라인들 1 내지 4 각각은 응력 지점들 A에서 각각 8.5 μm, 2.5 μm, 3.5 μm 및 4.5 μm의 상이한 폭을 갖는다.
- [0126] 배선 트레이스 각각에 대해, 전기 저항은 벤딩 시 처음으로 측정되고 다시 15 시간 후에 측정된다. 크랙이 도전 라인 트레이스 (120) 에서 생성되면, 도전 라인 트레이스 (120) 의 저항이 또한 상승될 것이다. 응력 지점들 A에서 가장 긴 폭을 갖는 배선 트레이스 1은 가장 낮은 평균 저항 상승 레이트를 갖는 한편, 응력 지점들 A에서 가장 짧은 폭을 갖는 배선 2는 가장 큰 평균 저항 상승 레이트를 나타낸다. 또한, 배선 트레이스 2의 3 개의 샘플들 및 배선 트레이스 3의 2 개의 샘플들에서 완전한 단절이 관찰된다. 배선 트레이스 4에서 단절이 완료되는 동안, 저항의 상당한 상승이 15 시간 후에 관찰되었다. 따라서, 배선의 신뢰도를 유지하기 위해 응력 지점들 A에서 충분한 폭이 필요하다.
- [0127] 예를 들어, 응력 지점들 A에서 배선의 폭은 4.0 μm보다 클 수도 있다. 크랙 성장 방향에서 측정된 배선의 폭은 신뢰도의 추가 개선을 위해 5.0 μm 보다 클 수도 있다. 심지어 벤딩 방향에 대해 가로지르는 방향에서 도전 라인 트레이스 (120) 의 폭이 상승하여도, 벤딩 방향에 대해 정렬되는 절연층의 연속적인 부분에 대한 길이는 최소로 유지되어야 한다. 따라서, 일 실시예에서, 응력 지점들 A에서 배선의 폭은 약 2.5 μm 내지 약 8 μm, 보다 바람직하게, 약 3.5 μm 내지 약 6 μm, 보다 바람직하게, 약 4.5 μm 내지 약 8.5 μm, 그리고 보다 바람직하게 약 4.0 μm의 범위이다.
- [0128] 응력 지점들 B에서 크랙 성장 방향에서 측정된 도전 라인 트레이스 (120) 의 폭은 또한 응력 지점들 A에서 도전 라인 트레이스 (120) 의 폭과 유사한 방식으로 유지되어야 한다. 응력 지점들 B에서 배선의 폭은 약 2.5 μm 내지 약 8 μm, 보다 바람직하게, 약 3.5 μm 내지 약 6 μm, 보다 바람직하게 약 4.5 μm 내지 약 8.5 μm, 그리고 보다 바람직하게 약 4.0 μm의 범위일 수도 있다. 기울어진 코너들의 근방에 근접하고 응력 지점들 B에서 크랙 성장 방향으로 인해, 응력 지점들 B에서 도전 라인 트레이스 (120) 의 폭은 응력 지점들 A에서의 폭보다 길 수도 있다.
- [0129] 내측 트레이스 라인 (820) 및 외측 트레이스 라인 (830) 양자로부터 크랙이 시작할 기회를 최소화하기 위해, 트레이스 라인들 중 적어도 하나는 응력 지점들 A에서 다른 트레이스 라인들만큼 날카롭게 기울어지지 않을 수도 있다. 도 8a에 도시된 실시예에서, 응력 지점들 A에서 내측 트레이스 라인 (820) 은 기울어진 코너부를 갖고, 응력 지점들 A에서 외측 트레이스 라인 (830) 은 벤딩 방향에 실질적으로 (예를 들어, ± 5°) 평행하다. 그러나, 벤딩 방향으로 과도하게 연장하는 외측 트레이스 라인 (830) 의 길이 L은 제 1 위치에서 스트레인 감소 트레이스 설계를 활용할 목적을 제거할 (defeat) 수도 있다. 이와 같이, 벤딩 방향에 실질적으로 평행하게 연장하는 외측 트레이스 라인 (830) 의 부분에 대한 길이 L은 배선 트레이스의 폭 W과 동일하거나 배선 트레이스의 폭 W로부터 약간 벗어날 수도 있다 (예를 들어, ± 2.5 μm 이내). 대안적으로, 날카롭게 기울어진 코너부가 외측 트레이스 라인 (830) 과 형성될 수도 있지만, 응력 지점들 A에서의 내측 트레이스 라인 (820) 은 벤딩 방향에 실질적으로 평행하다. 두 경우들에서, 도 8a에 도시된 바와 같이, 보다 덜 날카롭게 기울어진 트레이스 라인이 직선 트레이스를 갖는 대신 단순히 보다 라운딩될 수 있다.
- [0130] 상기에 논의된 바와 같이, 배선의 분할 및 병합은 미리 결정된 양의 벤딩 응력을 공유하는 응력 지점들을 생성한다. 응력 지점 각각에서 상대적으로 저 벤딩 응력을 가지면, 크랙이 시작될 기회가 보다 적다. 그러나, 일부

경우들에서, 플렉서블 디스플레이 (100) 상의 가용 공간은 트레이스의 조인트들 X의 수를 제한할 수도 있다. 즉, 배선 트레이스에서 과잉 조인트들은 플렉서블 디스플레이 (100) 에서 훨씬 많은 공간을 차할 수도 있다. 한편, 트레이스 내 제한된 수의 조인트들 X은 응력 지점들에서 시작되는 크랙을 최소화하거나 방지하기에 충분하지 않을 수도 있다.

[0131] 따라서, 서브트레이스 상 벤딩 응력이 마이크로-응력 지점들 (810) 사이에서 분배되도록 하나 이상의 서브트레이스들을 따라 전략적으로 위치된 다수의 마이크로-응력 지점들 (810) 이 트레이스에 제공될 수도 있다. 도 8d 에 도시된 예에서, 절연 트레이스는 다수의 마이크로-응력 지점들 (810) 을 포함한다. 논의된 바와 같이, 기울어진 코너부들은 트레이스 설계 시 응력 지점들이 되는 경향이 있다. 따라서, 복수의 기울어진 것아웃들은 마이크로-응력 지점들 (810) 로서 기능하도록 절연층 트레이스를 따라 형성될 수 있다. 이러한 구성에서, 서브트레이스들 각각 상의 벤딩 응력의 적어도 일부 단편은 마이크로-응력 지점들 (810) 각각에 대해 포커싱될 것이다. 마이크로-응력 지점들 (810) 각각이 서브트레이스들에 대한 미리 결정된 벤딩 응력의 단편을 차지하여, 마이크로-응력 지점들 (810) 각각에서의 크랙의 사이즈는 마이크로-응력 지점들 (810) 이 없는 절연층 트레이스를 발생시키는 크랙 사이즈보다 작을 수도 있다. 따라서, 이는 도전 라인 트레이스 (120) 의 단절 완료 기회를 감소시킬 수 있다.

[0132] 도 8에 도시된 바와 같이 마이크로-응력 지점들 (810) 의 위치 및 수는 제한되지 않는다는 것이 이해되어야 한다. 부가적인 마이크로-응력 지점들 (810) 은 크랙 시작의 기회를 더 감소시키도록 각각의 절연 트레이스들에서 목표된 위치에 형성될 수 있다.

[0133] 상기에 논의된 바와 같이, 벤딩을 용이하게 하도록 일부 구조적 엘리먼트들은 플렉서블 디스플레이 (100) 의 일부 영역들에 존재하지 않을 수도 있다. 예를 들어, 터치 센서층 (112), 편광층 (110) 등과 같은 소자들은 플렉서블 디스플레이 (100) 가 없을 수도 있다. 또한, 일부 절연층들, 예를 들어 베퍼층 (126) 은 절연층이 플렉서블 디스플레이 (100) 의 다른 영역들과 비교하여 일 영역에서 감소된 두께를 갖거나 보다 적은 수의 서브층들을 갖도록 어느 정도 예치될 수도 있다. 이를 컴포넌트들 및 층들의 부재 또는 단순화는 배선 트레이스 및/또는 절연층 트레이스가 교차해야 하는 리세스된 영역을 생성할 것이다.

[0135] \*리세스된 영역 위에 놓인 배선 트레이스에 벤딩 응력이 부가되는 방향 및 벤딩 응력 양은 벤딩 부분의 다른 부분들에 부가된 벤딩 응력과 상이할 수도 있다. 이 차이를 수용하기 위해, 리세스된 영역에서 배선 트레이스에 대한 스트레인 감소 트레이스 설계는 다른 곳에서 사용된 스트레인 감소 트레이스 설계와 또한 상이할 수 있다.

[0136] 도 9a는 보다 신뢰할 수 있는 벤딩을 가능하게 하도록 몇몇 절연층들이 벤딩 부분으로부터 제거되는 예시적인 플렉서블 디스플레이 (100) 의 백플레인의 예지에서의 단면도를 예시한다.

[0137] 도시된 바와 같이, 몇몇 유기 층 및 무기 층이 베이스 층 (106) 과 OLED 소자층 (102) 사이에 형성된다. 이 특정한 예에서, SiNx 층 및 SiO<sub>2</sub> 층이 교변하는 스택들이 베퍼층 (126) 으로 기능하도록 베이스 층 (106) 상에 배치될 수 있다. TFT의 반도체층은 액티브 베퍼층과 SiO<sub>2</sub> 층으로 형성된 게이트 절연층에 샌드위치될 수도 있다. TFT의 게이트는 ILD (interlayer dielectric layer) 상에 배치되고, 상기 논의된 바와 같이 다층 구조를 갖는 TFT의 소스/드레인은 ILD와 패시베이션층 사이에 샌드위치된다. 여기서, ILD는 SiNx 및 SiO<sub>2</sub>의 스택으로 형성될 수도 있고, 패시베이션층은 SiNx로 형성된다. 이어서, 패시베이션층 위에 평탄화층이 배치되어, OLED를 위한 애노드가 패시베이션층 위에 배치될 수 있다.

[0138] 상기 언급된 바와 같이, 스트레인 감소 트레이스 설계의 사용은 벤딩 부분 내 배선 트레이스들의 부분으로만 제한되지 않는다. 즉, 스트레인 감소 트레이스 설계는 벤딩 허용 부분 외부 라우팅 영역들의 배선 트레이스들의 일부에 적용될 수 있다. 이러한 라우팅 영역의 배선 트레이스에 스트레인 감소 트레이스 설계를 사용하는 것은 벤딩 응력에 대하여 배선 트레이스에 증가된 보호를 제공할 수 있다.

[0139] 그러나, 이러한 라우팅 영역에서, 베이스 층 (106) 과 OLED 소자층 (102) 사이의 몇몇 층들은 플렉서블 디스플레이 (100) 의 벤딩을 용이하게 하도록 부재된다. 예를 들어, ILD 및 게이트 절연층은 제 1 예칭 프로세스에 의해 트리밍된 영역에서 예칭되고, 이어서 제 2 예칭에 의해 액티브 베퍼 및 베퍼층 (126) 의 일부 (예를 들어, SiNx 층 및 SiO<sub>2</sub> 층의 스택) 를 예칭한다. 이들 예칭 프로세스들은 수직으로 기울어진 표면들 상에 배치된 배선 트레이스와 수평으로 평탄화된 (leveled) 표면들 상에 배치된 배선 트레이스 사이에서 발생하는 복수의 단차들을 생성한다. 즉, 배선 트레이스는 EB1 및 EB2와 같은 몇몇 벤딩 스팟들을 가질 것이다.

[0140] 플렉서블 디스플레이 (100) 가 벤딩 방향으로 벤딩할 때, 배선 트레이스는 단차들 근방 또는 단차들에서 보다

많은 스트레인을 경험할 수도 있다. 다수의 테스트들 및 실험들은 EB1 영역과 EB2 영역 사이의 단차 위에서 교차하는 배선 트레이스에서 크랙 기회가 특히 높다는 것을 나타낸다. 따라서, 일부 실시예들에서, 배선 트레이스에 대한 스트레인 감소 트레이스 설계는 플렉서블 디스플레이의 절연층들에 의해 제공된 고레벨 표면과 저레벨 표면 사이의 단차 근방 또는 단차에서 보강된 부분을 갖는다.

[0141] 도 9b에 도시된 예에서, 배선 트레이스는 시작 시 단순한 직선 트레이스 설계를 갖고, 제약된 영역에서 분할 및 병합 스트레인 감소 트레이스 설계로 변화된다. 이에 더하여, 벤딩 스팟들 EB1 및 EB2 전후하여 교차하는 도전 라인의 일부는 부가적인 폭 WR으로 보강된다. 즉, 도전 라인의 보강된 부분을 덮는 절연층으로부터 크랙들이 시작되어도, 도전 라인 트레이스 (120)의 보존을 보장하도록 벤딩 스팟들 EB1 및 EB2 근방에서 도전 라인 트레이스 (120)를 보강하기 위한 실질적으로 보다 넓은 폭을 갖는다. 도전 라인이 보다 넓은 증가된 폭 WR으로 보강된 도전 라인의 보강된 부분의 거리 DR은 예칭 프로세스들에 의해 생성된 단차들의 사이즈뿐만 아니라 벤딩 스팟들 EB1 및 EB2 간 거리에 따른다. 보강된 부분을 지나, 배선 트레이스는 상기 논의된 다이아몬드 체인형 트레이스 설계로 계속된다. 보강된 부분 전후로 오는 배선 트레이스에 대한 스트레인 감소 트레이스 설계는 도 9b에 도시된 바와 같은 트레이스 설계로 특별히 제한되지 않고, 상기 논의된 임의의 다른 스트레인 감소 트레이스 설계가 사용될 수도 있다.

[0142] 항상 그렇지 않을 수도 있지만, 벤딩 허용 부분에 인접한 라우팅 영역들은 플렉서블 디스플레이 (100)의 실질적으로 편평한 부분들일 수도 있다. 이러한 경우들에서, 벤딩 스팟들 EB1 및 EB2는 벤딩 부분에서 벤딩 허용 부분의 시작부 또는 시작부 바로 외부에 위치될 것이다.

[0143] 보강된 도전 라인 트레이스 (120) 부분의 증가된 폭 WR은 굽혀진 부분이 상대적으로 작은 벤딩 허용 부분의 에지들 또는 에지를 근방에서 또한 이 목적을 위해 기능할 수도 있다. 그러나, 배선 트레이스의 보다 넓은 폭 WR은 벤딩 방향에 대해 선형인 배선 트레이스의 길이를 증가시킬 것이다. 이는 보다 큰 벤딩 반경을 갖는 영역에서 벤딩 응력에 대해 지속되도록 배선 트레이스를 보다 단단하게 할 것이다. 이러한 이유로, 보강된 도전 라인 부분이 벤딩 허용 부분을 향해 웨이브 형상으로 연장하지 않도록, 보강된 부분이 사용되는 거리 DR은 제한되어야 한다. 즉, 보강된 도전 라인 부분의 트레이스 설계가 문턱값 벤딩 각도보다 큰 벤딩 허용 부분을 넘어 연장하지 않도록 보강된 도전 라인 부분의 거리 DR은 제한될 수도 있다. 예로서, 보강된 도전 라인 부분은 굽혀진 부분의 접선 평면으로부터 30° 굽혀진 지점을 넘어 연장하지 않을 수도 있다. 문턱값 벤딩 각도는 20° 미만, 예를 들어 10°, 그리고 보다 바람직하게 7° 미만일 수도 있다.

[0144] 보강된 부분을 갖는 배선 트레이스는 플렉서블 디스플레이 (100)의 COF 또는 다른 컴포넌트들을 위한 패드들로 라우팅된 벤딩 허용 영역을 넘어 연장할 수도 있다. 이러한 예들에서, 벤딩 허용 부분의 단부 또는 단부 근방에 부가적인 벤딩 스팟들 (EB1 및 EB2와 유사)이 있을 수도 있다. 이러한 벤딩 스팟들 또는 스팟들 근방의 도전 라인은 벤딩 스팟들 EB1 및 EB2에서 배선 트레이스 부분과 유사한 방식으로 보강될 수도 있다. 원한다면, 도 9b에 도시된 바와 같이 벤딩 허용 부분의 다른 단부에서 벤딩 스팟들 또는 벤딩 스팟들 근방의 보강된 도전 라인 부분은 상이할 수도 있다.

[0145] 플렉서블 디스플레이 (100)의 벤딩 부분으로부터 무기 절연층들이 예칭되어, 벤딩 부분 내 배선 트레이스들은 수분들 및 다른 외래 재료들에 취약할 수 있다. 특히, 플렉서블 디스플레이 (100)의 제조 동안 컴포넌트들을 테스트하기 위한 다양한 패드들 및 도전 라인들이 챔퍼링될 수도 있고, 이는 플렉서블 디스플레이 (100)의 노치된 에지에서 나오는 도전 라인들을 남길 수 있다. 이러한 도전 라인들은 수분들에 의해 쉽게 부식될 수 있고, 또한 다른 근방의 도전 라인 트레이스들의 부식을 유발할 수 있다.

[0146] 따라서, “마이크로-코팅층”으로 지칭될 수도 있는 보호층은 수분들 및 다른 외래 재료들에 대한 부가된 보호를 제공하기 위해 벤딩 부분 내 배선 트레이스들 위에 제공될 수 있다. 우수한 방수성을 갖는 것에 부가하여, 마이크로-코팅층은 플렉서블 디스플레이 (100)의 벤딩 부분에 사용될 수 있도록 충분한 가요성을 가져야 한다. 또한, 마이크로-코팅층의 재료는 마이크로-코팅층 아래 컴포넌트들이 경화 프로세스 동안 손상되지 않도록, 제한된 시간 내에 저 에너지로 경화될 수 있어야 한다.

[0147] 도 10a는 플렉서블 디스플레이 (100)의 실시예에서 마이크로-코팅층 (132)의 적합한 예시적인 구성의 개략적인 예시이다. 마이크로-코팅층 (132)은 광-경화성 (예를 들어, UV 광, 가시 광, UV LED) 수지로서 제공될 수도 있고, 플렉서블 디스플레이 (100)의 목표된 영역들 위에 코팅될 수도 있다. 이 점에서, 마이크로-코팅층 (132)은 봉지층 (104)과 인액티브 영역에 부착된 COF (134) 사이의 영역 위에 코팅된다. 그러나, 마이크로-코팅층 (132)의 접착성에 따라, 마이크로-코팅층 (132)은 봉지층 (104) 및/또는 COF (134)로부터 탈착될 수 있다. 마이크로-코팅층 (132)과 봉지층 (104) 또는 COF (134) 사이의 모든 개방 영역은 수분이 침투할 수 있는 결함

지점이 될 수도 있다.

[0148] 따라서, 봉지층 (104) 과 마이크로-코팅층 (132) 사이의 향상된 시일링 (sealing)을 위해 봉지층 (104)의 상단 표면 내로 오버플로우하도록 (overflow) 마이크로-코팅층 (132)이 코팅될 수도 있다. 마이크로-코팅층 (132)과 봉지층 (104)의 표면 사이의 부가적인 접촉 영역은 둘 사이에 보다 강력한 본딩을 제공할 수 있고, 플렉서블 디스플레이 (100)의 벤딩 부분에서 배선 트레이스들의 크랙들 및 부식을 감소시킬 수 있다. 유사하게, 마이크로-코팅층 (132)과 COF (134) 사이의 보다 강력한 본딩을 위해 마이크로-코팅층 (132)은 COF (134)의 적어도 일부분 상에 코팅될 수 있다.

[0149] 도 10b 및 도 10c를 참조하면, 마이크로-코팅층 (132)으로 코팅된 봉지층 (104)의 폭 (오버플로우 W1로 표기됨) 및 마이크로-코팅층 (132)으로 코팅된 COF (134)의 폭 (오버플로우 W2로 표기됨)은 특별히 제한되지 않고, 마이크로-코팅층 (132)의 접착도에 따라 가변할 수도 있다. 도 10b에 도시된 바와 같이, 플렉서블 디스플레이 (100)는 봉지층 (104) 상의 마이크로-코팅층 (132)이 편광층 (110)의 측벽으로부터 이격되는 부분을 포함할 수도 있다. 일부 실시예들에서, 도 10c에 도시된 바와 같이, 플렉서블 디스플레이 (100)는 봉지층 (104) 상의 마이크로-코팅층 (132)이 봉지층 (104) 상에 배치된 편광층 (110)과 접촉하는 부분을 포함할 수도 있다. 일 적합한 구성에서, 마이크로-코팅층 (132)이 2 개의 마주보는 코너부들 ("POL\_CT"로 표기됨) 사이의 영역들의 봉지층 (104)의 어떤 부분까지만 커버하는 동안, 마이크로-코팅층 (132)은 2 개의 마주보는 코너부들에서 편광층 (110)과 접촉할 수도 있다. 벤딩 프로세스 후에, 마이크로-코팅층 (132)이 편광층 (110)으로부터 이격되는 플렉서블 디스플레이 (100)의 일부는 도 11a에 도시된 바와 같이 구성될 수도 있다. 마이크로-코팅층 (132)이 편광층 (110)과 접촉되도록 구성되는 영역에서, 플렉서블 디스플레이 (100)는 도 11b에 도시된 바와 같이 구성될 수도 있다.

[0150] 마이크로-코팅층 (132)은 수지 형태로 디스펜싱되고, 디스펜싱된 표면 상에 확산될 수도 있다는 것을 주의해야 한다. 확산 다이나믹은 마이크로-코팅층 (132)의 점도뿐만 아니라 마이크로-코팅층 (132)이 디스펜싱되는 표면 에너지에 의존한다. 이와 같이, 봉지층 (104) 내로 오버플로우된 마이크로-코팅층 (132)은 편광층 (110)에 도달할 수도 있다. 마이크로-코팅층 (132)이 편광층 (110)의 측벽에 도달할 때, 마이크로-코팅층 (132)은 편광층 (110)의 측벽을 타고 넘을 수도 있다 (climb over). 마이크로-코팅층 (132)의 이러한 측벽 웨팅 (wetting)은 마이크로-코팅층 (132)의 표면 위에 고르지 않은 에지들을 형성할 수 있고, 이는 이 위에 또 다른 층을 배치할 때 다양한 문제들을 유발할 수도 있다. 따라서, 타깃된 표면 상에 디스펜싱된 마이크로-코팅층 (132)의 양은 봉지층 (104) 상의 마이크로-코팅층 (132)의 폭을 제어하도록 조정될 수 있다.

[0151] 마이크로-코팅층 (132)은 벤딩 부분에서 플렉서블 디스플레이 (100)의 중립면을 조정하도록 미리 결정된 두께로 코팅될 수도 있다. 보다 구체적으로, 마이크로-코팅층 (132)에 의해 플렉서블 디스플레이 (100)의 벤딩 부분에 부가된 두께는 배선 트레이스들의 평면이 중립면에 보다 가깝게 시프팅되도록 중립면을 변화시킬 수 있다.

[0152] 일부 실시예들에서, 베이스층 (106)의 표면으로부터 측정된, 봉지층 (104)과 COF (134) 사이의 영역에서 마이크로-코팅층 (132)의 두께는 베이스층 (106)의 표면과 봉지층 (104)의 상단 표면 사이의 거리와 실질적으로 동일할 수도 있다. 이러한 실시예들에서, 벤딩 허용 부분의 마이크로-코팅층 (132)의 상단 표면과 봉지층 (104)의 상단 표면 사이의 수직 거리는 25  $\mu\text{m}$  미만일 수도 있다.

[0153] 슬릿 코팅, 젯팅 (jetting) 등과 같은, 다양한 수지 디스펜싱 방법들은 타깃된 표면에 마이크로-코팅층 (132)의 디스펜싱을 위해 사용될 수도 있다. 예로서, 마이크로-코팅층 (132)은 젯팅 밸브를 사용함으로써 디스펜싱 될 수 있다. 젯팅 밸브(들)로부터의 디스펜싱 속도는 타깃된 표면에서 마이크로-코팅층 (132)의 두께 및 확산 사이즈의 정확한 제어를 위해 코팅 프로세스 동안 조정될 수도 있다. 또한, 부가적인 수의 젯팅 밸브들이 마이크로-코팅층 (132)이 UV 조사를 통해 경화되기 전에 확산량을 제한하고 디스펜싱 시간을 감소시키도록 사용될 수도 있다. 본 개시의 개념들 및 교시들이 OLED 디스플레이 기술을 참조하여 앞에서 설명되었지만, 몇몇 특징들이 전기영동, 액정, 일렉트로크로믹, 플렉서블 기판들 상에 별도의 무기 LED 에미터들을 포함하는 디스플레이들, 전기유체 (electrofluidic), 및 일렉트로키네틱스 (electrokinetic) 디스플레이들과 같은 임의의 형태의 플렉서블 디스플레이 기술뿐만 아니라 임의의 다른 적합한 형태의 디스플레이 기술로 확장 가능할 수도 있다는 것이 이해될 것이다.

[0154] 상술한 바와 같이, 보더 사이즈를 감소시키고/시키거나 조립된 및/또는 플렉서블 디스플레이 (100)의 측면을 활용하기 위해, 플렉서블 디스플레이 (100)는, 부분 또는 부분들의 벤딩을 허용하도록 구성된 복수의 혁신들을 포함할 수도 있다. 일부 실시예들에서, 벤딩은, 액티브 디스플레이 컴포넌트들 또는 주변 회로들보다는 도전 라인 트레이스 (120) 만을 갖는 벤딩 부분 및/또는 벤딩 허용 부분에서만 수행될 수도 있다. 일부 실시예들에서,

베이스층 (106) 및/또는 벤딩될 다른 층들 및 기판들은 파손없이 벤딩을 촉진하도록 가열될 수도 있고, 이어서 벤딩 후에 냉각될 수도 있다. 일부 실시예들에서, 패시브 유전체층을 갖는 스테인레스 스틸과 같은 금속들은 상기 논의된 폴리머 재료들 대신 베이스층 (106)으로서 사용될 수도 있다. 감지 컴포넌트들의 파손 없이 적절한 벤딩을 보장하기 위해 몇몇 식별 및 정렬 프로세스 단계들에서 광학적 마커들이 사용될 수도 있다. 플렉서블 디스플레이 (100)의 컴포넌트들은 컴포넌트들 및 상호연결부들에 대한 손상을 모니터링하기 위해 디바이스 어셈블리 및 벤딩 동작들 동안 능동적으로 모니터링될 수도 있다.

[0155] 도전 라인 트레이스 (120) 및/또는 절연층들의 구성 재료들은 벤딩 영역에서 파손하는 대신 스트레칭 및/또는 압축을 촉진하도록 최적화될 수도 있다. 도전 라인 트레이스 (120)의 두께는 플렉서블 디스플레이 (100)의 벤딩 허용 부분 또는 벤딩 부분에 대한 응력을 최소화하도록 벤딩 영역 및/또는 벤딩 허용 부분에 걸쳐 가변할 수도 있다. 도전 라인 트레이스 (120) 및 절연층들의 트레이스 설계는 벤딩 방향 (즉, 굽혀진 부분의 접선 백터), 미엔더링 (meandering), 너울 (waving)로부터 기울어질 수도 있고, 그렇지 않으면 벤딩 동안 단절 가능성을 감소시키도록 배열될 수도 있다. 도전 라인 트레이스 (120), 절연층들 및 다른 컴포넌트들의 두께는 벤딩 동안 파손을 감소시키도록 플렉서블 디스플레이 (100)의 벤딩 부분에서 변경되거나 최적화될 수도 있다. 개시된 봉지층들에 부가하여 컴포넌트들 위에 보호 마이크로 코팅층(들)을 부가함으로써 벤딩 응력들이 감소될 수도 있다. 도전필름들은 벤딩 전, 벤딩 동안, 또는 벤딩 후에 리페어 프로세스에서 도전 라인 트레이스 (120)에 적용될 수도 있다. 게다가, 플렉서블 디스플레이 (100)의 실질적으로 평탄한 영역의 도전 라인 트레이스 (120)를 위한 구성 재료 및/또는 구조는 벤딩 부분 및/또는 벤딩 허용 부분의 도전 라인 트레이스 (120)와 상이할 수도 있다.

[0156] 이들 다양한 양태들, 실시예들, 구현예들 또는 설명된 실시예들의 특징들은 개별적으로 또는 임의의 조합으로 사용될 수 있다. 전술한 바는 본 발명의 원리들의 단순한 예시이고, 다양한 수정들이 본 발명의 범위로부터 벗어나지 않고 당업자에 의해 이루어질 수 있다.

도면

## 도면1a



도면1b



도면1c



도면2a



도면2b



도면3



**도면4a****도면4b**

도면5a



도면5b



도면6a



## 도면6b



도면6c



도면7



도면8a



도면8b



도면8c



도면8d



도면9a



도면9b



도면10a



도면10b



도면10c



도면11a



도면11b



|                |                                                                                                                                    |         |            |
|----------------|------------------------------------------------------------------------------------------------------------------------------------|---------|------------|
| 专利名称(译)        | 具有微覆盖层的显示装置及其制造方法                                                                                                                  |         |            |
| 公开(公告)号        | KR1020170138592A                                                                                                                   | 公开(公告)日 | 2017-12-15 |
| 申请号            | KR1020177035514                                                                                                                    | 申请日     | 2015-08-28 |
| [标]申请(专利权)人(译) | 乐金显示有限公司                                                                                                                           |         |            |
| 申请(专利权)人(译)    | LG显示器有限公司                                                                                                                          |         |            |
| [标]发明人         | SON HAE JOON<br>손해준<br>RYU JOUNG HO<br>류종호<br>CHOI SIE HYUG<br>최시혁                                                                 |         |            |
| 发明人            | 손해준<br>류종호<br>최시혁                                                                                                                  |         |            |
| IPC分类号         | H01L51/52 H01L27/32 H01L51/00                                                                                                      |         |            |
| CPC分类号         | H01L27/1225 H01L27/3276 H01L27/3288 H01L51/0097 H01L51/5253 H01L51/5281 H01L2251/5338 Y02E10/549 Y02P70/521 H01L27/323 H01L27/3262 |         |            |
| 优先权            | 14/474154 2014-08-31 US                                                                                                            |         |            |
| 其他公开文献         | KR101882159B1                                                                                                                      |         |            |
| 外部链接           | <a href="#">Espacenet</a>                                                                                                          |         |            |

#### 摘要(译)

提供了一种柔性显示器，其具有多个穿透点，这些穿透点构造允许弯曲其一部分或多个部分以减小组装的柔性显示器的表观边界尺寸和/或利用侧表面。该显示装置包括：基层，在基层的第一部分和第二部分之间具有可弯曲部分；多个有机发光二极管(OLED)元件，设置在基层的第一部分上，印刷电路薄膜附着在基层的第二部分上，微涂层设置在基层的可弯曲部分上。

