

(19) 대한민국특허청(KR)  
(12) 등록특허공보(B1)

(21) 출원번호 10-2004-0016139 (65) 공개번호 10-2005-0090861  
(22) 출원일자 2004년03월10일 (43) 공개일자 2005년09월14일

(73) 특허권자 삼성에스디아이 주식회사  
경기 수원시 영통구 신동 575

(72) 발명자 김양완  
경기도 용인시 기흥읍 공세리 428-5번지

오춘열  
경기도군포시당동886주공아파트310동1202호

#### (74) 대리인 유미특허법인

심사관 : 천대식

#### (54) 발광 표시 장치 및 그 표시 패널과 구동 방법

요약

본 발명은 발광 표시 장치 및 그 표시 패널과 구동 방법에 관한 것이다. 본 발명에 따른 발광 표시 장치는, 화상 신호에 대응되는 데이터 전압을 전달하는 복수의 데이터선, 선택 신호를 전달하는 복수의 주사선, 및 주사선과 데이터선에 전기적으로 연결된 복수의 화소 회로를 포함하는 발광 표시 장치로서, 화소 회로는, 인가되는 전류에 대응하여 빛을 방출하는 발광 소자, 제어 전극, 제1 전원에 연결되는 제1 주 전극, 및 발광 소자에 전기적으로 연결되는 제2 주 전극을 구비하고, 제1 주 전극과 제어 전극 사이의 전압에 대응되는 전류를 출력하는 제1 트랜지스터, 제1 제어 신호에 응답하여 트랜지스터를 다이오드 연결시키는 제1 스위칭 소자, 일전극이 트랜지스터의 제어 전극에 접속되는 제1 커패시터, 제1 전원과 제1 커패시터의 타전극 간에 접속되는 제2 커패시터, 제2 제어 신호에 응답하여 제1 커패시터의 타전극과 제2 전원을 연결하는 제2 스위칭 소자, 및 주사선으로부터의 선택 신호에 응답하여 데이터 전압을 제1 커패시터의 타전극으로 전달하는 제3 스위칭 소자를 포함한다.

## 대표도

도 8

## 색인어

발광 표시 장치, OLED, 휘도차, IR-drop, 문턱 전압

명세서

## 도면의 간단한 설명

도 1은 유기 전계발광 소자를 구동하기 위한 종래의 화소 회로이다.

도 2는 일반적인 유기 전계발광 표시 장치의 표시 패널에서 전압 공급선의 구성을 도시한 것이다.

도 3은 종래의 화소 회로를 도시한 것이다.

도 4는 도 3에 도시된 화소 회로를 구동하기 위한 구동 파형도이다.

도 5는 본 발명의 일실시예에 따른 발광 표시 장치를 개략적으로 도시한 것이다.

도 6은 본 발명의 제1 실시예에 따른 화소 회로의 등가 회로도이다.

도 7은 도 6에 도시된 화소 회로를 구동하기 위한 구동 파형도이다.

도 8는 본 발명의 제2 실시예에 따른 화소 회로를 도시한 것이다.

도 9는 본 발명의 제3 실시예에 따른 화소 회로를 도시한 것이다.

도 10은 본 발명의 제2 실시예에 따른 화소 회로가 적용된 패널을 도시한 것이다.

## 발명의 상세한 설명

### 발명의 목적

#### 발명이 속하는 기술 및 그 분야의 종래기술

본 발명은 표시 장치에 관한 것으로, 더욱 상세하게는 유기 전계발광(electroluminescent, 이하 'EL'이라 함) 표시 장치 및 그 표시 패널과 구동 방법에 관한 것이다.

일반적으로 유기 EL 표시 장치는 형광성 유기 화합물을 전기적으로 예기시켜 발광시키는 표시 장치로서, NxM 개의 유기 발광셀들을 전압 기입 혹은 전류 기입하여 영상을 표현할 수 있도록 되어 있다. 이러한 유기 발광셀은 애노드, 유기 박막, 캐소드 레이어의 구조를 가지고 있다. 유기 박막은 전자와 정공의 균형을 좋게 하여 발광 효율을 향상시키기 위해 발광층(emitting layer, EML), 전자 수송층(electron transport layer, ETL), 및 정공 수송층(hole transport layer, HTL)을 포함한 다층 구조로 이루어지고, 또한 별도의 전자 주입층(electron injecting layer, EIL)과 정공 주입층(hole injecting layer, HIL)을 포함하고 있다.

이와 같이 이루어지는 유기 발광셀을 구동하는 방식에는 단순 매트릭스(passive matrix) 방식과 박막 트랜지스터(thin film transistor, TFT) 또는 MOSFET를 이용한 능동 구동(active matrix) 방식이 있다. 단순 매트릭스 방식은 양극과 음극을 직교하도록 형성하고 라인을 선택하여 구동하는데 비해, 능동 구동 방식은 박막 트랜지스터와 커패시터를 각 ITO(indium tin oxide) 화소 전극에 접속하여 커패시터 용량에 의해 전압을 유지하도록 하는 구동 방식이다. 이때, 커패시터에 전압을 유지시키기 위해 인가되는 신호의 형태에 따라 능동 구동 방식은 전압 기입(voltage programming) 방식과 전류 기입(current programming) 방식으로 나누어진다.

도 1은 TFT를 이용하여 유기 EL 소자를 구동하기 위한 종래의 화소 회로로서, NxM 개의 화소 회로 중 데이터선(Dm)과 주사선(Sn)에 연결된 화소 회로를 대표적으로 도시한 것이다.

도 1에 도시된 바와 같이, 유기 EL 소자(OLED)에 트랜지스터(M1)가 연결되어 발광을 위한 전류를 공급한다. 트랜지스터(M1)의 전류량은 스위칭 트랜지스터(M2)를 통해 인가되는 데이터 전압에 의해 제어되도록 되어 있다. 이때, 인가된 전압을 일정 기간 유지하기 위한 커패시터(Cst)가 트랜지스터(M2)의 소스와 게이트 사이에 연결되어 있다. 트랜지스터(M2)의 게이트는 주사선(Sn)에 연결되고, 소스는 데이터선(Dm)에 연결되어 있다.

이와 같은 종래의 화소 회로의 동작을 살펴보면, 트랜지스터(M2)의 게이트에 인가되는 선택 신호에 의해 트랜지스터(M2)가 턴온되면, 데이터선(Dm)을 통해 데이터 전압이 구동 트랜지스터(M1)의 게이트에 인가된다. 그리고, 게이트에 인가되는 데이터 전압에 대응하여 트랜지스터(M1)를 통해 유기 EL 소자(OLED)에 전류가 흘러 발광이 이루어진다.

이때, 유기 EL 소자(OLED)에 흐르는 전류는 다음의 수학식 1과 같다.

### 수학식 1

$$I_{OLED} = \frac{\beta}{2}(Vgs - Vth)^2 = \frac{\beta}{2}(VDD - Vdata - |Vth|)^2$$

여기서,  $I_{OLED}$ 는 유기 EL 소자(OLED)에 흐르는 전류,  $Vgs$ 는 트랜지스터(M1)의 게이트와 소스 사이의 전압,  $Vth$ 는 트랜지스터(M1)의 문턱 전압,  $Vdata$ 는 데이터 전압,  $\beta$ 는 상수 값을 나타낸다.

수학식 1에 나타낸 바와 같이, 도 1에 도시된 화소 회로에 의하면 인가되는 데이터 전압( $Vdata$ )에 대응되는 전류가 유기 EL 소자(OLED)에 공급되고, 공급되는 전류에 대응하여 유기 EL 소자(OLED)가 발광하게 된다.

한편, 일반적으로 화소 회로에 전압(VDD)을 공급하기 위한 전압(VDD) 공급선은 수평 라인으로 형성되거나, 수직 라인으로 형성된다. 그런데, 화소 회로에 인가되는 전압(VDD) 공급선이 도 2와 같이 수평 라인으로 형성되는 경우, 실제 구동되는 트랜지스터가 많으면 트랜지스터에 로드값(임피던스)이 커져서 전류량이 많이 소비되어, 입력단의 첫번째 트랜지스터의 전압공급지점과 마지막단 트랜지스터의 전압공급지점 간에 전압 강하가 발생하게 된다.

이로써, 도 2에서 전압(VDD) 공급선의 우측 화소에 인가되는 전압(VDD)이 좌측 화소에 인가되는 전압(VDD)보다 낮아지고, LR(Long Range Uniformity)의 문제가 발생된다. 이러한 전압(VDD) 공급선의 전압 강하 문제는 실제 전압(VDD) 공급선의 입력이 어디로 연결되는지의 설계 조건에 따라 달라지게 된다.

한편, 상술한 전압(VDD) 공급선의 전압 강하에 의하여 발생하는 휘도차 이외에도, 제조 공정의 불균일성에 의해 생기는 TFT의 문턱 전압( $Vth$ )의 편차에 의하여 유기 EL 소자(OLED)에 공급되는 전류의 양이 달라짐으로써 SR(Short Range Uniformity)의 문제가 발생되었다.

도 3은 이러한 문제점을 해결하기 위하여 고안된 것으로, 구동 트랜지스터(M1)의 문턱 전압( $Vth$ ) 변화에 의한 휘도 불균일성을 방지할 수 있는 화소 회로를 나타낸 것이고, 도 4는 도 3의 회로를 구동하기 위한 구동 타이밍 도를 나타낸 것이다.

그런데, 이러한 회로에서는 제어 신호(AZn)가 로우(Low)인 동안에 구동 트랜지스터를 구동하는 데이터 전압이 전압(VDD)과 같아야 한다. 또한, 제어 신호(AZn)가 하이가 되고, 데이터선(Dm)에 로우 레벨의 데이터 전압이 인가되면, 구동 트랜지스터(M1)의 게이트와 소스 간의 전압은 다음의 수학식 2와 같게 된다.

### 수학식 2

$$Vgs = Vth - \frac{C1}{C1 + C2}(VDD - Vdata)$$

여기서,  $Vth$ 는 트랜지스터(M1)의 문턱 전압,  $Vdata$ 는 데이터 전압,  $VDD$ 는 전원 전압을 나타낸다.

그러나, 도 3에 도시된 화소 회로는, 수학식 2에서 알 수 있듯이, 데이터 전압이 커패시터 C1, C2에 의해 분할되기 때문에, 데이터 전압( $Vdata$ )이 높거나 커패시터(C1)의 커패시턴스 값이 커야 하는 문제점이 있다.

### 발명이 이루고자 하는 기술적 과제

본 발명의 목적은 화소 회로에 포함된 구동 트랜지스터의 문턱 전압의 편차를 보상하여 균일한 휘도를 표현할 수 있는 발광 표시 장치를 제공하기 위한 것이다.

본 발명의 다른 목적은 구동 전압선에서 발생하는 각 화소간의 전압 강하량 차이를 보상하여 균일한 휘도를 표현할 수 있는 발광 표시 장치를 제공하기 위한 것이다.

### 발명의 구성 및 작용

상기 과제를 달성하기 위하여, 본 발명의 하나의 특징에 따른 발광 표시 장치는 화상 신호에 대응되는 데이터 전압을 전달하는 복수의 데이터선, 선택 신호를 전달하는 복수의 주사선, 및 상기 주사선과 상기 데이터선에 전기적으로 연결된 복수의 화소 회로를 포함하는 발광 표시 장치로서, 상기 화소 회로는, 인가되는 전류에 대응하여 빛을 방출하는 발광 소자, 제어 전극, 제1 전원에 연결되는 제1 주 전극, 및 상기 발광 소자에 전기적으로 연결되는 제2 주 전극을 구비하고, 상기 제1 주 전극과 상기 제어 전극 사이의 전압에 대응되는 전류를 출력하는 제1 트랜지스터, 제1 제어 신호에 응답하여 상기 트랜지스터를 다이오드 연결시키는 제1 스위칭 소자, 일전극이 상기 트랜지스터의 상기 제어 전극에 접속되는 제1 커패시터, 상기 제1 전원과 상기 제1 커패시터의 타전극 간에 접속되는 제2 커패시터, 제2 제어 신호에 응답하여 상기 제1 커패시터의 상기 타전극과 제2 전원을 연결하는 제2 스위칭 소자, 및 상기 주사선으로부터의 상기 선택 신호에 응답하여 상기 데이터 전압을 상기 제1 커패시터의 상기 타전극으로 전달하는 제3 스위칭 소자를 포함한다.

본 발명의 하나의 특징에 따른 발광 표시 장치의 표시 패널은 화상 신호에 대응되는 데이터 전압을 전달하는 복수의 데이터선, 선택 신호를 전달하는 복수의 주사선, 및 상기 주사선과 상기 데이터선에 전기적으로 연결된 복수의 화소 회로를 포함하는 발광 표시 장치의 표시 패널로서, 상기 화소 회로는, 인가되는 전류에 대응하여 발광하는 발광 소자, 제어 전극, 제1 전원에 연결되는 제1 주 전극, 및 상기 발광 소자에 전기적으로 연결되는 제2 주 전극을 구비하고, 상기 제어 전극 및 상기 제1 주 전극 간에 인가되는 전압에 대응되는 전류를 상기 제2 주 전극으로 출력하는 트랜지스터, 일전극이 상기 트랜지스터의 상기 제어 전극에 접속되는 제1 커패시터, 및 상기 제1 전원과 상기 제1 커패시터의 타전극 간에 접속되는 제2 커패시터를 포함하며, 상기 트랜지스터를 다이오드 연결시키고, 상기 제1 커패시터의 상기 타전극을 제2 전원과 연결하여 상기 제1 커패시터를 충전시키는 제1 구간, 상기 제2 커패시터에 상기 데이터 전압을 충전시키는 제2 구간, 및 상기 트랜지스터의 상기 제3 전극과 상기 발광 소자를 연결하여 화상을 표시하는 제3 구간 순으로 동작한다.

본 발명의 하나의 특징에 따른 화소 회로의 구동 방법은 매트릭스 모양으로 형성된 복수의 화소 회로를 구동하기 위한 구동 방법으로서, 상기 화소 회로는 인가되는 전류에 대응하여 발광하는 발광 소자, 제1 전원과 상기 발광 소자 간에 접속되고, 게이트에 인가되는 전압에 대응하는 전류를 출력하는 트랜지스터, 일전극이 상기 트랜지스터의 게이트에 접속되는 제1 커패시터, 및 상기 제1 전원과 상기 제1 커패시터의 타전극 간에 접속되는 제2 커패시터를 포함하며, 상기 화소 회로의 구동 방법은, 상기 제1 커패시터에 상기 트랜지스터의 문턱 전압과 상기 제1 전원과 별도로 형성된 제2 전원에 대응되는 전압을 충전시키는 제1 단계, 상기 제2 커패시터에 상기 데이터 전압에 대응되는 전압을 충전시키는 제2 단계, 및 상기 제1 커패시터와 상기 제2 커패시터에 충전된 전압에 의하여 상기 트랜지스터를 구동하는 제3 단계를 포함한다.

이하, 본 발명의 실시예를 도면을 참조하여 상세히 설명한다.

이하의 설명에서, 어떤 부분이 다른 부분과 연결되어 있다고 할 때, 이는 직접적으로 연결되어 있는 경우뿐 아니라 그 중간에 다른 소자를 사이에 두고 전기적으로 연결되어 있는 경우도 포함한다. 또한, 도면에서 본 발명과 관계없는 부분은 본 발명의 설명을 명확하게 하기 위하여 생략하였으며, 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다.

도 5는 본 발명의 일실시예에 따른 발광 표시 장치를 개략적으로 도시한 것이다.

도 5에 도시된 바와 같이, 본 발명의 실시예에 따른 발광 표시 장치는 유기 EL 표시 패널(100), 주사 구동부(200), 및 데이터 구동부(300)를 포함한다.

유기 EL 표시 패널(100)은 열 방향으로 뻗어 있는 복수의 데이터선(D1-Dm), 행 방향으로 뻗어 있는 복수의 주사선(S1-Sn), 및 복수의 화소 회로(10)를 포함한다. 데이터선(D1-Dm)은 화상 신호를 나타내는 데이터 신호를 화소 회로(10)로 전달하며, 주사선(S1-Sn)은 선택 신호를 화소 회로(10)로 전달한다. 화소 회로(10)는 이웃한 두 데이터선(D1-Dm)과 이웃한 두 주사선(S1-Sn)에 의해 정의되는 화소 영역에 형성되어 있다.

주사 구동부(200)는 주사선(S1-Sn)에 각각 선택 신호를 순차적으로 인가하며, 데이터 구동부(300)는 데이터선(D1-Dm)에 화상 신호에 대응되는 데이터 전압을 인가한다.

주사 구동부(200) 및/또는 데이터 구동부(300)는 표시 패널(100)에 전기적으로 연결될 수 있으며 또는 표시 패널(100)에 접착되어 전기적으로 연결되어 있는 테이프 캐리어 패키지(tape carrier package, TCP)에 칩 등의 형태로 장착될 수 있다. 또는 표시 패널(100)에 접착되어 전기적으로 연결되어 있는 가요성 인쇄 회로(flexible printed circuit, FPC) 또는 필름(film) 등에 칩 등의 형태로 장착될 수도 있다. 이와는 달리 주사 구동부(200) 및/또는 데이터 구동부(300)는 표시 패널의 유리 기판 위에 직접 장착될 수도 있으며, 또는 유리 기판 위에 주사선, 데이터선 및 박막 트랜지스터와 동일한 층들로 형성되어 있는 구동 회로와 대체될 수도 직접 장착될 수도 있다.

도 6은 본 발명의 제1 실시예에 따른 화소 회로의 등가 회로도이다.

도 6에서는 설명의 편의상 m번째 데이터선(Dm)과 n번째 주사선(Sn)에 연결된 화소 회로만을 도시하였다. 한편, 주사선에 관한 용어를 정의하면, 현재 선택 신호를 전달하려고 하는 주사선을 "현재 주사선"이라 하고, 현재 선택 신호가 전달되기 전에 선택 신호를 전달한 주사선을 "직전 주사선"이라 한다.

도 6에 도시된 바와 같이, 본 발명의 일실시예에 따른 화소 회로(10)는 트랜지스터(M1~M5), 커패시터(Cst, Cvth), 및 유기 EL 소자(OLED)를 포함한다.

트랜지스터(M1)는 유기 EL 소자(OLED)를 구동하기 위한 구동 트랜지스터로서, 전압(VDD)을 공급하기 위한 전원과 유기 EL 소자(OLED) 간에 접속되고, 게이트에 인가되는 전압에 의하여 트랜지스터(M5)를 통하여 유기 EL 소자(OLED)에 흐르는 전류를 제어한다. 트랜지스터(M2)는 직전 주사선(Sn-1)으로부터의 선택 신호에 응답하여 트랜지스터(M1)를 다이오드 연결시킨다.

트랜지스터(M1)의 게이트에는 커패시터(Cvth)의 일전극(A)이 접속되고, 커패시터(Cvth)의 타전극(B) 및 전압(VDD)을 공급하는 전원 간에 커패시터(Cst)와 트랜지스터(M4)가 병렬 접속된다. 트랜지스터(M4)는 직전 주사선(Sn-1)으로부터의 선택 신호에 응답하여 커패시터(Cvth)의 타전극(B)에 전원(VDD)을 공급한다.

트랜지스터(M3)는 현재 주사선(Sn)으로부터의 선택 신호에 응답하여 데이터선(Dm)으로부터의 데이터를 커패시터(Cvth)의 타전극(B)으로 전달한다.

트랜지스터(M5)는 트랜지스터(M1)의 드레인과 유기 EL 소자(OLED)의 애노드 간에 접속되고, 직전 주사선(Sn-1)으로부터의 선택 신호에 응답하여 트랜지스터(M1)의 드레인과 유기 EL 소자(OLED)를 차단시킨다.

유기 EL 소자(OLED)는 입력되는 전류에 대응하여 빛을 방출한다. 본 발명의 일실시예에 따르면, 유기 EL 소자(OLED)의 캐소드에 연결되는 전압(VSS)은 전압(VDD)보다 낮은 레벨의 전압으로서, 그라운드 전압 등이 사용될 수 있다.

이하, 본 발명의 제1 실시예에 따른 화소 회로의 동작을 도 7을 참조하여 설명한다.

구간(T1)에서, 직전 주사선(Sn-1)에 로우 레벨의 주사 전압이 인가되면, 트랜지스터(M2)가 턴온되어 트랜지스터(M1)는 다이오드 연결 상태가 된다. 따라서, 트랜지스터(M1)의 게이트 및 소스간 전압이 트랜지스터(M1)의 문턱 전압(Vth)이 될 때까지 변하게 된다. 이때 트랜지스터(M1)의 소스에 전압(VDD)이 인가되므로, 트랜지스터(M1)의 게이트 즉, 커패시터(Cvth)의 일전극(A)에 인가되는 전압은 (VDD+Vth)가 된다. 또한, 트랜지스터(M4)가 턴온되어 커패시터(Cvth)의 타전극(B)에는 전압(VDD)이 인가된다.

따라서, 커패시터(Cvth) 양전극 간의 전압은 수학식 3과 같다.

### 수학식 3

$$V_{Cvth} = V_{CvthA} - V_{CvthB} = (VDD + Vth) - VDD = Vth$$

여기서,  $V_{Cvth}$ 는 커패시터(Cvth)의 양전극 간에 인가되는 전압을 의미하고,  $V_{CvthA}$ 는 커패시터(Cvth)의 일전극(A)에 인가되는 전압,  $V_{CvthB}$ 는 커패시터(Cvth)의 타전극(B)에 인가되는 전압을 의미한다.

또한, 구간(T1)에서 N 타입의 채널을 갖는 트랜지스터(M5)는 차단되어, 트랜지스터(M1)에 흐르는 전류가 유기 EL 소자(OLED)로 흐르는 것을 방지하고, 현재 주사선(Sn)에는 하이 레벨의 신호가 인가되므로 트랜지스터(M3)는 차단된다.

구간(T2)에서, 현재 주사선(Sn)에 로우 레벨의 주사 전압이 인가되면, 트랜지스터(M3)가 편온되어 데이터 전압(Vdata)이 커페시터(Cst)에 충전된다. 또한, 커페시터(Cvth)에는 트랜지스터(M1)의 문턱 전압(Vth)에 해당되는 전압이 충전되어 있으므로, 트랜지스터(M1)의 게이트에는 데이터 전압(Vdata)과 트랜지스터(M1)의 문턱 전압(Vth)의 합에 대응되는 전압이 인가된다.

즉, 트랜지스터(M1)의 게이트-소스간 전압(Vgs)은 다음의 수학식 4와 같고, 수학식 5와 같은 전류가 트랜지스터(M1)를 통해 유기 EL 소자(OLED)에 공급된다.

#### 수학식 4

$$V_{gs} = (V_{data} + V_{th}) - VDD$$

#### 수학식 5

$$I_{OLED} = \frac{\beta}{2} (V_{gs} - V_{th})^2 = \frac{\beta}{2} ((V_{data} + V_{th} - VDD) - V_{th})^2 = \frac{\beta}{2} (VDD - V_{data})^2$$

여기서,  $I_{OLED}$ 는 유기 EL 소자(OLED)에 흐르는 전류,  $V_{gs}$ 는 트랜지스터(M1)의 소스와 게이트 사이의 전압,  $V_{th}$ 는 트랜지스터(M1)의 문턱 전압,  $V_{data}$ 는 데이터 전압,  $\beta$ 는 상수 값을 나타낸다.

수학식 5에서 알 수 있듯이, 각 화소에 위치하는 트랜지스터(M1)의 문턱 전압(Vth)이 서로 다르더라도, 이 문턱 전압(Vth)의 편차가 커페시터(Cvth)에 의하여 보상되므로, 유기 EL 소자(OLED)에 공급되는 전류는 일정하게 된다. 이로써, 화소의 위치에 따른 휘도 불균형 문제를 해결할 수 있다.

한편, 앞서 기술한 바와 같이, 일반적으로 데이터 전압을 기입할 때 구동 트랜지스터(M1)에 전류가 흐르고 있으면, 전압(VDD) 공급선의 내부 저항에 의해 전압(VDD)이 강하되는 현상이 발생된다. 이때, 전압 강하량은 전압(VDD) 공급선에 흐르는 전류량에 비례한다. 따라서, 같은 데이터 전압(Vdata)을 인가하더라도 구동 트랜지스터(M1)에 인가되는 전압( $V_{gs}$ )이 달라지고, 이에 따라 수학식 5와 같이 유기 EL 소자(OLED)에 흐르는 전류( $I_{OLED}$ )도 달라져서 휘도의 불균일 현상이 발생한다.

도 8은 본 발명의 제2 실시예에 따른 화소 회로를 도시한 것이다.

도 8에 도시된 바와 같이, 본 발명의 제2 실시예에 따른 화소 회로는 트랜지스터(M4)의 소스에 보상 전압( $V_{sus}$ )이 인가된다는 점에서 제1 실시예에 따른 화소 회로와 차이점을 갖는다.

이하, 도 8에 도시된 화소 회로의 동작을 설명한다.

구간(T1)에서, 직전 주사선(Sn-1)에 로우 레벨의 전압이 인가되면, 트랜지스터(M1)는 다이오드 연결되고, 트랜지스터(M1)의 게이트 및 소스간 전압이 트랜지스터(M1)의 문턱 전압(Vth)이 될 때까지 변하게 된다. 이로써, 트랜지스터(M1)의 게이트, 즉 커페시터(Cvth)의 일전극(A)에는 전압(VDD)과 트랜지스터(M1)의 문턱 전압의 합에 해당되는 전압이 인가된다.

또한, 트랜지스터(M4)가 편온되므로 커페시터(Cvth)의 타전극(B)에는 보상 전압( $V_{sus}$ )이 인가되어, 커페시터(Cvth)는 수학식 6과 같은 전압이 충전된다.

#### 수학식 6

$$V_{Cvth} = (VDD + V_{th}) - V_{sus}$$

구간(T1)에서, 트랜지스터(M3)와 트랜지스터(M5)는 차단된 상태를 유지한다.

구간(T2)에서, 현재 주사선(Sn)에 로우 레벨의 전압이 인가되어 트랜지스터(M3)가 터온된다. 따라서, 데이터 전압(Vdata)이 커패시터(Cst)에 충전되며, 커패시터(Cvth)에 수학식 6과 같은 전압이 충전되어 있으므로, 트랜지스터(M1)의 게이트 및 소스간 전압은 수학식 7과 같게 된다.

### 수학식 7

$$Vgs = (Vdata + (VDD + Vth - Vsus)) - VDD = Vdata + Vth - Vsus$$

이로서, 유기 EL 소자에 흐르는 전류는 수학식 8과 같다.

### 수학식 8

$$I_{OLED} = \frac{\beta}{2} (Vgs - Vth)^2 = \frac{\beta}{2} ((Vdata + Vth - Vsus) - Vth)^2 = \frac{\beta}{2} (Vdata - Vsus)^2$$

수학식 8에서 알 수 있듯이, 유기 EL 소자(OLED)에 흐르는 전류는 전압(VDD)에 영향을 받지 않으며, 전압(VDD) 공급선에서의 전압 강하에 의한 휘도 편차를 보상할 수 있다.

본 발명의 제2 실시예에 따른 화소 회로에 있어서, 보상 전압(Vsus)은 전원 전압(VDD)과 달리 전류 패스를 형성하고 있지 않으므로, 전류 누설로 인한 전압 강하의 문제가 발생되지 않는다. 따라서, 모든 화소 회로에 실질적으로 동일한 보상 전압(Vsus)이 인가되면, 데이터 전압에 대응되는 전류가 유기 EL 소자(OLED)에 흐르게 된다.

또한, 본 발명의 제2 실시예에 따르면, 수학식 7에서 알 수 있듯이, 보상 전압(Vsus)은, 데이터 전압(Vdata)과 트랜지스터(M1)의 문턱 전압의 합에서 보상 전압(Vsus)을 뺀 값의 절대값이 트랜지스터(M1)의 문턱 전압의 절대값보다 크도록 설정되어야 한다. 이러한 보상 전압(Vsus)으로서, 전압(VDD)과 동일한 레벨의 전압을 사용할 수 있다.

도 8에서, 트랜지스터(M2-M5)는 P 타입 또는 N 타입의 트랜지스터로 구현된 경우를 도시하였으나, 트랜지스터(M2-M5)는 인가되는 제어 신호에 응답하여 양단을 스위칭 할 수 있는 스위칭 소자로 구현될 수 있다. 또한, 이러한 트랜지스터(M1-M5)는 표시 패널(100)의 유리 기판 위에 형성되는 게이트 전극, 드레인 전극 및 소스 전극을 각각 제어 전극 및 2개의 주 전극으로 가지는 박막 트랜지스터인 것이 바람직하다.

도 9는 본 발명의 제3 실시예에 따른 화소 회로를 도시한 것이다.

도 9에 도시된 화소 회로는 트랜지스터(M5)를 별도의 신호선(En)으로 제어한다는 점에서 제2 실시예에 따른 화소 회로와 차이점을 갖는다.

도 9와 같이, 트랜지스터(M5)를 별도의 신호선(En)으로 제어하는 경우에는, 트랜지스터(M5)의 특성을 P 타입 또는 N 타입으로 설정할 수 있고, 화소 회로의 발광 기간을 직전 주사선(Sn-1)의 선택 기간과 독립하여 제어할 수 있다는 장점이 있다.

도 10은 본 발명의 제2 실시예에 따른 화소 회로가 적용된 패널(100)을 도시한 것이다.

도 10에 도시된 바와 같이, 복수의 화소 회로가 전압(VDD) 공급선에 연결되어 있다. 이러한 표시 패널(100)에서, 전압(VDD) 공급선에는 기생 성분이 존재하고, 이러한 기생 성분에 의하여 전압 강하가 발생하게 된다. 그러나, 본 발명에 따르면, 유기EL 소자(OLED)에 흐르는 전류가 이러한 전압(VDD)의 영향을 받지 않음으로써, 전압(VDD) 공급선의 전압 강하로 인한 표시 패널의 휘도 불균일 현상을 개선할 수 있다.

이상으로, 본 발명의 실시예에 따른 발광 표시 장치에 대하여 설명하였다. 상기 기술된 실시예는 본 발명의 개념이 적용된 일실시예로서, 본 발명의 범위가 상기 실시예에 한정되는 것은 아니며, 여러 가지 변형이 본 발명의 개념을 그대로 이용하여 형성될 수 있다.

### 발명의 효과

본 발명에 따르면 화소 회로에 포함된 구동 트랜지스터의 문턱 전압의 편차와 각 화소간의 전압 강하량 차이를 보상하여  
밸광 표시 장치의 휘도 균일성을 개선할 수 있다.

#### (57) 청구의 범위

##### 청구항 1.

화상 신호에 대응되는 데이터 전압을 전달하는 복수의 데이터선, 선택 신호를 전달하는 복수의 주사선, 및 상기 주사선과  
상기 데이터선에 전기적으로 연결된 복수의 화소 회로를 포함하는 밸광 표시 장치에 있어서,

상기 화소 회로는,

인가되는 전류에 대응하여 빛을 방출하는 밸광 소자,

제어 전극, 제1 전원에 연결되는 제1 주 전극, 및 상기 밸광 소자에 전기적으로 연결되는 제2 주 전극을 구비하고, 상기 제  
1 주 전극과 상기 제어 전극 사이의 전압에 대응되는 전류를 출력하는 제1 트랜지스터,

제1 제어 신호에 응답하여 상기 트랜지스터를 다이오드 연결시키는 제1 스위칭 소자,

일전극이 상기 트랜지스터의 상기 제어 전극에 접속되는 제1 커패시터,

상기 제1 전원과 상기 제1 커패시터의 타전극 간에 접속되는 제2 커패시터,

제2 제어 신호에 응답하여 상기 제1 커패시터의 상기 타전극과 제2 전원을 연결하는 제2 스위칭 소자, 및

상기 주사선으로부터의 상기 선택 신호에 응답하여 상기 데이터 전압을 상기 제1 커패시터의 상기 타전극으로 전달하는  
제3 스위칭 소자

를 포함하는 밸광 표시 장치.

##### 청구항 2.

제1항에 있어서,

상기 제1 제어 신호와 상기 제2 제어 신호는 상기 주사선으로부터의 선택 신호가 인가되기 이전에 상기 제1 및 제2 스위칭  
소자에 인가되는 밸광 표시 장치.

##### 청구항 3.

제1항에 있어서,

제3 제어 신호에 응답하여 상기 밸광 소자와 상기 트랜지스터의 상기 제2 주 전극을 차단시키는 제4 스위칭 소자를 더 포  
함하는 밸광 표시 장치.

##### 청구항 4.

제3항에 있어서,

상기 제3 제어 신호는 상기 제1 및 제2 제어 신호가 상기 제1 및 제2 스위칭 소자에 각각 인가되는 구간에서 상기 제4 스위칭 소자에 인가되는 발광 표시 장치.

### 청구항 5.

제4항에 있어서,

상기 제1 및 제2 스위칭 소자는 서로 동일한 타입의 채널을 갖는 트랜지스터로 형성되고, 상기 제4 스위칭 소자는 상기 제1 및 제2 스위칭 소자와 다른 타입의 채널을 갖는 트랜지스터로 형성되는 발광 표시 장치.

### 청구항 6.

제5항에 있어서,

상기 제1 내지 제3 제어 신호는 실질적으로 동일한 신호인 발광 표시 장치.

### 청구항 7.

화상 신호에 대응되는 데이터 전압을 전달하는 복수의 데이터선, 선택 신호를 전달하는 복수의 주사선, 및 상기 주사선과 상기 데이터선에 전기적으로 연결된 복수의 화소 회로를 포함하는 발광 표시 장치의 표시 패널에 있어서,

상기 화소 회로는,

인가되는 전류에 대응하여 발광하는 발광 소자,

제어 전극, 제1 전원에 연결되는 제1 주 전극, 및 상기 발광 소자에 전기적으로 연결되는 제2 주 전극을 구비하고, 상기 제어 전극 및 상기 제1 주 전극 간에 인가되는 전압에 대응되는 전류를 상기 제2 주 전극으로 출력하는 트랜지스터,

일전극이 상기 트랜지스터의 상기 제어 전극에 접속되는 제1 커패시터, 및

상기 제1 전원과 상기 제1 커패시터의 타전극 간에 접속되는 제2 커패시터

를 포함하며,

상기 트랜지스터를 다이오드 연결시키고, 상기 제1 커패시터의 상기 타전극을 제2 전원과 연결하여 상기 제1 커패시터를 충전시키는 제1 구간,

상기 제2 커패시터에 상기 데이터 전압을 충전시키는 제2 구간, 및

상기 트랜지스터의 상기 제3 전극과 상기 발광 소자를 연결하여 화상을 표시하는 제3 구간 순으로 동작하는 발광 표시 장치의 표시 패널.

### 청구항 8.

제7항에 있어서,

상기 제1 커패시터에 충전되는 전압은 상기 제1 전원의 전압과 상기 트랜지스터의 문턱 전압의 합에서 상기 제2 전원의 전압을 뺀 값과 실질적으로 동일한 발광 표시 장치의 표시 패널.

### 청구항 9.

제7항에 있어서,

상기 제2 구간과 상기 제3 구간은 실질적으로 동시에 수행되는 발광 표시 장치의 표시 패널.

### 청구항 10.

제7항에 있어서,

상기 제2 전원의 전압은, 상기 데이터 전압과 상기 트랜지스터의 문턱 전압의 합에서 상기 제2 전원의 전압을 뺀 값의 절대 값이 상기 트랜지스터의 문턱 전압의 절대값 이상이 되도록, 설정되는 발광 표시 장치의 표시 패널.

### 청구항 11.

제10항에 있어서,

상기 제2 전원의 전압은 상기 제1 전원의 전압과 실질적으로 동일하도록 설정되는 발광 표시 장치의 표시 패널.

### 청구항 12.

매트릭스 모양으로 형성된 복수의 화소 회로를 구동하기 위한 구동 방법에 있어서,

상기 화소 회로는 인가되는 전류에 대응하여 발광하는 발광 소자, 제1 전원과 상기 발광 소자 간에 접속되고, 게이트에 인가되는 전압에 대응하는 전류를 출력하는 트랜지스터, 일전극이 상기 트랜지스터의 게이트에 접속되는 제1 커패시터, 및 상기 제1 전원과 상기 제1 커패시터의 타전극 간에 접속되는 제2 커패시터를 포함하며,

상기 화소 회로의 구동 방법은,

상기 제1 커패시터에 상기 트랜지스터의 문턱 전압과 상기 제1 전원과 별도로 형성된 제2 전원에 대응되는 전압을 충전시키는 제1 단계,

상기 제2 커패시터에 상기 데이터 전압에 대응되는 전압을 충전시키는 제2 단계, 및

상기 제1 커패시터와 상기 제2 커패시터에 충전된 전압에 의하여 상기 트랜지스터를 구동하는 제3 단계

를 포함하는 발광 표시 장치의 구동 방법.

### 청구항 13.

제12항에 있어서,

상기 제2 단계와 상기 제3 단계는 실질적으로 동시에 수행되는 발광 표시 장치의 구동 방법.

### 청구항 14.

제12항에 있어서,

상기 제1 커패시터에 충전되는 전압은 상기 제1 전원의 전압과 상기 트랜지스터의 문턱 전압의 합에서 상기 제2 전원의 전압을 뺀 값에 해당되는 전압과 실질적으로 동일한 발광 표시 장치의 구동 방법.

### 청구항 15.

제12항에 있어서,

상기 제2 전압은, 상기 데이터 전압과 상기 트랜지스터의 문턱 전압의 합에서 상기 제2 전압을 뺀 값의 절대값이 상기 트랜지스터의 문턱 전압의 절대값 이상이 되도록, 설정되는 발광 표시 장치의 구동 방법.

**도면**

도면1



도면2



도면3



도면4



도면5



도면6



도면7



도면8



도면9



도면10



|               |                                                                                                                                            |         |            |
|---------------|--------------------------------------------------------------------------------------------------------------------------------------------|---------|------------|
| 专利名称(译)       | 发光显示设备 , 显示面板 ,                                                                                                                            |         |            |
| 公开(公告)号       | <a href="#">KR100560479B1</a>                                                                                                              | 公开(公告)日 | 2006-03-13 |
| 申请号           | KR1020040016139                                                                                                                            | 申请日     | 2004-03-10 |
| 申请(专利权)人(译)   | 三星SD眼有限公司                                                                                                                                  |         |            |
| 当前申请(专利权)人(译) | 三星SD眼有限公司                                                                                                                                  |         |            |
| [标]发明人        | KIM YANGWAN<br>김양완<br>OH CHOONYUL<br>오춘열                                                                                                   |         |            |
| 发明人           | 김양완<br>오춘열                                                                                                                                 |         |            |
| IPC分类号        | G09G3/30 H01L51/50 G09G3/20 G09G3/32                                                                                                       |         |            |
| CPC分类号        | G09G2300/0852 G09G2300/0861 G09G2320/043 G09G2310/0262 G09G2300/043 G09G3/3233<br>G09G2300/0819 B42D5/045 B42P2241/16 B65D5/4266 B65D85/54 |         |            |
| 代理人(译)        | 您是我的专利和法律公司                                                                                                                                |         |            |
| 其他公开文献        | <a href="#">KR1020050090861A</a>                                                                                                           |         |            |
| 外部链接          | <a href="#">Espacenet</a>                                                                                                                  |         |            |

### 摘要(译)

本发明涉及一种发光显示器，其显示面板及其驱动方法。根据本发明的发光显示装置包括：多个像素电路，用于传输对应于图像信号的数据电压；多个扫描线，用于传输选择信号；以及多个像素电路，电连接到扫描线和数据线作为显示装置，像素电路包括响应于施加的电流发光的发光元件，控制电极，连接到第一电源的第一主电极，以及电连接到发光元件的第二主电极第一晶体管，用于输出对应于第一主电极和控制电极之间的电压的电流，第一开关元件，用于响应于第一控制信号二极管连接晶体管，1个电容器，连接在第一电源和第一电容器的另一个电极之间的第二电容器，以及响应于第二控制信号连接在第一电容器的另一个电极和第二电容器之间的第二电容器，响应于来自所述第二开关装置的选择信号，以及用于所述源连接到第三开关设备，用于将数据电压传输到所述第一电容器的第二电极与扫描线。8指数方面发光显示器，OLED，亮度差，IR降，阈值电压

