



(19) 대한민국특허청(KR)  
(12) 공개특허공보(A)

(11) 공개번호 10-2008-0002338  
(43) 공개일자 2008년01월04일

(51) Int. Cl.

H05B 33/02 (2006.01)

(21) 출원번호 10-2006-0061113

(22) 출원일자 2006년06월30일

심사청구일자 없음

(71) 출원인

엘지.필립스 엘시디 주식회사

서울 영등포구 여의도동 20번지

(72) 발명자

이재윤

서울 용산구 원효로4가 178번지 강변삼성아파트  
103동 105호

김영미

인천 남동구 구월1동 1237-6(12/4) 드림빌라 B01  
(뒷면에 계속)

(74) 대리인

김용인, 심창섭

전체 청구항 수 : 총 36 항

**(54) 유기 전계발광 표시장치와 그의 제조 방법**

**(57) 요 약**

본 발명은 서브화소 구동부와 유기 발광 다이오드의 오픈 불량을 방지할 수 있는 유기 전계발광 표시장치와 그 제조 방법을 제공하는 것으로, 서브화소 구동부 어레이가 형성된 제1 기판과; 유기 발광 다이오드 어레이가 형성된 제2 기판과; 상기 제1 및 제2 기판을 합착시키는 실링재와; 상기 제1 기판에 형성되어 상기 제1 및 제2 기판을 합착으로 외형이 변형되면서 상기 제1 및 제2 기판을 전기적으로 접속시키는 도전물질을 포함하는 유기 전계발광 표시장치와 그 제조 방법을 개시한다.

**대표도** - 도1



(72) 발명자  
**배경윤**  
경남 함양군 함양읍 용평리 607-34번지

김정현  
경기 군포시 산본동 백두아파트 969동 1202호

## 특허청구의 범위

### 청구항 1

서브화소 구동부 어레이가 형성된 제1 기판과;  
유기 발광 다이오드 어레이가 형성된 제2 기판과;  
상기 제1 및 제2 기판을 합착시키는 실링재와;  
상기 제1 기판에 형성되어 상기 제1 및 제2 기판을 합착으로 외형이 변형되면서 상기 제1 및 제2 기판을 전기적으로 접속시키는 도전물질을 포함하는 것을 특징으로 하는 유기 전계발광 표시장치.

### 청구항 2

제 1 항에 있어서,  
상기 도전 물질은 도전 필름에 함유되고 탄성을 갖는 도전볼을 포함하는 것을 특징으로 하는 유기 전계발광 표시장치.

### 청구항 3

제 2 항에 있어서,  
상기 도전 필름은 상기 도전볼과 수지를 포함하는 이방성 도전 필름인 것을 특징으로 하는 유기 전계발광 표시장치.

### 청구항 4

제 2 항에 있어서,  
상기 도전 필름은 수분 및 가스를 흡착하는 게터를 추가로 포함하는 것을 특징으로 하는 유기 전계발광 표시장치.

### 청구항 5

제 2 항에 있어서,  
상기 제1 기판은  
상기 제1 기판과 상기 도전 필름 사이에 형성된 유기 절연막과;  
상기 제1 기판에서 상기 제2 기판과 전기적인 접속이 필요한 전극이 노출되어 상기 도전볼과 접속되게 하는 컨택홀을 추가로 포함하는 것을 특징으로 하는 유기 전계발광 표시장치.

### 청구항 6

제 5 항에 있어서,  
상기 도전 필름은 상기 유기 절연막의 전면에 형성되거나, 상기 제1 및 제2 기판의 전기적인 접속이 필요한 부분을 포함하도록 부분적으로 형성된 것을 특징으로 하는 유기 전계발광 표시장치.

### 청구항 7

제 5 항에 있어서,  
상기 유기 절연막과 도전 필름은 상기 실링재에 의해 밀봉되는 상기 제1 기판의 내부에 상기 실링재와 이격되게 형성된 것을 특징으로 하는 유기 전계발광 표시장치.

### 청구항 8

제 1 항에 있어서,  
상기 도전 물질은 탄성을 갖고 상기 제1 기판에 마련된 컨택홀에 형성된 도전볼을 포함하는 것을 특징으로 하는

유기 전계발광 표시장치.

#### 청구항 9

제 8 항에 있어서,

상기 제1 기판은

상기 컨택홀이 형성된 유기 절연막을 추가로 포함하는 것을 특징으로 하는 유기 전계발광 표시장치.

#### 청구항 10

제 9 항에 있어서,

상기 유기 절연막은 상기 실링재에 의해 밀봉되는 상기 제1 기판의 내부에 상기 실링재와 이격되게 형성된 것을 특징으로 하는 유기 전계발광 표시장치.

#### 청구항 11

제 1 항에 있어서,

상기 도전 물질은 상기 제1 기판에 형성된 컨택홀에 형성되어 상기 제1 및 제2 기판과 고착된 것을 특징으로 하는 유기 전계발광 표시장치.

#### 청구항 12

제 11 항에 있어서,

상기 제1 기판은

상기 컨택홀을 갖는 유기 절연막을 추가로 포함하고;

상기 유기 절연막은 상기 실링재에 의해 밀봉되는 상기 제1 기판의 내부에 상기 실링재와 이격되게 형성된 것을 특징으로 하는 유기 전계발광 표시장치.

#### 청구항 13

제 1 항에 있어서,

상기 서브화소 구동부 어레이에 포함된 서브화소 구동부 각각은

적어도 2개의 박막 트랜지스터와;

상기 적어도 2개의 박막 트랜지스터 중 하나의 박막 트랜지스터와 상기 도전 물질을 접속시키는 제1 컨택 전극을 포함하는 것을 특징으로 하는 유기 전계발광 표시장치.

#### 청구항 14

제 13 항에 있어서,

상기 유기 발광 다이오드 어레이에 포함된 유기 발광 다이오드는 각각은

상기 도전 물질을 통해 상기 하판의 제1 컨택 전극과 접속된 제1 전극과;

제2 전극과;

상기 제1 및 제2 전극 사이에 형성된 유기 발광층을 포함하는 것을 특징으로 하는 유기 전계발광 표시장치.

#### 청구항 15

제 14 항에 있어서,

상기 제2 전극은 상기 유기 발광 다이오드 어레이에 공통으로 형성되고;

상기 유기 발광 다이오드 어레이는

상기 제2 전극 위에 형성되어 서브화소 단위로 상기 유기 발광 다이오드의 형성 영역을 마련하는 베틀막과;  
 상기 베틀막 위에 형성되어 상기 유기 발광층 및 제1 전극을 서브화소 단위로 분리시키는 세퍼레이터와;  
 상기 베틀막 위에 형성되어 상기 제1 전극이 상기 제1 기판과 접촉하도록 지지하는 컨택 스페이서를 추가로 포함하는 것을 특징으로 하는 유기 전계발광 표시장치.

### 청구항 16

제 15 항에 있어서,

상기 제1 기판은

전원 신호를 공급하는 전원 라인과;

상기 전원 라인과 접속되고 상기 상판의 제2 전극과 상기 도전 물질을 통해 전기적으로 접속될 제2 컨택 전극을 추가로 포함하는 것을 특징으로 하는 유기 전계발광 표시장치.

### 청구항 17

제 16 항에 있어서,

상기 제2 기판은 상기 도전 물질을 통해 상기 제2 컨택 전극과 상기 제2 전극을 전기적으로 연결하는 제3 컨택 전극과;

상기 제2 전극과 상기 제2 컨택 전극 사이에 형성되어 상기 제3 컨택 전극이 상기 제1 기판과 접촉하도록 지지하는 베틀막 및 컨택 스페이서를 추가로 포함하는 것을 특징으로 하는 유기 전계발광 표시장치.

### 청구항 18

제 1 항에 있어서,

상기 제1 기판은 상기 실링재의 바깥쪽에 형성된 다수의 패드를 추가로 포함하는 것을 특징으로 하는 유기 전계발광 표시장치.

### 청구항 19

서브화소 구동부 어레이가 형성된 제1 기판을 마련하는 단계와;

유기 발광 다이오드 어레이가 형성된 제2 기판을 마련하는 단계와;

상기 제1 기판에 도전 물질을 형성하는 단계와;

상기 제1 및 제2 기판을 실링재를 이용하여 합착하면서 상기 도전 물질의 외형이 변형되어 상기 제1 및 제2 기판을 전기적으로 접속시키는 단계를 포함하는 것을 특징으로 하는 유기 전계발광 표시장치의 제조 방법.

### 청구항 20

제 19 항에 있어서,

상기 도전 물질을 형성하는 단계는 탄성을 갖는 도전볼을 함유하는 도전 필름을 상기 제1 기판에 형성하는 단계를 포함하는 것을 특징으로 하는 유기 전계발광 표시장치의 제조 방법.

### 청구항 21

제 20 항에 있어서,

상기 도전 필름은 상기 도전볼과 수지를 포함하는 이방성 도전 필름인 것을 특징으로 하는 유기 전계발광 표시장치의 제조 방법.

### 청구항 22

제 20 항에 있어서,

상기 도전 필름은 수분 및 가스를 흡착하는 게터를 추가로 포함하는 것을 특징으로 하는 유기 전계발광 표시장

치의 제조 방법.

### 청구항 23

제 20 항에 있어서,

상기 서브화소 구동부 어레이와 상기 도전 필름 사이에 컨택홀을 갖는 유기 절연막을 형성하는 단계를 추가로 포함하고;

상기 컨택홀은 상기 제1 기판에서 상기 제2 기판과 전기적인 접속이 필요한 전극이 노출되어 상기 도전볼과 접속되게 하는 것을 특징으로 하는 유기 전계발광 표시장치의 제조 방법.

### 청구항 24

제 23 항에 있어서,

상기 도전 필름은 상기 유기 절연막의 전면에 형성되거나, 상기 제1 및 제2 기판의 전기적인 접속이 필요한 부분을 포함하도록 부분적으로 형성된 것을 특징으로 하는 유기 전계발광 표시장치의 제조 방법.

### 청구항 25

제 23 항에 있어서,

상기 유기 절연막과 도전 필름은 상기 실링재에 의해 밀봉되는 상기 제1 기판의 내부에 상기 실링재와 이격되게 형성된 것을 특징으로 하는 유기 전계발광 표시장치의 제조 방법.

### 청구항 26

제 19 항에 있어서,

상기 서브화소 구동부 어레이 위에 컨택홀을 갖는 유기 절연막을 형성하는 단계를 추가로 포함하고;

상기 도전 물질을 형성하는 단계는 탄성을 갖고 상기 컨택홀에 도전볼을 형성하는 단계를 포함하는 것을 특징으로 하는 유기 전계발광 표시장치의 제조 방법.

### 청구항 27

제 26 항에 있어서,

상기 도전볼을 형성하는 단계는

상기 도전볼이 함유된 용액을 상기 제1 기판 위에 공급하는 단계와;

상기 제1 기판을 흔들면서 상기 도전볼이 상기 컨택홀에 삽입되게 하는 단계를 포함하는 것을 특징으로 하는 유기 전계발광 표시장치의 제조 방법.

### 청구항 28

제 25 항에 있어서,

상기 유기 절연막은 상기 실링재에 의해 밀봉되는 상기 제1 기판의 내부에 상기 실링재와 이격되게 형성된 것을 특징으로 하는 유기 전계발광 표시장치의 제조 방법.

### 청구항 29

제 19 항에 있어서,

상기 서브화소 구동부 어레이 위에 컨택홀을 갖는 유기 절연막을 형성하는 단계를 추가로 포함하고;

상기 도전 물질을 형성하는 단계는 저용점 금속을 함유한 볼을 상기 컨택홀에 형성하는 단계를 포함하고;

상기 볼은 상기 제1 및 제2 기판 합착시 가해지는 열압착에 의해 깨지고 상기 저용점 금속이 녹은 상태로 유출되어 상기 제1 및 제2 기판과 고착된 상태로 경화된 것을 특징으로 하는 유기 전계발광 표시장치의 제조 방법.

**청구항 30**

제 29 항에 있어서,

상기 유기 절연막은 상기 실링재에 의해 밀봉되는 상기 제1 기판의 내부에 상기 실링재와 이격되게 형성된 것을 특징으로 하는 유기 전계발광 표시장치의 제조 방법.

**청구항 31**

제 19 항에 있어서,

상기 제1 기판에 상기 서브화소 구동부 어레이를 형성하는 단계는

적어도 2개의 박막 트랜지스터와, 상기 적어도 2개의 박막 트랜지스터 중 하나의 박막 트랜지스터와 상기 도전 물질을 접속시키는 제1 컨택 전극을 포함하는 다수의 서브화소 구동부와 다수의 신호 라인을 형성하는 단계를 포함하는 것을 특징으로 하는 유기 전계발광 표시장치의 제조 방법.

**청구항 32**

제 31 항에 있어서,

상기 제2 기판에 상기 유기 발광 다이오드 어레이를 형성하는 단계는

제1 및 제2 전극 사이에 유기 발광층이 형성된 다수의 유기 발광 다이오드를 형성하는 단계를 포함하는 것을 특징으로 하는 유기 전계발광 표시장치의 제조 방법.

**청구항 33**

제 32 항에 있어서,

상기 제2 전극은 상기 유기 발광 다이오드 어레이에 공통으로 형성되고;

상기 유기 발광 다이오드 어레이를 형성하는 단계는

상기 제2 전극 위에 형성되어 서브화소 단위로 상기 유기 발광 다이오드의 형성 영역을 마련하는 베틀막을 형성하는 단계와;

상기 베틀막 위에 형성되어 상기 유기 발광층 및 제1 전극을 서브화소 단위로 분리시키는 세파레이터를 형성하는 단계와;

상기 베틀막 위에 상기 제1 전극이 상기 도전 물질을 통해 상기 제1 기판과 접촉하도록 지지하는 컨택 스페이서를 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 유기 전계발광 표시장치의 제조 방법.

**청구항 34**

제 33 항에 있어서,

상기 제1 기판에 전원 신호를 공급하는 전원 라인을 형성하는 단계와;

상기 전원 라인과 접속되고 상기 상판의 제2 전극과 상기 도전 물질을 통해 전기적으로 접속될 제2 컨택 전극을 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 유기 전계발광 표시장치의 제조 방법.

**청구항 35**

제 34 항에 있어서,

상기 제2 기판에 상기 제2 전극과 접속된 제3 컨택 전극을 형성하는 단계와;

상기 제2 전극과 상기 제2 컨택 전극 사이에 상기 제3 컨택 전극이 상기 제1 기판과 접촉하도록 지지하는 베틀막 및 컨택 스페이서를 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 유기 전계발광 표시장치의 제조 방법.

**청구항 36**

제 30 항에 있어서,

상기 제1 기판에 상기 실링재의 바깥쪽에 위치하여 상기 다수의 신호 라인과 각각 접속되는 다수의 패드를 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 유기 전계발광 표시장치의 제조 방법.

## 명세서

### 발명의 상세한 설명

#### 발명의 목적

#### 발명이 속하는 기술 및 그 분야의 종래기술

- <26> 본 발명은 유기 전계발광 표시 장치에 관한 것으로, 특히 컨택 불량을 방지할 수 있는 유기 전계발광 표시 장치와 그 제조 방법에 관한 것이다.
- <27> 최근 다양한 정보를 화면으로 구현해 주는 다양한 표시 장치들 중 종이와 같이 박막화가 가능한 유기 전계발광(Electro-Luminescence) 표시장치가 주목받고 있다. 유기 전계발광 표시장치는 전극 사이의 얇은 유기 발광층을 이용한 자발광 소자로 유기 EL 또는 OLED(Organic Light Emitting Diode) 표시장치라고 부르며 이하에서는 OLED 표시장치를 사용한다. OLED 표시장치는 액정 표시장치와 비교하여 저소비전력, 박형, 자발광 등의 장점을 갖는다.
- <28> OLED 표시장치는 한 화소를 구성하는 3색(R, G, B) 서브 화소 각각을 독립적으로 구동하여 동영상을 표시하기에 적합한 액티브 매트릭스 타입을 중심으로 발전되고 있다. 액티브 매트릭스 OLED(이하, AMOLED) 표시장치의 각 서브화소는 양극 및 음극 사이의 유기 발광층으로 구성된 OLED와, OLED를 독립적으로 구동하는 서브화소 구동부를 구비한다. 서브화소 구동부는 적어도 2개의 박막 트랜지스터와 스토리지 커패시터를 포함하여 데이터 신호에 따라 OLED로 공급되는 전류량을 제어하여 OLED의 밝기를 제어한다. OLED는 양극과 음극 사이에 유기물로 적층된 정공 주입층, 정공 수송층, 발광층, 전자 수송층, 전자 주입층을 포함한다. 양극과 음극 사이에 순방향 전압이 인가되면 음극으로부터의 전자가 전자 주입층 및 전자 수송층을 통해 발광층으로 이동하고, 양극으로부터의 정공이 정공 주입층 및 정공 수송층을 통해 발광층으로 이동한다. 발광층은 전자 수송층으로부터의 전자와 정공 수송층으로부터의 정공의 재결합으로 빛을 방출하고, 밝기는 양극과 음극 사이에 흐르는 전류량에 비례한다.
- <29> 종래의 AMOLED 표시장치는 서브화소 구동부 어레이와 OLED 어레이가 형성된 기판에 패키징판이 합착된 인캡슐레이션(Encapsulation) 구조로 그 기판을 통해 빛을 방출한다. 그러나, 종래의 AMOLED 표시장치는 서브화소 구동부의 공정이 완료된 다음 OLED 어레이의 공정에서 불량이 발생하면 기판 전체를 모두 불량 처리해야 하므로 전체 공정 수율이 낮은 문제점이 있다. 또한, 패키징판은 개구율을 제한하고 고해상도 표시장치에 적용되기 어려운 문제점이 있다.
- <30> 이러한 문제점을 해결하기 위한 방안으로 최근에는 서브화소 구동부 어레이와 OLED 어레이가 서로 다른 기판에 분리 형성되어 합착된 듀얼 플레이트 타입(Dual Plate Type)의 AMOLED가 제안되었다. 그런데, 듀얼 플레이트 타입의 AMOLED 표시장치는 상하판을 합착시 스페이서에 의해 각 서브화소의 서브화소 구동부와 OLED가 단순하게 접촉되면서 전기적으로 연결되게 한 구조로 서브화소 구동부와 OLED의 컨택부가 불안정한 단점을 갖는다. 이로 인하여 기판의 단차, 스페이서의 불균일한 두께, 외부로부터 침투한 습기 등의 원인에 의해, 또는 구부리는 힘 등에 의해 기판이 변형된 경우 서브화소 구동부와 OLED가 접촉되지 않는 오픈 불량이 발생된다.

#### 발명이 이루고자 하는 기술적 과제

- <31> 따라서, 본 발명은 서브화소 구동부와 OLED의 오픈 불량을 방지할 수 있는 OLED 표시 장치와 그 제조 방법을 제공하는 것이다.

#### 발명의 구성 및 작용

- <32> 상기 목적을 달성하기 위하여, 본 발명에 따른 OLED 표시장치는 서브화소 구동부 어레이가 형성된 제1 기판과; 유기 발광 다이오드 어레이가 형성된 제2 기판과; 상기 제1 및 제2 기판을 합착시키는 실링재와; 상기 제1 기판에 형성되어 상기 제1 및 제2 기판을 합착으로 외형이 변형되면서 상기 제1 및 제2 기판을 전기적으로 접속시키

는 도전물질을 포함한다.

- <33> 상기 도전 물질은 도전 필름에 함유되고 탄성을 갖는 도전볼을 포함한다. 상기 도전 필름은 상기 도전볼과 수지를 포함하는 이방성 도전 필름이다. 상기 도전 필름은 수분 및 가스를 흡착하는 게터를 추가로 포함한다. 상기 제1 기판은 상기 제1 기판과 상기 도전 필름 사이에 형성된 유기 절연막과; 상기 제1 기판에서 상기 제2 기판과 전기적인 접속이 필요한 전극이 노출되어 상기 도전볼과 접속되게 하는 컨택홀을 추가로 포함한다. 상기 도전 필름은 상기 유기 절연막의 전면에 형성되거나, 상기 제1 및 제2 기판의 전기적인 접속이 필요한 부분을 포함하도록 부분적으로 형성된다. 상기 유기 절연막과 도전 필름은 상기 실링재에 의해 밀봉되는 상기 제1 기판의 내부에 상기 실링재와 이격되게 형성된다.
- <34> 상기 도전 물질은 탄성을 갖고 상기 제1 기판에 마련된 컨택홀에 형성된 도전볼을 포함한다. 상기 제1 기판은 상기 컨택홀이 형성된 유기 절연막을 추가로 포함한다. 상기 유기 절연막은 상기 실링재에 의해 밀봉되는 상기 제1 기판의 내부에 상기 실링재와 이격되게 형성된다.
- <35> 상기 도전 물질은 상기 제1 기판에 형성된 컨택홀에 형성되어 상기 제1 및 제2 기판과 고착된다.
- <36> 상기 서브화소 구동부 어레이에 포함된 서브화소 구동부 각각은 적어도 2개의 박막 트랜지스터와; 상기 적어도 2개의 박막 트랜지스터 중 하나의 박막 트랜지스터와 상기 도전 물질을 접속시키는 제1 컨택 전극을 포함한다.
- <37> 상기 유기 발광 다이오드 어레이에 포함된 유기 발광 다이오드는 각각은 상기 도전 물질을 통해 상기 하판의 제1 컨택 전극과 접속된 제1 전극과; 제2 전극과; 상기 제1 및 제2 전극 사이에 형성된 유기 발광층을 포함한다. 여기서 상기 제2 전극은 상기 유기 발광 다이오드 어레이에 공통으로 형성되고; 상기 유기 발광 다이오드 어레이에는 상기 제2 전극 위에 형성되어 서브화소 단위로 상기 유기 발광 다이오드의 형성 영역을 마련하는 베퍼막과; 상기 베퍼막 위에 형성되어 상기 유기 발광층 및 제1 전극을 서브화소 단위로 분리시키는 세퍼레이터와; 상기 베퍼막 위에 형성되어 상기 제1 전극이 상기 제1 기판과 접촉하도록 지지하는 컨택 스페이서를 추가로 포함한다.
- <38> 상기 제1 기판은 전원 신호를 공급하는 전원 라인과; 상기 전원 라인과 접속되고 상기 상판의 제2 전극과 상기 도전 물질을 통해 전기적으로 접속될 제2 컨택 전극을 추가로 포함한다. 상기 제2 기판은 상기 도전 물질을 통해 상기 제2 컨택 전극과 상기 제2 전극을 전기적으로 연결하는 제3 컨택 전극과; 상기 제2 전극과 상기 제2 컨택 전극 사이에 형성되어 상기 제3 컨택 전극이 상기 제1 기판과 접촉하도록 지지하는 베퍼막 및 컨택 스페이서를 추가로 포함한다.
- <39> 상기 제1 기판은 상기 실링재의 바깥쪽에 형성된 다수의 패드를 추가로 포함한다.
- <40> 그리고, 본 발명의 다른 특징에 따른 OLED 표시장치의 제조 방법은 서브화소 구동부 어레이가 형성된 제1 기판을 마련하는 단계와; 유기 발광 다이오드 어레이가 형성된 제2 기판을 마련하는 단계와; 상기 제1 기판에 도전 물질을 형성하는 단계와; 상기 제1 및 제2 기판을 실링재를 이용하여 합착하면서 상기 도전 물질의 외형이 변형되어 상기 제1 및 제2 기판을 전기적으로 접속시키는 단계를 포함한다.
- <41> 상기 도전 물질을 형성하는 단계는 탄성을 갖는 도전볼을 함유하는 도전 필름을 상기 제1 기판에 형성하는 단계를 포함한다. 상기 도전 필름은 상기 도전볼과 수지를 포함하는 이방성 도전 필름이다. 상기 서브화소 구동부 어레이와 상기 도전 필름 사이에 컨택홀을 갖는 유기 절연막을 형성하는 단계가 추가로 포함되고; 상기 컨택홀은 상기 제1 기판에서 상기 제2 기판과 전기적인 접속이 필요한 전극이 노출되어 상기 도전볼과 접속되게 한다. 상기 도전 필름은 상기 유기 절연막의 전면에 형성되거나, 상기 제1 및 제2 기판의 전기적인 접속이 필요한 부분을 포함하도록 부분적으로 형성된다. 상기 유기 절연막과 도전 필름은 상기 실링재에 의해 밀봉되는 상기 제1 기판의 내부에 상기 실링재와 이격되게 형성된다.
- <42> 또한 본 발명의 제조 방법은 상기 서브화소 구동부 어레이 위에 컨택홀을 갖는 유기 절연막을 형성하는 단계를 추가로 포함하고; 상기 도전 물질을 형성하는 단계는 탄성을 갖고 상기 컨택홀에 도전볼을 형성하는 단계를 포함한다. 상기 도전볼을 형성하는 단계는 상기 도전볼이 함유된 용액을 상기 제1 기판 위에 공급하는 단계와; 상기 제1 기판을 흔들면서 상기 도전볼이 상기 컨택홀에 삽입되게 하는 단계를 포함한다.
- <43> 이와 달리, 본 발명의 제조 방법은 상기 서브화소 구동부 어레이 위에 컨택홀을 갖는 유기 절연막을 형성하는 단계를 추가로 포함하고; 상기 도전 물질을 형성하는 단계는 저용점 금속을 함유한 볼을 상기 컨택홀에 형성하는 단계를 포함하고; 상기 볼은 상기 제1 및 제2 기판 합착시 가해지는 열압착에 의해 깨지고 상기 저용점 금속이 녹은 상태로 유출되어 상기 제1 및 제2 기판과 고착된 상태로 경화된다.

- <44> 상기 제1 기판에 상기 서브화소 구동부 어레이를 형성하는 단계는 적어도 2개의 박막 트랜지스터와, 상기 적어도 2개의 박막 트랜지스터 중 하나의 박막 트랜지스터와 상기 도전 물질을 접속시키는 제1 컨택 전극을 포함하는 다수의 서브화소 구동부와 다수의 신호 라인을 형성하는 단계를 포함한다.
- <45> 상기 제2 기판에 상기 유기 발광 다이오드 어레이를 형성하는 단계는 제1 및 제2 전극 사이에 유기 발광층이 형성된 다수의 유기 발광 다이오드를 형성하는 단계를 포함한다. 상기 제2 전극은 상기 유기 발광 다이오드 어레이에 공통으로 형성되고; 상기 유기 발광 다이오드 어레이를 형성하는 단계는 상기 제2 전극 위에 형성되어 서브화소 단위로 상기 유기 발광 다이오드의 형성 영역을 마련하는 베퍼막을 형성하는 단계와; 상기 베퍼막 위에 형성되어 상기 유기 발광층 및 제1 전극을 서브화소 단위로 분리시키는 세퍼레이터를 형성하는 단계와; 상기 베퍼막 위에 상기 제1 전극이 상기 도전 물질을 통해 상기 제1 기판과 접촉하도록 지지하는 컨택 스페이서를 형성하는 단계를 추가로 포함한다.
- <46> 그리고, 본 발명의 제조 방법은 상기 제1 기판에 전원 신호를 공급하는 전원 라인을 형성하는 단계와; 상기 전원 라인과 접속되고 상기 상판의 제2 전극과 상기 도전 물질을 통해 전기적으로 접속될 제2 컨택 전극을 형성하는 단계를 추가로 포함한다.
- <47> 그리고, 본 발명의 제조 방법은 상기 제2 기판에 상기 제2 전극과 접속된 제3 컨택 전극을 형성하는 단계와; 상기 제2 전극과 상기 제2 컨택 전극 사이에 상기 제3 컨택 전극이 상기 제1 기판과 접촉하도록 지지하는 베퍼막 및 컨택 스페이서를 형성하는 단계를 추가로 포함한다.
- <48> 그리고, 본 발명의 제조 방법은 상기 제1 기판에 상기 실링재의 바깥쪽에 위치하여 상기 다수의 신호 라인과 각각 접속되는 다수의 패드를 형성하는 단계를 추가로 포함한다.
- <49> 상기 목적 외에 본 발명의 다른 목적 및 이점들은 첨부 도면을 참조한 본 발명의 바람직한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
- <50> 이하, 본 발명의 바람직한 실시 예를 도 1 내지 도 6을 참조하여 상세히 설명하기로 한다.
- <51> 도 1은 본 발명의 실시예에 따른 OLED 표시장치를 도시한 단면도이다.
- <52> 도 1에 도시된 OLED 표시장치는 서브화소 구동부 어레이가 형성된 하판(100)과, OLED 어레이가 형성된 상판(200)이 실링재(300)에 의해 합착된 구조를 갖는다. 여기서 서브화소 구동부 어레이는 화상 표시부를 구성하는 다수의 서브화소의 서브화소 구동부들을 포함하고, OLED 어레이는 다수의 서브화소의 OLED들을 포함한다.
- <53> 하판(100)은 절연 기판(110)에 형성된 다수의 신호 라인과 박막 트랜지스터(TTF)를 포함하는 서브화소 구동부 어레이와, 서브화소 구동부 어레이를 덮는 유기 절연막(154)과, 유기 절연막(154) 위에 형성된 도전 필름(160)을 포함한다. 서브화소 구동부 어레이는 실링재(300)에 의해 밀봉되는 하판(100)의 내부 영역에 형성된다. 하판(100)은 실링재(300)가 형성된 실링 영역을 기준으로 내부 영역과 외부 영역으로 구분될 수 있다.
- <54> 각 서브화소에 형성된 서브화소 구동부는 주로 2개의 박막 트랜지스터와 하나의 커패시터를 포함한다. 예를 들면, 게이트 라인의 스캔 신호에 응답하여 데이터 라인으로부터의 데이터 신호를 공급하는 스위치 박막 트랜지스터와, 스위치 박막 트랜지스터로부터의 데이터 신호에 응답하여 OLED를 흐르는 전류량을 제어하는 구동 박막 트랜지스터와, 스위치 박막 트랜지스터가 턴-오프되더라도 구동 박막 트랜지스터를 통해 일정한 전류가 흐르게 하는 스토리지 커패시터를 포함한다. 이러한 서브화소 구동부에서 도 2에 도시된 박막 트랜지스터(TFT)는 OLED와 접속된 구동 박막 트랜지스터에 대응하는 것이고, 스위치 박막 트랜지스터는 구동 박막 트랜지스터와 같은 단면 구조를 갖으므로 생략한다.
- <55> 도 1에 도시된 박막 트랜지스터(TFT)는 절연 기판(110) 위에 형성된 게이트 전극(112)과, 게이트 절연막(120)을 사이에 두고 게이트 전극(112)과 중첩된 반도체층(122)과, 반도체층(122)을 채널로 이용하는 소스 전극(124) 및 드레인 전극(126)을 포함하고, 소스 전극(124) 및 드레인 전극(126)과 반도체층(122) 사이에는 불순물 반도체층, 즉 오믹 컨택층(미도시)이 추가로 포함된다. 구동 박막 트랜지스터(TFT)의 게이트 전극(112)은 스위치 박막 트랜지스터의 드레인 전극(미도시)과 접속되고, 소스 전극(124)은 제2 전원 라인(미도시)과 접속되며, 드레인 전극(126)은 제1 컨택 전극(142) 및 도전 필름(160)을 통해 상판(200)에 형성된 OLED, 즉 OLED의 제1 전극(232)과 접속된다. 여기서 스위치 박막 트랜지스터의 게이트 전극(미도시)은 게이트 라인(미도시)과, 소스 전극은 데이터 라인(미도시)과 접속된다.
- <56> 제1 컨택 전극(142)은 박막 트랜지스터(TFT)를 보호하는 보호막(132)을 관통하는 컨택홀(134)을 통해 드레인 전극(126)과 접속된다. 그리고, 제1 컨택 전극(142)은 그 위의 유기 절연막(154)을 관통하는 컨택홀(156)을 통해

도전 필름(160)에 함유된 도전볼(164)과 접속된다.

<57> 그리고, 하판(100)은 실링재(300)에 의해 밀봉되는 내부 영역 중 서브화소 구동부 어레이의 주변부에 게이트 전극(112)과 함께 형성된 제1 전원 라인(114)과, 제1 전원 라인(114)과 접속된 제2 컨택 전극(144)을 더 포함한다. 제1 전원 라인(114)은 하판(100)에 형성된 제2 컨택 전극(144) 및 도전 필름(160)과 상판(200)에 형성된 제3 컨택 전극(234)을 경유하여 상판(200)에 형성된 OLED의 제2 전극(214)과 접속된다.

<58> 제2 컨택 전극(144)은 보호막(132) 및 게이트 절연막(120)을 관통하는 컨택홀(136)을 통해 제1 전원 라인(114)과 접속된다. 그리고, 제2 컨택 전극(144)은 유기 절연막(154)을 관통하는 컨택홀(158)을 통해 도전 필름(160)에 함유된 도전볼(164)과 접속된다. 또한, 도전볼(164)과 접속되는 제2 컨택 전극(144)의 표면 높이를 제1 컨택 전극(142)과 맞추기 위하여 제2 컨택 전극(144)의 아래에는 다수의 더미 패턴들(118, 122, 128)이 적층된다. 예를 들면, 다수의 더미 패턴들(118, 123, 128)은 게이트 전극(112)과 함께 형성된 더미 패턴(118)과, 게이트 절연막(120) 위의 반도체층(122)과, 소스/드레인 전극(124, 126)과 함께 보호막(132) 아래에 형성된 더미 패턴(128)을 포함하고, 반도체층(122)과 더미 패턴(128) 사이에는 불순물 반도체층(미도시)이 더 포함된다.

<59> 또한, 하판(100)에서 실링재(300)가 형성된 실링 영역을 기준으로 외부 영역에는 게이트 라인(미도시)과 접속된 게이트 패드(150)과, 데이터 라인(미도시)과 접속된 데이터 패드(152)가 형성된 패드 영역이 마련된다. 게이트 패드(150)는 게이트 전극(112)과 함께 형성되어 게이트 라인으로부터 연장된 하부 게이트 패드(116)와, 보호막(132) 및 게이트 절연막(120)을 관통하는 컨택홀(138)을 통해 하부 게이트 패드(116)과 접속된 상부 게이트 패드(146)를 포함한다. 데이터 패드(152)는 소스/드레인 전극(124, 126)과 함께 형성되어 데이터 라인으로부터 연장된 하부 데이터 패드(130)와, 보호막(132)을 관통하는 컨택홀(140)을 통해 하부 데이터 패드(130)와 접속된 상부 데이터 패드(148)를 포함한다. 여기서 상부 게이트 패드(146)와 상부 데이터 패드(148)는 투명 도전층으로 형성된다.

<60> 제1 및 제2 컨택 전극(142, 144)이 형성된 보호막(132) 위에는 평탄한 표면을 갖는 유기 절연막(154)이 형성된다. 유기 절연막(154)에는 제1 및 제2 컨택 전극(142, 144) 각각과 접속된다. 도전 필름(160)은 탄성을 갖는 도전볼(164) 및 수지(Resin)(162)로 이루어진다. 예를 들면, 도전볼(164)은 탄성을 갖는 절연체 볼의 외부면에 도전막이 코팅된 형태를 갖으므로 탄성을 갖는다. 여기서 도전볼(164)은 상하판(200, 100)을 전기적으로 연결하는 역할을, 수지(162)는 상하판(200, 100)을 접착하는 접착제 역할을 한다. 도전 필름(160)으로는 주로 이방성 도전 필름(Anisotropic Conducting Film; 이하 ACF)이 이용된다. 또한 도전 필름(160)에는 실링재(300)를 통해 외부로부터 유입되거나 내부에서 발생된 수분과 산소 등의 가스 성분을 흡수하는 게터(Getter) 물질이 더 포함되기도 한다. 게터 물질로는 실리카(Silica), 칼슘(Ca), 바륨(Ba), 산화칼슘(CaO), 산화바륨(BaO) 등이 이용되지만 이들로 한정되지 않는다.

<61> 도전 필름(160)은 유기 절연막(154) 위에 형성되고, 도전 필름(160)에 함유된 도전볼(164)은 유기 절연막(154)에 형성된 컨택홀들(156, 158)을 통해 제1 및 제2 컨택 전극(142, 144) 각각과 접속된다. 도전 필름(160)은 탄성을 갖는 도전볼(164) 및 수지(Resin)(162)로 이루어진다. 예를 들면, 도전볼(164)은 탄성을 갖는 절연체 볼의 외부면에 도전막이 코팅된 형태를 갖으므로 탄성을 갖는다. 여기서 도전볼(164)은 상하판(200, 100)을 전기적으로 연결하는 역할을, 수지(162)는 상하판(200, 100)을 접착하는 접착제 역할을 한다. 도전 필름(160)으로는 주로 이방성 도전 필름(Anisotropic Conducting Film; 이하 ACF)이 이용된다. 또한 도전 필름(160)에는 실링재(300)를 통해 외부로부터 유입되거나 내부에서 발생된 수분과 산소 등의 가스 성분을 흡수하는 게터(Getter) 물질이 더 포함되기도 한다. 게터 물질로는 실리카(Silica), 칼슘(Ca), 바륨(Ba), 산화칼슘(CaO), 산화바륨(BaO) 등이 이용되지만 이들로 한정되지 않는다.

<62> 상판(200)은 하판(100)의 서브화소 구동부와 접속된 제1 전극(232)과, 제2 전원 라인(114)과 접속된 제2 전극(214)과, 제1 및 제2 전극(232, 214) 사이에 형성된 유기 발광층(230)을 포함하는 OLED 어레이가 절연 기판(210)에 형성된 구조를 갖는다. OLED 어레이에는 수분 및 가스 등에 의해 열화되는 특성을 갖으므로 실링재(300)에 의해 밀봉되는 상판(200)의 내부 영역에 형성된다.

<63> OLED의 제2 전극(214)은 절연 기판(210)에 형성되고, 유기 발광층(230)으로부터의 빛을 투과시키기 위하여 투명 도전층으로 형성된다. 제2 전극(214)은 OLED 어레이를 모두 포함하는 판형으로 형성되어 제2 전원 라인(114)으로부터의 제2 전원을 OLED 어레이에 공통으로 공급한다. 그리고, 제2 전극(214)과 절연 기판(210) 사이에는 투명 도전층의 저항 성분을 보상하기 위한 보조 전극(212)이 금속층으로 형성된다. 보조 전극(212)은 유기 발광층(230)의 비발광 영역에 형성된다.

<64> 제2 전극(214) 다음에는 각 서브화소 단위로 유기 발광층(230)의 발광 영역을 마련하는 베퍼막(218)이 유기 발광층(230)의 비발광 영역에 형성된다. 베퍼막(218)에 의해 마련된 유기 발광층(230)의 발광 영역들은 매트릭스 형태로 배열된다. 다시 말하여, 베퍼막(218)은 각 서브화소의 OLED가 형성될 OLED 영역을 마련한다.

<65> 베퍼막(218) 다음에는 후속으로 형성될 유기 발광층(230)과 제1 전극(232)을 서브화소 단위로 분리시키는 세퍼레이터(Separator)(220)와, 제1 전극(232)을 하판(100)과 접속시키기 위하여 상대적으로 높은 컨택 스페이서

(222)가 형성된다. 세퍼레이터(220)는 각 서브화소를 감싸는 격벽 형태로 형성되고, 컨택 스페이서(222)는 상하판(200, 100)에서 전기적인 접속이 필요한 부분, 즉 각 서브화소 구동부와 OLED의 접속 부분에만 정렬되어 기둥 형태로 형성된다. 또한, 세퍼레이터(220)의 측면은 그 위에 적층되는 유기 발광층(230)과 제1 전극(232)의 분리를 위하여 컨택 스페이서(222)와 반대되는 역테이퍼를 갖는다. 다시 말하여, 컨택 스페이서(222)는 베퍼막(218)과 접촉하는 밑면으로부터 위로 갈수록 폭이 점진적으로 감소하여 순방향의 경사면을 갖지만, 세퍼레이터(220)는 베퍼막(218)과 접촉하는 밑면으로부터 위로 갈수록 폭이 점진적으로 증가하여 역방향의 경사면을 갖는다.

<66> 그리고, 베퍼막(218)과 세퍼레이터(220) 및 컨택 스페이서(222)가 형성된 제2 전극(214) 위에 유기 발광층(230)이 형성되고, 유기 발광층(230) 위에 제1 전극(232)이 형성된다. 유기 발광층(230)과 제1 전극(232)은 세퍼레이터(220)의 역 경사면에 의해 서브화소 단위로 분리된다. 유기 발광층(230)은 정공 주입층, 정공 수송층, 발광층, 전자 수송층, 전자 주입층을 포함한다. 이러한 유기 발광층(230)은 서브화소 단위로 적, 녹, 청색광을 방출한다. 제1 전극(232)은 컨택 스페이서(222)에 의해 상하판(200, 100) 합착시 하판(100)과 접촉할 수 있는 높이를 갖는다. 컨택 스페이서(222)는 하판(100)의 제1 컨택 전극(142)을 노출시키는 컨택홀(156)과 정렬되어 위치한다. 이에 따라, 컨택 스페이서(222)를 덮는 제1 전극(232)은 하판(100)의 도전볼들(164)을 통해 제1 컨택 전극(142)과 접속된다. 이 결과 각 서브화소의 제1 전극(232)은 각 서브화소 구동부의 박막 트랜지스터(TFT)로부터의 구동 신호를 제1 컨택 전극(142) 및 도전볼(164)을 경유하여 공급받는다.

<67> 그리고, 상판(200)의 제2 전극(214)은 OLED 어레이 주변부까지 연장되어 제3 컨택 전극(234)을 통해 하판(100)으로부터의 제2 전원 신호를 공급받는다. 제2 전극(214)과 접속된 제3 컨택 전극(234)은 제1 전극(232)과 유사한 높이로 하판(100)의 도전 필름(160)과 접속시키기 위하여 제2 전극(214)과 제3 컨택 전극(234) 사이에는 베퍼막(218)과 컨택 스페이서(222)가 형성된다. 여기서 베퍼막(218)과 컨택 스페이서(222)는 하판(100)의 제2 컨택 전극(144)을 노출시키는 컨택홀(158)과 정렬되어 위치한다. 이에 따라, 베퍼막(218) 및 컨택 스페이서(222)를 덮는 제3 컨택 전극(234)은 상하판(200, 100) 합착시 하판(100)의 도전볼들(164)을 통해 제2 컨택 전극(142)과 접속된다. 이 결과, 제2 전극(214)은 제2 전원 라인(114)로부터의 제2 전원 신호를 제2 컨택 전극(142)과 도전볼(164) 및 제3 컨택 전극(234)을 경유하여 공급받는다. 여기서 제3 컨택 전극(234)은 제1 전극(232)과 함께 형성되며 세퍼레이터(220)에 의해 제1 전극(232)과 분리된다.

<68> 하판(100)에서 제1 전원 라인(미도시)은 박막 트랜지스터(TFT)의 소스 전극(124)으로 구동 전압(VDD) 및 그라운드 전압(GND) 중 어느 하나의 전원 신호를 공급하고, 제2 전원 라인(114)은 나머지 전원 신호를 공급한다. 따라서, 상판(200)에서 OLED의 제1 전극(232)은 양극 및 음극 중 어느 하나의 전극으로 이용되고, 제2 전극(214)은 나머지 전극으로 이용된다.

<69> 실링재(300)는 하판(100) 또는 상판(200)의 실링 영역에 형성되어 상하판(200, 100)을 합착시킨다. 실링재(300)는 자외선을 통해 경화된다. 여기서 실링재(300)는 상판(200)의 절연 기판(210)과 부착되고 하판(100)의 도전 필름(160) 또는 유기 절연막(154)와 부착된다.

<70> 이와 같이, 서브화소 구동부 어레이가 형성된 하판(100)과 OLED 어레이가 형성된 상판(200)은 실링재(300)를 통해 합착되고 이때 가해지는 열압착에 의해 상하판(200, 100)은 도전 필름(160)을 통해 전기적으로 연결되고 고정적으로 부착된다. 여기서 도전 필름(160)의 도전볼(164)과 수지(162)가 탄성을 갖는다. 이에 따라 상하판(200, 100)의 합착시 가해지는 압력에 의해 상판(200)의 컨택 스페이서(222)가 형성된 부분과 접촉하는 도전 필름(160)이 눌려지면서 하판(100)의 컨택홀(156, 158) 부분에 위치한 도전볼들(164)이 변형된다. 그리고 변형된 도전볼들(164)을 통해 컨택 스페이서(222) 위의 제2 전극(232) 및 제3 컨택 전극(234)은 하판(100)의 제1 컨택 전극(142) 및 제2 컨택 전극(144)과 각각 전기적으로 접속된다. 따라서, 탄성을 갖는 도전 필름(160)에 의해 컨택 스페이서(222)의 불균일한 높이가 보상되면서 상하판(200, 100)이 견고하게 전기적으로 접속되므로 오픈 불량을 방지할 수 있다. 또한 도전 필름(160)에는 게터 물질이 더 포함되어 외부로부터 유입되거나 내부에서 발생된 수분과 산소 등의 가스 성분을 흡수하므로 유기 발광층(230)의 열화를 방지하여 수명을 연장할 수 있다.

<71> 도 2는 도 1에 도시된 OLED 표시 장치의 제조 방법을 단계적으로 도시한 흐름도이다.

<72> 단계 2(S2)에서 하판(100)의 절연 기판(110) 위에 게이트 라인(미도시)과 함께 게이트 전극(112), 제2 전원 라인(114), 더미 패턴(118)과 하부 게이트 패드(116)를 포함하는 제1 금속 패턴군이 형성된다. 구체적으로 제1 금속 패턴군은 절연 기판(110) 위에 제1 금속층이 스퍼터링 등의 증착 방법으로 형성된 다음 포토리소그래피 공정과 식각 공정으로 패터닝됨으로써 형성된다. 제1 금속층으로는 몰리브덴(Mo), 티타늄(Ti), 구리(Cu), 알루미

늄(Al), 크롬(Cr) 등과 이들의 합금이 단일층 또는 복층 구조로 이용된다.

<73> 단계 4(S4)에서 상기 제1 금속 패턴군이 형성된 절연 기판(110) 위에 게이트 절연막(120)이 형성되고, 그 위에 반도체층(122)과 불순물 반도체층(미도시)이 적층된다. 구체적으로, 게이트 절연막(120) 및 반도체층(122)과 불순물 반도체층은 PECVD(Plasma Enhanced Chemical Vapor Deposition) 등의 증착 방법으로 적층된다. 게이트 절연막(120)으로는 질화 실리콘(SiNx), 산화 실리콘(SiOx) 등의 무기 절연물이 이용된다. 반도체층(122)은 비정질 실리콘(a-Si)이, 불순물 반도체층으로는 n+이온이 도핑된 비정질 실리콘(n+ a-Si)이 적층된 구조로 이용된다. 그 다음 포토리소그래피 공정과 식각 공정으로 불순물 반도체층 및 반도체층(122)이 패터닝됨으로써 게이트 절연막(120) 위에 반도체층(122) 및 불순물 반도체층이 부분적으로 존재하게 된다.

<74> 단계 6(S6)에서 상기 반도체층(122)이 형성된 게이트 절연막(120) 위에 데이터 라인(미도시) 및 제1 전원 라인(미도시)과 함께 소스 전극(124), 드레인 전극(126), 더미 패턴(128)과 하부 데이터 패드(130)을 포함하는 제2 금속 패턴군이 형성된다. 구체적으로 제2 금속 패턴군은 반도체층(122)이 형성된 게이트 절연막(120) 위에 제2 금속층이 스퍼터링 등의 증착 방법으로 형성된 다음 포토리소그래피 공정과 식각 공정으로 패터닝됨으로써 형성된다. 그리고 소스 전극(124)과 드레인 전극(126)을 마스크로 이용한 식각 공정으로 노출된 불순물 반도체층이 제거된다. 제2 금속층으로는 몰리브덴(Mo), 티타늄(Ti), 구리(Cu), 알루미늄(Al), 크롬(Cr) 등과 이들의 합금이 단일층 또는 복층 구조로 이용된다.

<75> 한편, 전술한 반도체층(122) 및 불순물 반도체층과 제2 금속 패턴군은 회절 노광을 이용한 회절 노광 마스크 또는 반투과를 이용한 하프톤(Half-tone) 마스크를 이용하여 하나의 마스크 공정으로 형성되기도 한다.

<76> 단계 8(S8)에서 상기 제2 금속 패턴군이 형성된 게이트 절연막(120) 위에 다수의 컨택홀들(134, 136, 138, 140)을 포함하는 보호막(132)이 형성된다. 보호막(132)은 CVD 등의 증착 방법으로 제2 금속 패턴군이 형성된 게이트 절연막(120) 위에 형성된다. 그 다음 포토리소그래피 공정 및 식각 공정으로 보호막(132)이 패터닝됨으로써 드레인 전극(126)의 일부를 노출시키는 컨택홀(134), 게이트 절연막(120)까지 관통하여 제2 전원 라인(114)의 일부를 노출시키는 컨택홀(136) 및 하부 게이트 패드(116)를 노출시키는 컨택홀(138), 하부 데이터 패드(130)를 노출시키는 컨택홀(140)이 형성된다. 보호막(132)으로는 질화 실리콘(SiNx), 산화 실리콘(SiOx) 등의 무기 절연물이 이용된다. 이와 달리, 보호막(132)으로는 스핀 코팅 또는 스핀리스 코팅 등의 코팅 방법을 이용하는 유기 절연물이 이용되기도 한다.

<77> 단계 10(S10)에서 상기 보호막(132) 위에 제1 및 제2 컨택 전극(142, 144)이 형성된다. 제1 및 제2 컨택 전극(142, 144)은 보호막(132) 위에 제3 금속층이 스퍼터링 등의 증착 방법으로 형성된 다음 포토리소그래피 공정 및 식각 공정으로 패터닝됨으로써 형성된다. 제1 컨택 전극(142)은 컨택홀(134)을 통해 박막 트랜지스터(TFT)의 드레인 전극(126)과 접속되고, 제2 컨택 전극(144)은 컨택홀(136)을 통해 제2 전원 라인(114)과 접속된다. 제3 금속층으로는 몰리브덴(Mo), 티타늄(Ti), 구리(Cu), 알루미늄(Al), 크롬(Cr) 등과 이들의 합금이 단일층 또는 복층 구조로 이용된다.

<78> 단계 12(S12)에서 상기 보호막(132) 위에 컨택홀(138, 140) 각각을 경유하는 상부 게이트 패드(146) 및 상부 데이터 패드(148)가 형성된다. 상부 게이트 패드(146) 및 상부 데이터 패드(148)는 보호막(132) 위에 투명 도전층이 스퍼터링 등의 증착 방법으로 형성된 다음 포토리소그래피 공정 및 식각 공정으로 패터닝됨으로써 형성된다. 상부 게이트 패드(146)는 컨택홀(138)을 통해 하부 게이트 패드(116)와 접속되고, 상부 데이터 패드(148)는 컨택홀(140)을 통해 하부 데이터 패드(130)와 접속된다. 투명 도전층으로는 ITO(Indium Tin Oxide), TO(Tin Oxide), IZO(Indium Zinc Oxide), ITZO 등이 이용된다.

<79> 단계 14(S14)에서 상기 제1 및 제2 컨택 전극(142, 144)이 형성된 보호막(132) 위에 컨택홀들(156, 158)을 갖는 유기 절연막(154)이 형성된다. 유기 절연막(154)은 스핀 코팅 또는 스핀리스 코팅 등의 코팅 방법으로 보호막(132) 위에 형성된다. 그 다음 포토리소그래피 공정 및 식각 공정으로 유기 절연막(154)이 패터닝됨으로써 유기 절연막(154)을 관통하는 컨택홀들(156, 158)이 형성된다. 컨택홀들(156, 158) 각각은 동일 높이를 갖는 제1 및 제2 컨택 전극(142, 144) 각각의 일부를 노출시킨다.

<80> 한편, 유기 절연막(154)은 전술한 상부 게이트 패드(146) 및 상부 데이터 패드(148)가 형성되기 이전에 보호막(132)에 형성되기도 한다.

<81> 이러한 단계 2(S2) 내지 단계 14(S14)를 통해 도 1에 도시된 하판(100)이 완성된다. 여기서 도 1에 도시된 하판(100)의 도전 필름(160)은 상하판(200, 100)이 합착되기 이전에 형성되므로 후술하기로 한다.

<82> 그리고, 단계 20(S20)에서 상판(200)의 절연 기판(210) 위에 보조 전극(212)이 형성된다. 보조 전극(212)은 절

연 기판(210)에 금속층이 스퍼터링 등의 증착 방법으로 형성된 다음 포토리소그래피 공정 및 식각 공정으로 패터닝됨으로써 형성된다. 보조 전극(212)의 금속으로는 몰리브덴(Mo), 티타늄(Ti), 구리(Cu), 알루미늄(Al), 크롬(Cr) 등과 이들의 합금이 단일층 또는 복층 구조로 이용된다.

<83> 단계 22(S22)에서 상기 보조 전극(212)이 형성된 절연 기판(210) 위에 제2 전극(214)이 형성된다. 제2 전극(214)은 보조 전극(212)이 형성된 절연 기판(210) 위에 투명 도전층이 스퍼터링 등의 증착 방법으로 형성된 다음 포토리소그래피 공정 및 식각 공정으로 패터닝됨으로써 형성된다. 투명 도전층으로는 ITO(Indium Tin Oxide), TO(Tin Oxide), IZO(Indium Zinc Oxide), ITZO 등이 이용된다.

<84> 단계 24(S24)에서 상기 제2 전극(214) 위에 베퍼막(218)이 형성된다. 베퍼막(218)은 절연 물질이 제2 전극(214) 위에 PECVD 등의 증착 방법으로 형성된 다음 포토리소그래피 공정 및 식각 공정으로 패터닝됨으로써 형성된다. 베퍼막(218)으로는 질화 실리콘(SiNx), 산화 실리콘(SiOx) 등의 무기 절연물이 이용된다. 이와 달리, 보호막(218)으로는 스판 코팅 또는 스판리스 코팅 등의 코팅 방법을 이용하는 유기 절연물이 이용되기도 한다.

<85> 단계 26(S26)에서 상기 베퍼막(218) 위에 세퍼레이터(220)가 형성된다. 세퍼레이터(220)는 유기 절연물이 베퍼막(218) 위에 스판 코팅 또는 스판리스 코팅 등의 코팅 방법으로 형성된 다음 포토리소그래피 공정 및 식각 공정으로 패터닝됨으로서 역경사면을 갖도록 형성된다.

<86> 단계 28(S28)에서 상기 베퍼막(218) 위에 컨택 스페이서(222)가 형성된다. 컨택 스페이서(222)는 유기 절연물이 베퍼막(218) 위에 스판 코팅 또는 스판리스 코팅 등의 코팅 방법으로 형성된 다음 포토리소그래피 공정 및 식각 공정으로 패터닝됨으로서 형성된다.

<87> 한편, 컨택 스페이서(222)는 세퍼레이터(220)가 형성되기 이전에 베퍼막(218) 위에 형성되기도 한다.

<88> 단계 30(S30)에서 상기 컨택 스페이서(222) 및 세터레이터(220)와 베퍼막(218)이 형성된 제2 전극(214) 위에 유기 발광층(230)이 형성된다. 유기 발광층(230)은 새도우 마스크를 이용한 증착 공정을 반복하여 적, 녹, 청색의 유기 발광층(230)이 해당 영역에 순차적으로 형성된다. 이러한 유기 발광층(230)은 세퍼레이터(220)에 의해 서브화소 단위로 분리된다.

<89> 단계 32(S32)에서 상기 유기 발광층(230) 위에 제1 전극(232)이 형성되고, 제2 전극(214) 위에 제3 컨택 전극(234)이 형성된다. 제2 전극(232) 및 제3 컨택 전극(234)은 금속 물질이 열증착(Thermal Evaporation) 등의 증착 방법을 통해 유기 발광층(230) 위에 증착됨으로써 형성된다. 제2 전극(232)은 세퍼레이터(220)에 의해 서브화소 단위로 분리되고, 제3 컨택 전극(234)은 세퍼레이터(220)에 의해 제2 전극(232)과 분리된다. 제2 전극(232) 및 제3 컨택 전극(234)의 금속으로는 Al, MgAg, Ca, Ba 등이 이용된다.

<90> 이러한 단계 20(S20) 내지 단계 32(S32)을 통해 도 1에 도시된 상판(200)이 완성된다.

<91> 그리고, 단계 40(S40)에서 유기 절연막(154)이 형성된 하판(100)에는 도전 필름(160)이 형성된다. 보호필름에 의해 감싸진 도전 필름(160)을 보호필름을 제거하여 유기 절연막(154) 위에 부착하거나, 도전볼(164)을 함유한 수지(162)를 마스크를 통해 인쇄하는 방법 등으로 형성된다. 또한 도전 필름(160)에는 수분 및 가스 성분을 흡수하는 게터 입자들이 함유되기도 한다.

<92> 단계 42(S42)에서 하판(100)에 실링재(300)를 형성한 다음 상판(200)을 하판(100)과 마주하게 정렬한 다음 상하판(200, 100)을 진공합착한다. 이때, 상판(200)에 가해지는 압력에 의해 상판(200)의 컨택 스페이서(222)가 형성된 부분과 접촉하는 도전볼들(164)이 변형됨으로써 컨택 스페이서(222) 위의 제2 전극(232) 및 제3 컨택 전극(234)은 하판(100)의 제1 컨택 전극(142) 및 제2 컨택 전극(144)과 각각 전기적으로 접속된다. 여기서, 도전 필름(160)의 탄성력에 의해 컨택 스페이서(222)의 불균일한 높이가 보상되어 상하판(200, 100)은 견고하게 전기적으로 접속되므로 오픈 불량이 방지된다. 그리고, 도전 필름(160)에 포함된 게터 물질은 외부로부터 유입되거나 내부에서 발생된 수분과 산소 등의 가스 성분을 흡수하므로 유기 발광층(230)의 열화가 방지된다.

<93> 도 3은 본 발명의 다른 실시예에 따른 OLED 표시 장치를 도시한 단면도이다.

<94> 도 3에 도시된 OLED 표시 장치는 도 1에 도시된 OLED 표시 장치와 대비하여 유기 절연막(174)과 도전 필름(180)이 실링재(300)에 의해 밀봉되는 내부 영역에만 형성된 것을 제외하고는 동일한 구성 요소들을 포함한다. 따라서 도 1과 중복되는 구성 요소들에 대한 설명은 생략하기로 한다.

<95> 도 3에 도시된 하판(100)에서 유기 절연막(174)과 도전 필름(180)은 실링재(300)에 의해 밀봉되는 내부 영역에만 형성된다. 따라서 실링재(300)는 하판(100)의 무기 절연물인 보호막(132)에 부착되므로 도 1과 같이 보호

필름(160)이나 유기 절연막(154)에 부착된 경우보다 접착력이 강화된다. 이에 따라 실링재(300)와 상하판(200, 100)의 계면을 통한 수분 등의 유입이 억제된다.

<96> 도 4는 본 발명의 또 다른 실시예에 따른 OLED 표시 장치를 도시한 단면도이다.

<97> 도 4에 도시된 OLED 표시 장치는 도 3에 도시된 OLED 표시 장치와 대비하여 도전 필름(190)이 상하판(200, 100)에서 전기적인 접속이 필요한 부분에만 부분적으로 형성된 것을 제외하고는 동일한 구성 요소들을 포함한다. 따라서 도 1 및 도 3과 중복되는 구성 요소들에 대한 설명은 생략하기로 한다.

<98> 도 4에 도시된 도전 필름(190)은 상판(200, 100)에서 전기적인 접속이 필요한 부분, 즉 하판(100)에 제1 및 제2 컨택 전극(142, 144)을 노출시키는 컨택홀들(156, 158)이 형성된 부분을 포함하도록 부분적으로 형성된다. 예를 들면, 도전 필름(190)은 각 서브화소의 서브화소 구동부 위에 독립적으로 형성되거나, 다수의 서브화소 구동부를 경유하는 라인 형태로 형성되기도 한다. 또한 서브화소 구동부의 주변부에도 제2 컨택 전극(144)이 형성된 부분에만 독립적으로 형성되거나, 다수의 제2 컨택 전극(144)을 경유하는 라인 형태로 형성되기도 한다. 이러한 도전 필름(190)의 부분적인 형성은 마스크 인쇄 방법을 이용하거나, 보호필름에 감싸진 도전 필름(190)을 가공하여 부착함으로써 가능하다. 이와 같이 도전 필름(190)이 상하판(200, 100)의 전기적인 접속이 필요한 부분을 중심으로 부분적으로 형성되므로 불필요한 부분에서의 도전 필름(190) 낭비를 방지할 수 있다.

<99> 도 5는 본 발명의 또 다른 실시예에 따른 OLED 표시장치를 도시한 단면도이다.

<100> 도 5에 도시된 OLED 표시장치는 도 3에 도시된 OLED 표시장치와 대비하여 상하판(200, 100)의 전기적인 접속이 필요한 부분에만 탄성을 갖는 도전볼(184)이 형성된 것을 제외하고는 동일한 구성요소들을 포함한다. 따라서 도 1 및 도 3과 중복되는 구성요소들에 대한 설명은 생략하기로 한다.

<101> 도 5에 도시된 도전볼(184)은 하판(100)에 제1 및 제2 컨택 전극(142, 144) 각각을 노출시키는 컨택홀들(156, 158) 각각에 삽입된 형태로 형성된다. 도전볼은(184)도전볼(184)이 함유된 용액을 유기 절연막(154)이 형성된 하판(100) 위에 흘린 다음 하판(100)을 흔들어 줌으로써 유기 절연막(154)의 컨택홀들(156, 158) 각각에 삽입된다. 이러한 도전볼(184)은 수 $\mu$ m의 지름을 갖으며 컨택홀들(156, 158)은 적어도 하나의 도전볼(184)이 충분히 삽입되지만 도전볼(184)의 유동을 제한하는 크기를 갖는다. 컨택홀(156)에 삽입된 한 도전볼(184)은 상판(200)의 제2 전극(231)과 하판(100)의 제1 컨택 전극(142)을 접속시킨다. 컨택홀(158)에 삽입된 다른 도전볼(184)은 탄성을 갖고 상판(200)의 제3 컨택 전극(234)을 하판(100)의 제2 컨택 전극(144)과 접속시킨다.

<102> 예를 들면, 도전볼(184)은 탄성을 갖는 절연체 볼의 외부면에 도전막이 코팅된 형태로 탄성을 갖는다. 이에 따라 도전볼(184)은 상판(200)에서 가해지는 힘에 의해 외형이 변형되면서 컨택 스페이서(222)의 높이 차를 보상함으로써 오픈 불량을 방지할 수 있다.

<103> 이와 달리, 도 5에 도시된 도전볼(184) 대신 도 6에 도시된 바와 같이 저용점 금속이 내장되고 절연물로 끼워박은 볼(194)이 이용되기도 한다. 도 6에 도시된 볼(194)은 전술한 도전볼(184)과 같이 볼(194)이 함유된 용액을 하판(100) 위에 흘려주고 하판(100)을 흔들어 줌으로서 유기 절연막(154)의 컨택홀(156, 158) 각각에 삽입된다. 그리고 상하판(200, 100) 합착시 가해지는 상판(200)으로부터 가해지는 열압착에 의해 볼(194)이 깨지면서 볼(194) 내에서 녹은 저용점의 금속이 유출되고, 유출된 저용점의 금속은 컨택홀(156, 158)을 채우면서 컨택 스페이서(222)의 불균일한 높이와 상관없이 상하판(200, 100)과 고착된 상태로 경화되어 도전층(196)을 형성한다. 이렇게 컨택홀(156, 158) 각각에 채워진 도전층(196)은 하판(100)의 제1 컨택 전극(142)과 상판(200)의 제2 전극(232)을 접속시키고, 하판(100)의 제2 컨택 전극(144)과 상판(200)의 제3 컨택 전극(234)을 접속시킨다.

### 발명의 효과

<104> 상술한 바와 같이, 본 발명에 따른 OLED 표시장치 및 그 제조 방법은 탄성을 갖는 도전 필름 또는 도전볼을 이용하여 상하판을 견고하게 전기적으로 접속시킴으로써 컨택 스페이서의 불균일한 높이나 외부로부터 가해지는 물리적인 힘으로 인한 오픈 불량을 방지할 수 있다.

<105> 또한 본 발명에 따른 OLED 표시장치 및 그 제조 방법은 도전 필름이 게터 물질을 더 포함하여 수분 및 가스를 흡수함으로써 유기 발광층의 열화도 방지할 수 있다.

<106> 또한 본 발명에 따른 OLED 표시장치 및 그 제조 방법은 저용점의 금속이 함유된 볼을 이용하여 상하판 합착시 열압착에 의해 녹은 금속이 상하판과 고착된 상태로 경화됨으로써 컨택 스페이서의 불균일한 높이나 외부로부터 가해지는 물리적인 힘으로 인한 오픈 불량을 방지할 수 있다.

<107> 이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특히 청구의 범위에 의해 정하여져야만 할 것이다.

### 도면의 간단한 설명

- <1> 도 1은 본 발명의 실시예에 따른 유기 전계발광 표시장치를 도시한 단면도.
- <2> 도 2는 본 발명의 실시예에 따른 유기 전계발광 표시장치의 제조 방법을 단계적으로 도시한 흐름도.
- <3> 도 3은 본 발명의 다른 실시예에 따른 유기 전계발광 표시장치를 도시한 단면도.
- <4> 도 4는 본 발명의 또 다른 실시예에 따른 유기 전계발광 표시장치를 도시한 단면도.
- <5> 도 5는 본 발명의 또 다른 실시예에 따른 유기 전계발광 표시장치를 도시한 단면도.
- <6> 도 6은 본 발명의 또 다른 실시예에 따른 유기 전계발광 표시장치를 도시한 단면도.
- <7> <도면의 주요부분에 대한 부호의 간단한 설명>

|      |                                    |                   |
|------|------------------------------------|-------------------|
| <8>  | 100 : 하판                           | 110, 210 : 절연 기판  |
| <9>  | 112 : 게이트 전극                       | 114 : 제2 전원 라인    |
| <10> | 116 : 하부 게이트 패드                    | 118, 128 : 더미 패턴  |
| <11> | 120 : 게이트 절연막                      | 122 : 반도체층        |
| <12> | 124 : 소스 전극                        | 126 : 드레인 전극      |
| <13> | 130 : 하부 데이터 패드                    | 132 : 보호막         |
| <14> | 134, 136, 138, 140, 156, 158 : 컨택홀 | 142 : 제1 컨택 전극    |
| <15> | 144 : 제2 컨택 전극                     | 146 : 상부 게이트 패드   |
| <16> | 148 : 상부 데이터 패드                    | 150 : 게이트 패드      |
| <17> | 152 : 데이터 패드                       | 154, 174 : 유기 절연막 |
| <18> | 160, 180, 190 : 도전 필름              | 162 : 수지          |
| <19> | 164, 184 : 도전볼                     | 194 : 볼           |
| <20> | 196 : 도전 물질                        | 200 : 상판          |
| <21> | 212 : 보조 전극                        | 214 : 제2 전극       |
| <22> | 218 : 버퍼막                          | 220 : 세퍼레이터       |
| <23> | 222 : 컨택 스페이서                      | 230 : 유기 발광층      |
| <24> | 232 : 제1 전극                        | 234 : 제3 컨택 전극    |
| <25> | 300 : 실링재                          |                   |

도면

도면1



## 도면2



도면3



도면4



도면5



도면6



|                |                                                                                              |         |            |
|----------------|----------------------------------------------------------------------------------------------|---------|------------|
| 专利名称(译)        | 有机电致发光显示装置及其制造方法                                                                             |         |            |
| 公开(公告)号        | <a href="#">KR1020080002338A</a>                                                             | 公开(公告)日 | 2008-01-04 |
| 申请号            | KR1020060061113                                                                              | 申请日     | 2006-06-30 |
| [标]申请(专利权)人(译) | 乐金显示有限公司                                                                                     |         |            |
| 申请(专利权)人(译)    | LG显示器有限公司                                                                                    |         |            |
| 当前申请(专利权)人(译)  | LG显示器有限公司                                                                                    |         |            |
| [标]发明人         | LEE JAE YOON<br>이재윤<br>KIM YOUNG MI<br>김영미<br>BAE KYEONG YUN<br>배경운<br>KIM JEONG HYUN<br>김정현 |         |            |
| 发明人            | 이재윤<br>김영미<br>배경운<br>김정현                                                                     |         |            |
| IPC分类号         | H05B33/02                                                                                    |         |            |
| CPC分类号         | H01L51/5259 H01L27/3258 H01L27/3253                                                          |         |            |
| 代理人(译)         | 金勇<br>新昌                                                                                     |         |            |
| 外部链接           | <a href="#">Espacenet</a>                                                                    |         |            |

**摘要(译)**

本发明提供一种能够防止子像素驱动器和有机发光二极管的开路故障的有机电致发光显示装置及其制造方法，包括：第一基板，在其上形成子像素驱动器阵列；第二基板，其上形成有机发光二极管阵列；一种密封材料，用于将第一和第二基板粘合在一起；并且，导电材料形成在第一基板上并且电连接第一基板和第二基板，同时通过将第一基板和第二基板接合在一起使外形变形，以及制造有机发光显示装置的方法。

