

(19) 日本国特許庁(JP)

## (12) 特許公報(B2)

(11) 特許番号

特許第5080248号  
(P5080248)

(45) 発行日 平成24年11月21日(2012.11.21)

(24) 登録日 平成24年9月7日(2012.9.7)

(51) Int.Cl.

F 1

|             |              |                  |      |      |         |
|-------------|--------------|------------------|------|------|---------|
| <b>G09G</b> | <b>3/30</b>  | <b>(2006.01)</b> | G09G | 3/30 | K       |
| <b>G09G</b> | <b>3/20</b>  | <b>(2006.01)</b> | G09G | 3/20 | 6 4 1 D |
| <b>H01L</b> | <b>51/50</b> | <b>(2006.01)</b> | G09G | 3/20 | 6 4 2 A |
|             |              |                  | G09G | 3/20 | 6 2 4 B |
|             |              |                  | G09G | 3/20 | 6 2 1 A |

請求項の数 8 (全 16 頁) 最終頁に続く

(21) 出願番号 特願2007-515552 (P2007-515552)  
 (86) (22) 出願日 平成18年10月27日 (2006.10.27)  
 (86) 国際出願番号 PCT/JP2006/321574  
 (87) 国際公開番号 WO2007/063662  
 (87) 国際公開日 平成19年6月7日 (2007.6.7)  
 審査請求日 平成21年4月15日 (2009.4.15)  
 (31) 優先権主張番号 特願2005-344080 (P2005-344080)  
 (32) 優先日 平成17年11月29日 (2005.11.29)  
 (33) 優先権主張国 日本国 (JP)

(73) 特許権者 511254491  
 エルジー ディスプレイカンパニー リ  
 ミテッド  
 大韓民国 140-716, ソウル, ヨン  
 サング, 3ガ, ハンガングロ, 65-22  
 8, エルジー ユープラス ビルディング  
 (74) 代理人 100094112  
 弁理士 岡部 謙  
 (74) 代理人 100064447  
 弁理士 岡部 正夫  
 (74) 代理人 100096943  
 弁理士 白井 伸一  
 (74) 代理人 100101498  
 弁理士 越智 隆夫

最終頁に続く

(54) 【発明の名称】 画像表示装置

## (57) 【特許請求の範囲】

## 【請求項 1】

画像表示装置において、

複数の画素と、複数の前記画素に対して電源電圧を共通に供給する給電線と、備え、各前記画素は、

通電により発光する発光手段と、

前記発光手段の発光を制御するドライバ手段と、

前記ドライバ手段に接続される閾値電圧検出用トランジスタと、を備え、前記給電線に生じる電圧降下の大きさに応じて前記閾値電圧検出用トランジスタの寄生容量値を所定画素ごとに異ならせるように構成され、前記ドライバ手段と前記閾値電圧検出用トランジスタが同じ導電型のトランジスタから成り、前記給電線による電圧降下の大きさが大きい前記所定画素ほど、前記閾値電圧検出用トランジスタの寄生容量値が小さい、又は前記ドライバ手段と前記閾値電圧検出用トランジスタが互いに異なる導電型のトランジスタから成り、前記給電線による電圧降下の大きさが大きい前記所定画素ほど、前記閾値電圧検出用トランジスタの寄生容量値が大きいことを特徴とする画像表示装置。

## 【請求項 2】

画像表示装置において、

複数の画素と、複数の前記画素に対して電源電圧を共通に供給する給電線と、を備え、各前記画素は、

10

20

通電により発光する発光手段と、  
 前記発光手段の発光を制御するドライバ手段と、  
 前記ドライバ手段に接続される容量素子と、  
前記ドライバ手段に接続されるスイッチング手段と、を備え、  
 前記給電線に生じる電圧降下の大きさに応じて前記容量素子の容量値を所定画素ごとに異ならせるように構成され、  
前記ドライバ手段と前記スイッチング手段が同じ導電型のトランジスタから成り、前記給電線による電圧降下の大きさが大きい前記所定画素ほど、前記容量素子の容量値が小さい、又は  
前記ドライバ手段と前記スイッチング手段が互いに異なる導電型のトランジスタから成り、前記給電線による電圧降下の大きさが大きい前記所定画素ほど、前記容量素子の容量値が大きいことを特徴とする画像表示装置。

**【請求項 3】**

画像表示装置において、  
 複数の画素と、複数の前記画素に対して電源電圧を共通に供給する給電線と、前記各画素に接続される制御線と、を備え、  
 各前記画素は、

通電により発光する発光手段と、  
 前記発光手段の発光を制御するドライバ手段と、  
前記制御線に電気的に接続されるスイッチング手段と、を備え、  
 前記給電線に生じる電圧降下の大きさに応じて前記制御線の電位を所定画素ごとに異なるように構成され、  
前記ドライバ手段と前記スイッチング手段が同じ導電型のトランジスタから成り、前記給電線による電圧降下の大きさが大きい前記所定画素ほど、前記制御線の電位変化が小さい、又は  
前記ドライバ手段と前記スイッチング手段が互いに異なる導電型のトランジスタから成り、前記給電線による電圧降下の大きさが大きい前記所定画素ほど、前記制御線の電位変化が大きいことを特徴とする画像表示装置。

**【請求項 4】**

前記容量素子は、画像データ電位を一時的に保持することを特徴とする請求項 2 に記載の画像表示装置。

**【請求項 5】**

前記ドライバ手段は、第 1 端子と、第 2 端子と、前記第 1 端子と前記第 2 端子との間の通電状態を制御する制御信号が供給される制御端子と、を有し、前記発光手段の発光時に前記ドライバ手段の前記第 1 端子及び前記第 2 端子が前記発光手段に電気的に接続されており、

前記スイッチング手段は、第 1 端子と、第 2 端子と、前記第 1 端子と前記第 2 端子との間の通電状態を制御する制御信号が供給される制御端子と、を有し、前記スイッチング手段の前記第 1 端子および前記第 2 端子が前記ドライバ手段の前記制御端子と前記第 1 端子との間に接続され、

前記制御線は、前記スイッチング手段の前記制御端子に電気的に接続されることを特徴とする請求項 3 に記載の画像表示装置。

**【請求項 6】**

前記ドライバ手段に接続され、前記ドライバ手段に印加する画像データ電位を一時的に保持する容量素子を更に備え、

前記スイッチング手段は、前記容量素子に電気的に接続され、前記容量素子への前記画像データ電位の供給のタイミングを制御することを特徴とする請求項 3 に記載の画像表示装置。

**【請求項 7】**

複数の前記画素はマトリックス状に配列されており、

10

20

30

40

50

行方向に配列される画素内の前記発光手段に共通に接続される電源線を更に備え、前記給電線は、前記電源線に対して略直交する方向に沿って配置され、前記電源線との交差位置で前記電源線に対して電気的に接続されることを特徴とする請求項 1 ~ 3 のいずれか 1 つに記載の画像表示装置。

【請求項 8】

前記給電線に生じる電圧降下の大きさに応じて複数の前記画素を行毎に画素群としてグループ化し、前記画素群ごとに前記スイッチング手段の寄生容量値、前記容量素子の容量値、または前記制御線の電位を異ならせることを特徴とする請求項 7 に記載の画像表示装置。

【発明の詳細な説明】

10

【技術分野】

【0001】

本発明は、有機 E L ディスプレイ装置等の画像表示装置に関するものである。

【背景技術】

【0002】

従来から、発光層に注入された正孔と電子とが再結合することによって光を生じる機能を有する有機 E L ( E l e c t r o l u m i n e s c e n c e ) 素子を用いた画像表示装置が提案されている。

【0003】

この種の画像表示装置では、例えばアモルファスシリコンや多結晶シリコン等で形成された薄膜トランジスタ ( T h i n F i l m T r a n s i s t o r : 以下「 T F T 」という ) や有機 E L 素子の一つである有機発光ダイオード ( O r g a n i c L i g h t E m i t t i n g D i o d e : 以下「 O L E D 」という ) などが各画素を構成しており、各画素がマトリックス状に配置されている。そして、各画素に適切な電流値が設定されることにより、各画素の輝度が制御され、所望の画像が表示される。

【非特許文献 1】 R . M . A . D a w s o n , et al . ( 1 9 9 8 ) . D e s i g n o f a n I m p r o v e d P i x e l f o r a P o l y s i l i c o n A c t i v e - M a t r i x O r g a n i c L E D D i s p l a y . S I D 9 8 D i g e s t , pp . 1 1 - 1 4 .

【非特許文献 2】 S . O n o , et al . ( 2 0 0 3 ) . P i x e l C i r c u i t f o r a - S i A M - O L E D . P r o c e e d i n g s o f I D W ' 0 3 , pp . 2 5 5 - 2 5 8 .

30

【発明の開示】

【発明が解決しようとする課題】

【0004】

ところで、このような画像表示装置においては、各画素に電源電圧を供給する給電線は、複数の画素に対して共通に接続されている。かかる給電線内においては電圧降下が生ずるため、各画素への印加電位が前記電圧降下に応じて画素ごとに変動することとなり、表示画像に輝度ムラが生ずることがある。例えば、マトリックス状に配列された各画素に対して下方向から所定の電圧を給電するような給電方式の場合には、下方に位置する画素よりも上方に位置する画素における有機 E L 素子への印加電圧が低下することになり、下方から上方に向かって輝度が低下するような輝度むらが視認される可能性があった。

【0005】

なお、各画素までの給電線の長さを揃えたり、給電線の抵抗値を揃えたりするなどの手法を探ることも可能ではあるが、画像表示装置を製造する上の制約となり、設計の自由度が阻害され、コスト上昇を余儀なくされるなど、好ましい手法であるとは言い難かった。

【0006】

本発明は、上記に鑑みてなされたものであって、給電線の電圧降下に依存して発生する輝度むらの影響を抑制した輝度補償を行うことが可能な画像表示装置を提供することを目

40

50

的とする。

【課題を解決するための手段】

【0007】

本発明にかかる画像表示装置は、複数の画素と、複数の前記画素に対して電源電圧を共通に供給する給電線と、を備え、各前記画素は、通電により発光する発光手段と、前記発光手段の発光を制御するドライバ手段と、前記ドライバ手段に接続されるスイッチング手段と、を備え、前記給電線に生じる電圧降下の大きさに応じて前記スイッチング手段の寄生容量値を所定画素ごとに異ならせる。

【0008】

また、本発明にかかる画像表示装置は、複数の画素と、複数の前記画素に対して電源電圧を共通に供給する給電線と、を備え、各前記画素は、通電により発光する発光手段と、前記発光手段の発光を制御するドライバ手段と、前記ドライバ手段に接続される容量素子と、を備え、前記給電線に生じる電圧降下の大きさに応じて前記容量素子の容量値を所定画素ごとに異ならせる。

10

【0009】

また、本発明にかかる画像表示装置は、複数の画素と、複数の前記画素に対して電源電圧を共通に供給する給電線と、前記各画素に電気的に接続される制御線と、を備え、各前記画素は、通電により発光する発光手段と、前記発光手段の発光を制御するドライバ手段と、前記制御線に電気的に接続されるスイッチング手段と、を備え、前記給電線に生じる電圧降下の大きさに応じて前記スイッチング手段の駆動を制御する制御線の電位を所定画素ごとに異ならせる。

20

【発明の効果】

【0010】

本発明によれば、給電線に生じる電圧降下の影響を小さくすることができ、画像表示装置における輝度むらの影響を抑制した輝度補償を行うことができるという効果が得られる。

【発明を実施するための最良の形態】

【0011】

以下に、本発明の画像表示装置にかかる実施の形態を図面に基づいて詳細に説明する。  
なお、この実施の形態により本発明が限定されるものではない。

30

【0012】

図1は、本発明にかかる画像表示装置の一実施形態を説明するための図であり、画像表示装置の表示部における1画素に対応する画素回路の構成例を示す図である。すなわち、画像表示装置は、同図に示すような画素回路がマトリックス状に複数配列した構成を有している。

【0013】

図1に示す画素回路は、発光手段の一つである有機発光素子OLEDと、有機発光素子OLEDを駆動するためのドライバ手段である駆動トランジスタTdと、駆動トランジスタTdの閾値電圧を検出するための閾値電圧検出用トランジスタTthと、データ電位(-Vdata)を保持するための保持容量Csと、スイッチングトランジスタTsと、スイッチングトランジスタTmと、を備えた構成を有している。

40

【0014】

駆動トランジスタTdは、制御端子であるゲートと、第1の端子であるドレインと、第2の端子であるソースと、を備え、ゲートとソースとの間に与えられる電位差に応じて有機発光素子OLEDに流れる電流量を制御するための制御素子(駆動素子)である。

【0015】

閾値電圧検出用トランジスタTthは、オン状態となったときに、駆動トランジスタTdのゲートとドレインとを電気的に接続する。その結果、駆動トランジスタTdのソースに対するゲートの電位が実質的に駆動トランジスタTdの閾値電圧Vthとなるまで、駆動トランジスタTdのゲートからドレインに向かって電流が流れ、駆動トランジスタTd

50

の閾値電圧  $V_{th}$  が検出される。

**【0016】**

有機発光素子OLEDは、Al、CuまたはITO(Indium Tin Oxide)等の導電材料によって形成されたアノード層およびカソード層と、アノード層とカソード層との間にフタルシアン、トリスアルミニウム錯体、ベンゾキノリノラトまたはベリリウム錯体等の有機系の材料によって形成された発光層と、を少なくとも備えた構造を有している。そして、有機発光素子OLEDの両端に、OLEDの閾値電圧以上の電位差が印加されると、発光層に注入された正孔と電子とが再結合することによって、発光層から光を生じる機能を有する。

**【0017】**

駆動トランジスタTd、閾値電圧検出用トランジスタTth、スイッチングトランジスタTsおよびスイッチングトランジスタTmは、例えば、薄膜トランジスタとして構成される。なお、以下で参照される各図面においては、各薄膜トランジスタについてのチャネル(n型またはp型)については、特に明示していないが、n型またはp型のいずれを用いてもよい。本実施形態においては、上述したように、各薄膜トランジスタはn型である。また各薄膜トランジスタは、非晶質シリコン、微結晶シリコン、及びポリシリコンのいずれを用いても良い。

**【0018】**

電源線10は、駆動トランジスタTdおよびスイッチングトランジスタTmに所定の電源電圧を供給する。Tth制御線11は、閾値電圧検出用トランジスタTthの駆動を制御するための信号を閾値電圧検出用トランジスタTthに供給する。マージ線12は、スイッチングトランジスタTmの駆動を制御するための信号をスイッチングトランジスタTmに供給する。走査線13は、スイッチングトランジスタTsの駆動を制御するための信号をスイッチングトランジスタTsに供給する。画像信号線14は、画像信号を保持容量Csに供給する。なお、電源線10、Tth制御線11、マージ線12および走査線13は、行方向に配列される各画素回路に対して共通に接続されている。また、画像信号線14は、列方向に配列される各画素回路に対して共通に接続されている。

**【0019】**

なお、図1では、有機発光素子OLEDに所定の電圧を供給するために、有機発光素子OLEDのアノード側にグラウンド線を、カソード側に電源線10を電気的に接続するようしているが、有機発光素子OLEDのアノード側に電源線10を、カソード側にグラウンド線を接続するようにしても良い。あるいは有機発光素子OLEDのアノード側及びカソード側の双方に対して電源線を接続するようにしてもよい。

**【0020】**

ところで、トランジスタには、一般的にゲート・ソース間およびゲート・ドレイン間に寄生容量が存在する。これらのうち、本実施形態における駆動トランジスタTdのゲート電位に影響を与えるのは、主として駆動トランジスタTdのゲート・ソース間容量CgsTd、駆動トランジスタTdのゲート・ドレイン間容量CgdTd、および閾値電圧検出用トランジスタTthのゲート・ソース間容量Cgsth、閾値電圧検出用トランジスタTthのゲート・ドレイン間容量Cgdtthである。なお、これらの寄生容量と、有機発光素子OLEDが固有に有している素子容量Coledを加えたものを図2に示す。

**【0021】**

つぎに、本実施の形態の動作について、図3～図7を参照して説明する。ここで、図3は、図2に示した画素回路の一般的な動作を説明するためのシーケンス図であり、図4～図7は、4つの期間に区分された準備期間(図4)、閾値電圧検出期間(図5)、書き込み期間(図6)および発光期間(図7)の各区間の動作を説明するための図である。なお、以下に説明する動作は、制御部(図示略)の制御下で行われる。

**【0022】**

(準備期間)

準備期間の動作については、図3および図4を参照して説明する。準備期間では、電源

10

20

30

40

50

線 1 0 が高電位 (V<sub>p</sub>)、マージ線 1 2 が高電位 (V<sub>gH</sub>)、T<sub>t h</sub>制御線 1 1 が低電位 (V<sub>gL</sub>)、走査線 1 3 が低電位 (V<sub>gL</sub>)、画像信号線 1 4 がゼロ電位とされる。これにより、図 4 に示すように、閾値電圧検出用トランジスタ T<sub>t h</sub> がオフ、スイッチングトランジスタ T<sub>s</sub> がオフ、駆動トランジスタ T<sub>d</sub> がオン、スイッチングトランジスタ T<sub>m</sub> がオンとされ、電源線 1 0 駆動トランジスタ T<sub>d</sub> 有機発光素子容量 C<sub>ole d</sub> という経路で電流が流れ、有機発光素子容量 C<sub>ole d</sub> に電荷が蓄積される。なお、この準備期間で素子容量 C<sub>ole d</sub> に電荷を蓄積する理由は、後述する閾値電圧検出期間に駆動トランジスタ T<sub>d</sub> の閾値電圧 V<sub>th</sub> を検出する際に、素子容量 C<sub>ole d</sub> を駆動トランジスタ T<sub>d</sub> のドレイン・ソース間に流す電流 (I<sub>ds</sub>) の供給源として作用させるためである。

## 【0023】

10

## (閾値電圧検出期間)

つぎに、閾値電圧検出期間の動作について図 3 および図 5 を参照して説明する。閾値電圧検出期間では、電源線 1 0 がゼロ電位、マージ線 1 2 が高電位 (V<sub>gH</sub>)、T<sub>t h</sub>制御線 1 1 が高電位 (V<sub>gH</sub>)、走査線 1 3 が低電位 (V<sub>gL</sub>)、画像信号線 1 4 がゼロ電位とされる。これにより、図 5 に示すように、閾値電圧検出用トランジスタ T<sub>t h</sub> がオンとなり、駆動トランジスタ T<sub>d</sub> のゲートとドレインとが接続される。

## 【0024】

20

また、保持容量 C<sub>s</sub> および素子容量 C<sub>ole d</sub> に蓄積された電荷が放電され、駆動トランジスタ T<sub>d</sub> 電源線 1 0 という経路で電流が流れる。そして、駆動トランジスタ T<sub>d</sub> のソースに対するゲートの電位が閾値電圧 V<sub>th</sub> に達すると、駆動トランジスタ T<sub>d</sub> が実質的にオフとされ、駆動トランジスタ T<sub>d</sub> の閾値電圧 V<sub>th</sub> が検出される。

## 【0025】

## (書き込み期間)

さらに、書き込み期間の動作について図 3 および図 6 を参照して説明する。書き込み期間では、データ電位 (-V<sub>data</sub>) を保持容量 C<sub>s</sub> に供給することにより、駆動トランジスタ T<sub>d</sub> のゲート電位をデータ電位に応じた所望の電位に変化させることが行われる。具体的には、電源線 1 0 がゼロ電位、マージ線 1 2 が低電位 (V<sub>gL</sub>)、T<sub>t h</sub>制御線 1 1 が高電位 (V<sub>gH</sub>)、走査線 1 3 が高電位 (V<sub>gH</sub>)、画像信号線 1 4 がデータ電位 (-V<sub>data</sub>) とされる。

## 【0026】

30

これにより、図 6 に示したように、スイッチングトランジスタ T<sub>s</sub> がオン、スイッチングトランジスタ T<sub>m</sub> がオフとなり、素子容量 C<sub>ole d</sub> に蓄積された電荷が放電され、素子容量 C<sub>ole d</sub> 閾値電圧検出用トランジスタ T<sub>t h</sub> 保持容量 C<sub>s</sub> という経路で電流が流れ、保持容量 C<sub>s</sub> に電荷が蓄積される。すなわち、素子容量 C<sub>ole d</sub> に蓄積された電荷は、保持容量 C<sub>s</sub> に移動する。その結果、駆動トランジスタ T<sub>d</sub> のゲート電位がデータ電位に対応した電位となる。なお、画像信号線 1 4 をデータ電位 (-V<sub>data</sub>) とする期間は、走査線 1 3 に走査信号である高電位 (V<sub>gH</sub>) とする期間よりも長くすることが好ましい。その理由は、走査線 1 3 を高電位にした後、実際に駆動トランジスタ T<sub>d</sub> のゲート電位が画像信号線 1 4 から供給されるデータ電位 (-V<sub>data</sub>) に対応した電位となるまでに少し時間を要するからである。

40

## 【0027】

ここで、駆動トランジスタ T<sub>d</sub> の閾値電圧を V<sub>th</sub>、保持容量 C<sub>s</sub> の容量値を C<sub>s</sub>、閾値電圧検出用トランジスタ T<sub>t h</sub> がオンの場合の全容量 (すなわち駆動トランジスタ T<sub>d</sub> のゲートに接続された静電容量および寄生容量) を C<sub>all</sub> とすると、駆動トランジスタ T<sub>d</sub> のゲート電位 V<sub>g</sub> は、次式で表される (なお、上記仮定は、以下の式についても及ぶものとする)。

## 【0028】

$$V_g = V_{th} - (C_s/C_{all}) \cdot V_{data} \quad \dots (1)$$

また、保持容量 C<sub>s</sub> の両端の電位差 V<sub>C s</sub> は、次式で表される。

## 【0029】

50

$$V_{Cs} = V_g - (-V_{data}) = V_{th} + [(C_{all} - C_s)/C_{all}] \cdot V_{data} \quad \dots (2)$$

上記(2)式に示される全容量  $C_{all}$  は、閾値電圧検出用トランジスタ  $T_{th}$  の導通時の全容量であり、次式で表される。

#### 【0030】

$$C_{all} = C_{oled} + C_s + C_{gsT_{th}} + C_{gdT_{th}} + C_{gsTd} \quad \dots (3)$$

なお、上記(3)式に駆動トランジスタ  $T_d$  のゲート・ドレイン間容量  $C_{gdTd}$  が含まれていないのは、駆動トランジスタ  $T_d$  のゲート・ドレイン間が閾値電圧検出用トランジスタ  $T_{th}$  によって電気的に接続され、駆動トランジスタ  $T_d$  両端が略同電位となっているからである。また、保持容量  $C_s$  と素子容量  $C_{oled}$  とは、 $C_s < C_{oled}$  の関係を満足している。

10

#### 【0031】

##### (発光期間)

最後に、発光期間の動作について図3および図7を参照して説明する。発光期間では、電源線10がマイナス電位(-VDD)、マージ線12が高電位(VgH)、 $T_{th}$ 制御線11が低電位(VgL)、走査線13が低電位(VgL)、画像信号線14がゼロ電位とされる。

#### 【0032】

これにより、図7に示したように、駆動トランジスタ  $T_d$  がオン、閾値電圧検出用トランジスタ  $T_{th}$  がオフ、スイッチングトランジスタ  $T_s$  がオフとなり、有機発光素子OLED 駆動トランジスタ  $T_d$  電源線10という経路で電流が流れ、有機発光素子OLEDが発光する。

20

#### 【0033】

このとき、駆動トランジスタ  $T_d$  のドレインからソースに流れる電流(すなわち  $I_{ds}$ )は、駆動トランジスタ  $T_d$  の構造および材質から決定され、駆動トランジスタ  $T_d$  のキャリアの移動度に比例する定数、駆動トランジスタ  $T_d$  のソースに対するゲートの電位  $V_{gs}$ 、駆動トランジスタ  $T_d$  の閾値電圧  $V_{th}$  を用いて次式で表される。

#### 【0034】

$$I_{ds} = (1/2) \cdot (V_{gs} - V_{th})^2 \quad \dots (4)$$

つぎに、駆動トランジスタ  $T_d$  のソースに対するゲート電位の  $V_{gs}$  と電流  $I_{ds}$ との関係を考察するため、画素回路の寄生容量を考慮しない場合の電位差  $V_{gs}$  を算出する。

30

#### 【0035】

図7において、発光時には駆動トランジスタ  $T_d$  が導通している。また、駆動トランジスタ  $T_d$  のゲート電位は、書き込み電位(-Vdata)に対応する電荷が保持容量  $C_s$  と素子容量  $C_{oled}$ との間に容量に応じて分配された状態となるので、 $V_{gs}$  は、次式で表せる。

#### 【0036】

$$V_{gs} = V_{th} + C_{oled}/(C_s + C_{oled}) \cdot V_{data} \quad \dots (5)$$

したがって、駆動トランジスタ  $T_d$  のソースに対するゲートの電位  $V_{gs}$  と電流  $I_{ds}$ との関係式は、上記(4)式、(5)式を用いて次式のようになる。

#### 【0037】

$$I_{ds} = (1/2) \cdot (C_{oled}/(C_s + C_{oled}) \cdot V_{data})^2 = a \cdot V_{data}^2 \quad \dots (6)$$

40

(6)式に示されるように、理論的には、閾値電圧  $V_{th}$  に依存しない電流  $I_{ds}$  を得ることができる。なお、有機発光素子OLEDの輝度は、自身に流れる電流に比例するので、閾値電圧  $V_{th}$  に実質的に依存しない輝度が得られることになる。

#### 【0038】

このように、上記画素回路は、駆動トランジスタ  $T_d$  の閾値電圧の変化や、駆動トランジスタ  $T_d$  を含む各トランジスタが有する寄生容量の影響を補償している。

#### 【0039】

図8は、上述の画素回路を有する画像表示装置の表示部と、表示部以外の領域を示す図

50

である。同図に示す画像表示装置は、大略的に、基板上に、表示部 20 と、表示部 20 を構成する各画素回路に電源電圧を供給する給電線 24 と、各画素回路に接続される Tth 制御線 11、走査線 13 及び画像信号線 14 等への信号の供給を制御する駆動 IC22 と、Tth 制御線 11、走査線 13 及び画像信号線 14 等の駆動信号線 26 と、を具備した構成を有している。なお、給電線 24 は、表示部 20 外から表示部 20 内にかけて上下方向に配置される。給電線 24 の一端側は、表示部 20 の領域内において給電線 24 に対して略直交する方向に配置された各画素回路の電源線 10 に電気的に接続される。また給電線 24 の他端側は、図示しない電極パッドを介して電源電圧の出力端子に電気的に接続される。

## 【0040】

10

ところで、図 8 に示すような給電方式では、給電線 24 に生ずる電圧降下が給電線 24 の配線の長さに応じて異なるため、下方に位置する画素回路よりも上方に位置する画素回路の方が画素回路に供給される電圧が低下する傾向にある。それ故、下方から上方に向かって輝度が低下するような輝度むらが視認される可能性があった。

## 【0041】

そこで、本実施の形態では、画素回路上の所定の回路要素の値や、所定の回路要素への制御電圧を画素ごとに異ならせたりすることにより、上記のような輝度むらの発生を抑止するようにしている。以下、その補償手法について説明する。

## 【0042】

(第 1 の補償手法 - 閾値電圧検出用トランジスタ Tth のゲート・ソース間容量 CgsTth を調整する手法)

20

図 7、図 8 における画像表示装置においては、発光時に各画素の有機発光素子 OLED に流れる電流は、電源線 10 に接続される給電線 24 を介して供給される。この給電線 24 が持つ抵抗により、表示部 20 外における給電線 24 の任意の基準点（例えば、給電線 24 の他端、以下「給電点」という）から各画素の画素回路までの距離に応じて、高電位線（図 7 の例ではグラウンド線）側の電位が降下し、および / または電源線 10 の電位が上昇し、有機発光素子 OLED の両端に印加される電圧が降下する。また、発光時において、駆動トランジスタ Td のゲートに電気的に接続される容量要素は、保持容量 Cs、駆動トランジスタ Td のゲート・ドレイン間容量 CgdTd、駆動トランジスタ Td のゲート・ソース間容量 CgsTd、及び閾値電圧検出用トランジスタ Tth のゲート・ソース間容量 CgsTth である。

30

## 【0043】

ここで、グラウンド線の電位降下量を x とすれば、電位降下量 x のときの駆動トランジスタ Td のソースに対するゲートの電位 Vgs の電圧降下量 Vgs は、次式で表すことができる。

## 【0044】

$$Vgs = x \cdot CgdTd / (Cs + CgdTd + CgsTd + CgsTth) \quad \dots (7)$$

一方、電源線 10 の電位上昇量を y とすれば、電位上昇量 y のときの駆動トランジスタ Td のソースに対するゲートの電位 Vgs の電圧降下量 Vgs は、(7) 式と同様に、次式で表すことができる。

40

## 【0045】

$$Vgs = y \cdot (CgdTd + CgsTth) / (Cs + CgdTd + CgsTd + CgsTth) \quad \dots (8)$$

(7) 式および (8) 式に示される Vgs が、給電点からの距離に応じて降下するソースに対するゲートの電位 Vgs の電圧降下量であるため、この電圧降下量 Vgs だけ補償するように補償電圧を駆動トランジスタ Td に印加すれば、画像表示装置で視認される輝度むらを抑制することが可能となる。

## 【0046】

また、給電点に最も近い画素回路に印加されるソースに対するゲートの電位 Vgs は給電線の電圧降下成分の影響を最も受けないので、駆動トランジスタ Td に印加すべき補償電圧は他の画素回路と比べて最も小さくてよい。この給電点に最も近い画素回路に印加さ

50

れるソースに対するゲートの電位  $V_{gs}$  を  $V_{gsmi n}$  とすると、各画素回路の駆動トランジスタ  $T_d$  に印加するソースに対するゲートの電位  $V_{gs}$  は、上記(7)式および／または(8)式で示される電圧降下量  $V_{gs}$  を用いて、次式で表すことができる。

#### 【0047】

$$V_{gs} = V_{gsmi n} + V_{gs} \quad \dots (9)$$

(9)式によれば、給電点に最も近い画素に最大輝度を与える電流および給電線の抵抗に基づいて、給電線の電圧降下の影響を受けることなく各画素を最大輝度で発光させるのに必要なゲート・ソース間の電位差 ( $V_{gs}$ ) の算出が可能となることを意味している。なお、(9)式に示される  $V_{gs}$  は、給電点からの距離が長くなる程、その値が増加するので、同式左辺の  $V_{gs}$  も  $V_{gs}$  の増加にあわせて増加させる必要がある。

10

#### 【0048】

つぎに、(9)式に示される  $V_{gs}$  の制御について説明する。まず、各画素における閾値電圧検出用トランジスタ  $T_{th}$  のゲート・ソース間容量  $C_{g s T t h}$  の大きさを調整することを考える。いま、給電点に最も近い画素の閾値電圧検出用トランジスタ  $T_{th}$  のゲート・ソース間容量  $C_{g s T t h}$  を  $C_{g s T t h m a x}$  とし、(9)式の  $V_{gs}$  に基づいて決定される  $C_{g s T t h}$  の変動量を  $C_{g s T t h}$  とすれば、各画素ごとに設定される閾値電圧検出用トランジスタ  $T_{th}$  のゲート・ソース間容量  $C_{g s T t h}$  は、これらの  $C_{g s T t h m a x}$  および  $C_{g s T t h}$  を用いて、次式で表すことができる。

#### 【0049】

$$C_{g s T t h} = C_{g s T t h m a x} - C_{g s T t h} \quad \dots (10)$$

20

一方、書き込み期間の終了後、閾値電圧検出用トランジスタ  $T_{th}$  を制御する  $T_{th}$  制御線 11 は、高電位 ( $V_{gH}$ ) から低電位 ( $V_{gL}$ ) に変化するので(図3参照)、駆動トランジスタ  $T_d$  への印加電圧の変動量は、

$$- (V_{gH} - V_{gL}) \cdot (C_{gdTt h} + C_{g s T t h m a x} - C_{g s T t h}) / (C_s + C_{gdTd} + C_{gsTd} + C_{g s T t h m a x} - C_{g s T t h}) \quad \dots (11)$$

で与えられる。

#### 【0050】

また、上述の画素回路では、 $C_{g s T t h} \ll C_s$  という関係が一般的に成立するので、上記(11)式は、

$$- (V_{gH} - V_{gL}) \cdot (C_{gdTt h} + C_{g s T t h m a x} - C_{g s T t h}) / (C_s + C_{gdTd} + C_{gsTd} + C_{g s T t h m a x}) \quad \dots (12)$$

30

のように簡略化することができる。

#### 【0051】

なお、(9)式における右辺第1項の成分が(12)式における「 $C_{gdTt h} + C_{g s T t h m a x}$ 」の項に相当し、また(9)式における右辺第2項の成分が(12)式における「 $C_{g s T t h}$ 」の項に相当する。

#### 【0052】

したがって、これらの関係と(7)式および(8)式に基づく  $V_{gs}$  の成分を用いれば、(9)式の右辺第2項の成分は、次式のように表すことができる。

#### 【0053】

$$V_{gs} = [-x \cdot C_{gdTd} - y \cdot (C_{gdTd} + C_{g s T t h m a x}) + (V_{gH} - V_{gL}) \cdot C_{g s T t h}] / (C_s + C_{gdTd} + C_{gsTd} + C_{g s T t h m a x}) \quad \dots (13)$$

40

上記(13)式において、 $V_{gs} = 0$  となるような  $C_{g s T t h}$  を算出すると、次式で表すことができる。

#### 【0054】

$$C_{g s T t h} = [x \cdot C_{gdTd} + y \cdot (C_{gdTd} + C_{g s T t h m a x})] / (V_{gH} - V_{gL}) \quad \dots (14)$$

したがって、(14)式を満足するような  $C_{g s T t h}$  成分を有する閾値電圧検出用トランジスタ  $T_{th}$  を設計すれば、理論的には、各画素における駆動トランジスタ  $T_d$  のソースに対するゲートの電位  $V_{gs}$  の変動が最も低減され、表示画面全体で略均一な輝度が得られる。なお、実際には、(14)式に基づいて、給電線の電圧降下の大きさが大きい

50

画素ほど、閾値電圧検出用トランジスタ T t h の寄生容量成分  $C_{g s T t h}$  が小さくなるようにすれば、各画素における駆動トランジスタ T d のソースに対するゲートの電位  $V_{g s}$  の変動が低減され、表示画面全体で略均一な輝度が得られる。なお、寄生容量成分  $C_{g s T t h}$  は、画素毎に個別に値を異ならせてよいが、マトリックス状に配列された複数の画素を行毎にグループ分けし、該グループ毎に値を異ならせるようにした方が、生産性の観点から好ましい。

#### 【0055】

本実施形態においては、駆動トランジスタ T d と閾値電圧検出用トランジスタ T t h が同じ n 型のトランジスタであり、両者は同じ導電型のトランジスタであるため、給電線による電圧降下の大きさが大きい画素ほど、閾値電圧検出用トランジスタ T t h の寄生容量成分  $C_{g s T t h}$  が小さくなるように設定している。駆動トランジスタ T d と閾値電圧検出用トランジスタ T t h が p 型のトランジスタである場合も同様である。これに対して、駆動トランジスタ T d と閾値電圧検出用トランジスタ T t h とが異なる導電型のトランジスタである場合（例：駆動トランジスタ T d が n 型、閾値電圧検出用トランジスタ T t h が p 型の場合、もしくはその逆である場合）、前記給電線による電圧降下の大きさが大きい画素ほど、閾値電圧検出用トランジスタ T t h の寄生容量成分  $C_{g s T t h}$  が大きくなるようする。10

#### 【0056】

なお、実際の設計では、例えば閾値電圧検出用トランジスタ T t h のチャネル幅を画素毎に調整することで、この  $C_{g s T t h}$  の容量値を制御することが可能である。なぜなら、TFT の寄生容量は、ソースまたはドレインとゲートの重なり面積に比例するため、チャネル長方向の重なり距離が同一ならば、チャネル幅方向の重なり距離に比例するからである。なお、この種の手法は、製造工程の変更を小さく抑え、生産性を高く維持することができるという利点を有している。20

#### 【0057】

##### (実施例)

図 9 は、閾値電圧検出用トランジスタ T t h のゲート・ソース間容量  $C_{g s T t h}$  を給電点からの距離に応じて調整する設計を行った画像表示装置の一実施例を示す図である。同図において、表示画面上のハッチングで識別した部分の数値は、閾値電圧検出用トランジスタ T t h 導通時の全容量 ( $C_{a 1 1}$ ) に対する閾値電圧検出用トランジスタ T t h のゲート・ソース間容量 ( $C_{g s T t h}$ ) の容量比 ( $C_{g s T t h} / C_{a 1 1}$ ) を示している。なお、同図に示す実施例では、かかる容量比を、例えば表示画面の上部領域 30 では「0.10」に設定し、表示画面の下部領域 32 では「0.15」に設定しているが、ごく一例を示したものであり、これらの数値に限定されるものではない。また、同図に示す実施例では、表示画面の行方向（電源線に平行な方向）の数行の画素をグルーピング化した画素群ごとに同一の容量比を設定しているが、行方向の画素ごとに異なる容量比を設定しても構わない。このようにすれば、輝度にかかる表示画面全体の均一度が増加し、さらに良好な視認性が得られる。30

#### 【0058】

##### (第 2 の補償手法 - 保持容量 $C_s$ を調整する手法)

第 1 の補償手法では、閾値電圧検出用トランジスタ T t h のゲート・ソース間容量  $C_{g s T t h}$  を調整するようにしていたが、保持容量  $C_s$  を調整するようにしてもよい。40

#### 【0059】

例えば、閾値電圧検出用トランジスタ T t h のゲート・ソース間容量  $C_{g s T t h}$  のときと同様に、給電点から遠ざかるにしたがって、すなわち給電線の電圧降下が大きい画素ほど、各画素ごとに設定される保持容量  $C_s$  が減少するように制御すればよい。いま、給電点に最も近い画素回路の保持容量  $C_s$  を  $C_{s max}$  とし、上記 (9) 式の  $V_{g s}$  に基づいて決定される保持容量  $C_s$  の変動量を  $\Delta C_s$  とすれば、各画素ごとに設定される保持容量  $C_s$  は、上記 (10) 式と同様に次式で表すことができる。

#### 【0060】

10

20

30

40

50

$$C_s = C_{smax} - C_s \quad \dots \dots (15)$$

一方、最大輝度の書き込み電圧を  $V_{data max}$  とすると、駆動トランジスタ  $T_d$  のソースに対するゲートの電位  $V_{gs}$  は、この  $V_{data max}$  を用いて、次式のように表すことができる。

**【0061】**

$$V_{gs} = V_{th} + C_{oled}/(C_{smax} - C_s + C_{oled}) \cdot V_{data max} \quad \dots \dots (16)$$

ここで、上記 (16) 式の第 2 項の成分が駆動トランジスタ  $T_d$  への印加電圧の変動量  $V_{gs}$  に相当するので、この  $V_{gs}$  は次式のように表すことができる。

**【0062】**

$$\begin{aligned} V_{gs} &= C_{oled} \cdot [1/(C_{smax} - C_s + C_{oled}) - 1/(C_{smax} + C_{oled})] \cdot V_{data max} \\ &= C_{oled} \cdot C_s \cdot V_{data max} / (C_{smax} - C_s + C_{oled}) \cdot (C_{smax} + C_{oled}) \end{aligned} \quad 10$$

$$\dots \dots (17)$$

なお、上述の画素回路では、 $C_s << C_{oled}$  という関係も一般的に成立するので、(16) 式は、さらに次式のように近似することができる。

**【0063】**

$$V_{gs} = C_{oled} \cdot C_s \cdot V_{data max} / (C_{smax} + C_{oled})^2 \quad \dots \dots (18)$$

その結果、画素ごとに設定される保持容量  $C_s$  は、上記 (15) 式および (18) 式の両式に基づいて、次式のように表すことができる。

**【0064】**

$$C_s = C_{smax} - V_{gs} \cdot (C_{smax} + C_{oled})^2 / (C_{oled} \cdot V_{data max}) \quad \dots \dots (19) \quad 20$$

したがって、保持容量  $C_s$  を、画素ごとに (19) 式を満足するような値に設定することにより、各画素における駆動トランジスタ  $T_d$  のソースに対するゲートの電位  $V_{gs}$  の変動が低減され、表示画面全体で略均一な輝度が得られる。

**【0065】**

(19) 式を満足するように保持容量  $C_s$  を設定した場合、駆動トランジスタ  $T_d$  と閾値電圧検出トランジスタ  $T_{th}$  が同じ導電型のトランジスタであれば、給電線による電圧降下の大きさが大きい画素ほど、保持容量  $C_s$  の容量値が小さくなる。

**【0066】**

これに対して、駆動トランジスタ  $T_d$  と閾値電圧検出トランジスタ  $T_{th}$  が互いに異なる導電型のトランジスタであれば、給電線による電圧降下の大きさが大きい画素ほど、保持容量  $C_s$  の容量値が大きくなる。 30

**【0067】**

(第 3 の補償手法 - 閾値電圧検出用トランジスタ  $T_{th}$  を制御する  $T_{th}$  制御線の制御電圧を調整する手法)

また、上記手法に代えて、閾値電圧検出用トランジスタ  $T_{th}$  を制御する  $T_{th}$  制御線の制御電圧を調整するようにしてもよい。

**【0068】**

例えば、各画素の画素回路において、閾値電圧検出用トランジスタ  $T_{th}$  に印加する高電位側の電位 ( $V_{gH}$ ) の最大値を  $V_{gHmax}$  とし、その変動量を  $V_{gH}$  とすれば、これらの各要素間には、次式の関係が成立する。 40

**【0069】**

$$V_{gH} = V_{gHmax} - V_{gL} \quad \dots \dots (20)$$

ここで、(20) 式で示される  $V_{gH}$  を (11) 式に代入すると、駆動トランジスタ  $T_d$  への印加電圧の変動量  $V_{gs}$  は、次式のように表すことができる。

**【0070】**

$$\begin{aligned} V_{gs} &= -(V_{gHmax} - V_{gL}) \cdot C_{gsTth} / (C_s + C_{gdTd} + C_{gsTd} + C_{gsTth}) \\ &= -(V_{gHmax} - V_{gL}) \cdot C_{gsTth} / (C_s + C_{gdTd} + C_{gsTd} + C_{gsTth}) + V_{gH} \cdot C_{gsTth} / (C_s + C_{gd} \\ &\quad Td + C_{gsTd} + C_{gsTth}) \end{aligned} \quad \dots \dots (21)$$

上記 (21) 式において、 $V_{gs} = 0$  となるような  $V_{gH}$  を算出すると、次式で表すことができる。 50

## 【0071】

$$V_{gH} = V_{gs} \cdot (C_s + C_{gd}T_d + C_{gs}T_d + C_{gs}T_{th}) / C_{gs}T_{th} \quad \dots (22)$$

したがって、給電点に最も近い画素回路における閾値電圧検出用トランジスタ T<sub>t h</sub>への制御電圧（高電位側）から、(22)式を満足するような V<sub>g H</sub>だけ降下させた制御電圧を閾値電圧検出用トランジスタ T<sub>t h</sub>に印加するようにすれば、各画素における駆動トランジスタ T<sub>d</sub>のソースに対するゲートの電位 V<sub>gs</sub>の変動が低減され、表示画面全体で略均一な輝度が得られる。

## 【0072】

(22)式を満足するように制御電圧を変化させた場合、駆動トランジスタ T<sub>d</sub>と閾値電圧検出トランジスタ T<sub>t h</sub>が同じ導電型のトランジスタであれば、給電線による電圧降下の大きさが大きい画素ほど、制御電圧の変化量 V<sub>g H</sub>が小さくなる。10

## 【0073】

一方、駆動トランジスタ T<sub>d</sub>と閾値電圧検出トランジスタ T<sub>t h</sub>が互いに異なる導電型のトランジスタであれば、給電線による電圧降下の大きさが大きい画素ほど、制御電圧の変化量 V<sub>g H</sub>が大きくなる。

## 【0074】

(第4の補償手法 - 外部容量を付加する手法)

また、上記手法に代えて、例えば、図12に示すように、閾値電圧検出用トランジスタ T<sub>t h</sub>のゲート・ソース間容量 C<sub>gs</sub>T<sub>t h</sub>に対して並列に外部容量を付加するようにしてもよい。なお、このときに付加される容量値は、(8)式に示されるように閾値電圧検出用トランジスタ T<sub>t h</sub>のゲート・ソース間容量 C<sub>gs</sub>T<sub>t h</sub>に加算されるので、給電点に最も近い画素回路に付加される外部容量を基準とし、給電点からの距離に応じて、すなわち給電線の電圧降下の大きさに応じてその値を所定量だけ低減させた外部容量を付加するようすればよい。20

## 【0075】

またこの場合、外部容量の容量値は、駆動トランジスタ T<sub>d</sub>と閾値電圧トランジスタ T<sub>t h</sub>が同じ導電型である場合、電圧降下が大きい画素ほど小さくする。また、駆動トランジスタ T<sub>d</sub>と閾値電圧トランジスタ T<sub>t h</sub>が異なる導電型である場合、電圧降下が大きい画素ほど大きくする。

## 【0076】

(他の実施形態 - V<sub>t h</sub>補償機能を有する回路例)

図10は、図2の画像表示装置とは異なる他の実施形態を説明するための図であり、V<sub>t h</sub>補償機能を具備する回路例を示すものである。同図に示す画素回路では、有機発光素子 OLEO が低電位側に接続されるとともに、マージ線12に接続されるスイッチングトランジスタ T<sub>m</sub>と駆動トランジスタ T<sub>d</sub>とが直列に接続されるように配置している。30

## 【0077】

この種の画素回路においても、各画素回路上における駆動トランジスタ T<sub>d</sub>のソースに対するゲートの電位 V<sub>gs</sub>の変動を低減させるための原理は同一であり、上述の第1～第4の補償手法をそのまま適用することができる。

## 【0078】

(他の実施形態 - V<sub>t h</sub>補償機能を有さない回路例)

図11は、図2及び図10の画像表示装置とは異なる他の実施形態を説明するための図であり、V<sub>t h</sub>補償機能を有さない回路例を示すものである。同図に示す画素回路は、V<sub>t h</sub>補償機能を有していないため、閾値電圧検出用トランジスタ T<sub>t h</sub>、スイッチングトランジスタ T<sub>m</sub>や、T<sub>t h</sub>制御線及びマージ線などの構成要素が存在しない。

## 【0079】

図11に示す画素回路においても、各画素回路上における駆動トランジスタ T<sub>d</sub>のソースに対するゲートの電位 V<sub>gs</sub>の変動を低減させるための原理は、上述した V<sub>t h</sub>補償機能を有する画素回路と同一である。したがって、制御対象を閾値電圧検出用トランジスタ T<sub>t h</sub>からスイッチングトランジスタ T<sub>m</sub>に変更すれば、上述の第1～第4の補償手法を4050

適用することができる。

#### 【0080】

例えば、図11に示す画素回路では、第1の補償手法を適用する場合、スイッチングトランジスタTmのゲート・ソース間容量( $C_{gds}$ )を調整すればよい。また、第2の補償手法を適用して保持容量Csの容量値を変化させてもよい。また、第3の補償手法を適用して、スイッチングトランジスタTmを制御する走査線13の制御電圧を可変させてもよい。第4の補償手法を適用して、スイッチングトランジスタTmのゲート・ソース間容量 $C_{gds}$ に対して並列に外部容量を付加するようにしてもよい。

#### 【0081】

なお、画像表示装置が、例えば、赤、緑、青の三原色画素が一つの絵素を構成する多色表示あるいは類似の多色表示を行なう場合、閾値電圧検出用トランジスタTth導通時の全容量( $C_{all}$ )に対する閾値電圧検出用トランジスタTthのゲート・ソース間容量( $C_{gstth}$ )の容量比は色ごとに異なるのが一般的である。このため、各色ごとに好適な容量比を設定することにより、給電線の長さや抵抗値の差異に依存して発生する輝度むらの影響を抑制した輝度補償各色ごとに実現することができる。また、発光手段として、有機発光素子以外の発光素子、例えば、LEDや無機ELについても本発明を適用できることは言うまでもない。

10

#### 【0082】

また、上述の実施形態においては、給電線は下方より電源電圧を供給する方式であったが、上方より電源電圧を供給する方式または上方及び下方の双方より電源電圧を供給する方式としても構わない。これらいずれの方式であっても、基本的には、給電線に生じる電圧降下の大きさに応じて画素をグループ分けし、そのグループ毎に、トランジスタの寄生容量値や容量素子の容量値、制御線の電位を調整すればよい。また、給電線に生じる電圧降下の大きさのみならず、給電線に接続される電源線に生じる電圧降下に応じて、前記グループ分けされた画素を更に細かく小グループ分けし、該小グループ毎にトランジスタの寄生容量値や容量素子の容量値、制御線の電位を調整するようにしてもよい。

20

#### 【0083】

また、上述の実施形態においては、給電線と電源線とが略直交するように交差しているが、給電線と電源線とが略平行に配置されている場合、すなわち、給電線が図8において表示部20の左側または右側に配置されている場合、給電線と電源線とを一体化して給電線とみなし、給電線に生じる電圧降下の大きさに応じて複数の画素をグループ分けすることが好ましい。この場合、上述の実施形態とは異なり、列毎に画素のグループ分けが行われる。

30

#### 【図面の簡単な説明】

#### 【0084】

【図1】本発明にかかる画像表示装置の一実施形態を説明するための図であり、画像表示装置の表示部における1画素に対応する画素回路の構成例を示す図である。

【図2】図1に示した画素回路上にトランジスタの寄生容量および素子容量を示した回路構成を示す図である。

【図3】図2に示した画素回路の一般的な動作を説明するためのシーケンス図である。

40

【図4】図3に示した準備期間の動作を説明する図である。

【図5】図3に示した閾値電圧検出期間の動作を説明する図である。

【図6】図3に示した書き込み期間の動作を説明する図である。

【図7】図3に示した発光期間の動作を説明する図である。

【図8】画像表示装置の表示部と表示部以外の領域とを示す図である。

【図9】閾値電圧検出用トランジスタTthのゲート・ソース間容量 $C_{gstth}$ を給電点からの距離に応じて可変する設計を行った画像表示装置の一実施例を示す図である。

【図10】本発明にかかる画像表示装置の実施形態を説明するための図である。

【図11】本発明にかかる画像表示装置の他の実施形態を説明するための図である。

【図12】本発明にかかる画像表示装置の他の実施形態を説明するための図である。

50

## 【符号の説明】

## 【0085】

- 10 電源線  
 11 T<sub>t</sub>h 制御線  
 12 マージ線  
 13 走査線  
 14 画像信号線  
 20 表示部  
 22 駆動 I C  
 24 給電線  
 26 駆動信号線  
 OLED 有機発光素子  
 Td 駆動トランジスタ  
 T<sub>t</sub>h 閾値電圧検出用トランジスタ  
 T<sub>s</sub>, T<sub>m</sub> スイッチングトランジスタ  
 Cs 保持容量
- 10

【図 1】



【図 2】



【図 3】



【図 4】



【図5】



【図6】



【図7】



【図8】



【図9】



【図10】



【図11】



【図12】



---

フロントページの続き

(51)Int.Cl.

| F I    |              |
|--------|--------------|
| G 09 G | 3/30 J       |
| G 09 G | 3/20 6 4 1 P |
| G 09 G | 3/20 6 2 1 M |
| H 05 B | 33/14 A      |

(74)代理人 100106183

弁理士 吉澤 弘司

(74)代理人 100160967

弁理士 濱 口 岳久

(72)発明者 高杉 親知

神奈川県大和市下鶴間1623-14 株式会社京セラディスプレイ研究所内

審査官 森口 忠紀

(56)参考文献 国際公開第2003/027999 (WO, A1)

特開平11-084428 (JP, A)

特開平07-181927 (JP, A)

国際公開第2004/114273 (WO, A1)

国際公開第2005/122120 (WO, A1)

特開平10-039328 (JP, A)

(58)調査した分野(Int.Cl., DB名)

G09G 3/00-3/38

|                |                                                                                                                             |         |            |
|----------------|-----------------------------------------------------------------------------------------------------------------------------|---------|------------|
| 专利名称(译)        | 画像表示装置                                                                                                                      |         |            |
| 公开(公告)号        | <a href="#">JP5080248B2</a>                                                                                                 | 公开(公告)日 | 2012-11-21 |
| 申请号            | JP2007515552                                                                                                                | 申请日     | 2006-10-27 |
| [标]申请(专利权)人(译) | 京瓷株式会社                                                                                                                      |         |            |
| 申请(专利权)人(译)    | 京瓷株式会社                                                                                                                      |         |            |
| 当前申请(专利权)人(译)  | Eruji显示有限公司                                                                                                                 |         |            |
| [标]发明人         | 高杉 親知                                                                                                                       |         |            |
| 发明人            | 高杉 親知                                                                                                                       |         |            |
| IPC分类号         | G09G3/30 G09G3/20 H01L51/50                                                                                                 |         |            |
| CPC分类号         | G09G3/3233 G09G2300/0426 G09G2300/0819 G09G2300/0842 G09G2310/0262 G09G2320/0223                                            |         |            |
| FI分类号          | G09G3/30.K G09G3/20.641.D G09G3/20.642.A G09G3/20.624.B G09G3/20.621.A G09G3/30.J G09G3/20.641.P G09G3/20.621.M H05B33/14.A |         |            |
| 代理人(译)         | 臼井伸一<br>吉泽博<br>▲濱▼口 岳久                                                                                                      |         |            |
| 优先权            | 2005344080 2005-11-29 JP                                                                                                    |         |            |
| 其他公开文献         | <a href="#">JPWO2007063662A1</a>                                                                                            |         |            |
| 外部链接           | <a href="#">Espacenet</a>                                                                                                   |         |            |

## 摘要(译)

图像显示设备的目的是在抑制由电源线的电压降引起的亮度不均匀的影响的情况下执行亮度补偿，并且具有多个像素和用于向多个像素共同提供电源电压的电源线(电源线)。每个像素包括通过通电发光的发光装置(OLED)，控制发光装置(OLED)的发光的驱动装置(Td)，以及连接到驱动装置的驱动装置(Td)并且，根据馈线中产生的电压降的大小，对于每个预定像素改变开关装置的寄生电容值(Tth)。

【図4】

