

(19)日本国特許庁 (JP)

(12) 公開特許公報 (A) (11)特許出願公開番号

特開2003 - 288050

(P2003 - 288050A)

(43)公開日 平成15年10月10日(2003.10.10)

(51) Int.CI<sup>7</sup>  
G 0 9 G 3/30  
3/20

識別記号  
611  
622

F I  
G 0 9 G 3/30  
3/20  
611 A  
622 A  
622 G  
622 K

テマコード (参考)  
J 3 K 0 0 7  
5 C 0 8 0

審査請求 未請求 請求項の数 19 O L (全 10数) 最終頁に続く

(21)出願番号 特願2003 - 59337(P2003 - 59337)

(71)出願人 590002817

三星エスディアイ株式会社  
大韓民国京畿道水原市八達區 しん 洞57  
5番地

(22)出願日 平成15年3月6日(2003.3.6)

(72)発明者 申 東 蓉  
大韓民国ソウル特別市冠岳区奉天1洞969 -  
37番地

(31)優先権主張番号 2002 - 015438

(72)発明者 権 五 敬  
大韓民国ソウル特別市松坡区新川洞 ジャ  
ンミアパート14棟1102号

(32)優先日 平成14年3月21日(2002.3.21)

(74)代理人 100072349

(33)優先権主張国 韓国(KR)

弁理士 八田 幹雄 (外4名)

最終頁に続く

(54)【発明の名称】平面表示装置とその駆動方法及び駆動装置

(57)【要約】

【課題】走査駆動部内での静的電流を減らして消費電力を減らす。

【解決手段】有機EL表示装置において、走査駆動部をいくつの部分の分割走査部に分けて駆動する。各分割走査部は、複数のフリップフロップと複数のフリップフロップの出力を各々入力として有する複数のバッファ部とからなる。フリップフロップは4つのNORゲートからなり、バッファ部はNORゲートとインバータからなるORゲートと2つのインバータからなるバッファを含む。フリップフロップとバッファ部のNORゲートは、クリア信号を入力として有し、PMOSトランジスタから構成される。インバータ形回路には、構造を簡単にするためダイオード負荷形式を使用するので、静的な貫通電流が流れる。ところが、分割走査部のうちの動作しない分割走査部にハイレベルのクリア信号を入力すれば、NORゲートの出力は常にローレベルになり、NORゲートの出力端で形成される静的電流は除去される。



## 【特許請求の範囲】

【請求項1】 選択信号を伝達する複数の走査線、画像信号を表示するデータ電圧またはデータ電流を伝達する複数のデータ線、及び前記複数の走査線と前記複数のデータ線に連結される複数の画素回路からなる平面表示装置パネルと、  
前記データ線に前記データ電圧またはデータ電流を印加するデータ駆動部と、  
前記走査線に前記選択信号を選択的に出力する走査駆動部と、を含み、  
前記走査駆動部は、

NORゲートまたはNANDゲートのいずれか一方からなる複数の論理ゲート及び複数のスイッチング素子からなり、互いに直列に連結される複数のフリップフロップ及び前記複数のフリップフロップの出力を受けて前記走査線を各々駆動する複数のバッファーパー部を含む2つ以上の分割走査部と、前記分割走査部のうち前記選択信号を出力していない分割走査部の前記論理ゲートを一定値に維持するクリア信号を出力する選択制御部と、を含む平面表示装置。

【請求項2】 前記選択制御部は、前記分割走査部の初期値を設定するリセット信号をさらに出力する、請求項1に記載の平面表示装置。

【請求項3】 前記フリップフロップは、  
前記クリア信号及び第1スイッチング素子を経て入力される直前フリップフロップの出力を入力として含む第1論理ゲートと、  
前記第1論理ゲートの出力及び前記クリア信号を入力として含み、その出力が前記第1スイッチング素子を経て入力される直前フリップフロップの出力に第2スイッチング素子を経て連結されている第2論理ゲートと、  
前記クリア信号及び第3スイッチング素子を経て入力される前記第1論理ゲートの出力を入力として含み、出力が前記フリップフロップの出力となる第3論理ゲートと、  
前記第3論理ゲートの出力及び前記クリア信号を入力として含み、その出力が前記第3スイッチング素子を経て入力される前記第1論理ゲートの出力に第4スイッチング素子を経て連結されている第4論理ゲートと、を含む、請求項1に記載の平面表示装置。

【請求項4】 前記選択制御部は、前記分割走査部の初期値を設定するリセット信号をさらに出力し、  
前記第1論理ゲート及び前記第4論理ゲートは、前記リセット信号を入力としてさらに含む、請求項3に記載の平面表示装置。

【請求項5】 前記バッファーパー部は、前記フリップフロップの出力、前記クリア信号及び前記リセット信号を入力として含む第5論理ゲートを含む、請求項4に記載の平面表示装置。

【請求項6】 前記バッファーパー部は、

前記第5論理ゲートの出力に連結されたインバータと、前記インバータの出力に連結されたバッファーと、をさらに含む、請求項5に記載の平面表示装置。

【請求項7】 前記第1乃至第5論理ゲートを構成する薄膜トランジスタは單一導電タイプのみである、請求項5に記載の平面表示装置。

【請求項8】 前記第1乃至第5論理ゲートはNORゲートであり、

前記NORゲートを構成する薄膜トランジスタはPMOSトランジスタである、請求項5に記載の平面表示装置。

【請求項9】 前記第1乃至第5論理ゲートはNANDゲートであり、

前記NANDゲートを構成する薄膜トランジスタはNMOSトランジスタである、請求項7に記載の平面表示装置。

【請求項10】 複数の走査線、複数のデータ線及び行列形態の複数の画素からなる平面表示装置パネルの前記走査線に前記画素の行を選択するための選択信号を印加し、出力が隣接するフリップフロップの入力となり、NORゲート及びNANDゲートのうちのいずれかからなる論理ゲートを複数含む複数のフリップフロップと、前記フリップフロップの出力を受けて前記走査線を各々駆動し、前記論理ゲートを含む複数のバッファーパー部からなる走査駆動部を含む平面表示装置を駆動する方法において、

前記走査駆動部を複数の分割走査部に分割し、n番目分割走査部で前記選択信号が出力される間に前記論理ゲートの出力を他の入力に関係なく一定にするレベルを有する第1クリア信号を残りの分割走査部に印加し、前記n番目分割走査部には前記第1クリア信号と反対のレベルを有する第2クリア信号を印加する第1段階と、前記n番目分割走査部に隣接する(n+1)番目分割走査部で前記n番目分割走査部の最後のフリップフロップから出力される前記選択信号を受ける前に前記(n+1)番目分割走査部に前記第2クリア信号を印加する第2段階と、

前記(n+1)番目分割走査部で前記選択信号が出力されはじめると前記n番目分割走査部に前記第1クリア信号を印加する第3段階と、を含む平面表示装置の駆動方法。

【請求項11】 前記第2段階は、前記(n+1)番目分割走査部に前記第2クリア信号を印加する前に前記(n+1)番目分割走査部の初期値を設定するリセット信号を印加する段階をさらに含む、請求項10に記載の平面表示装置の駆動方法。

【請求項12】 前記論理ゲートは、PMOSトランジスタからなるNORゲートである、請求項10に記載の平面表示装置の駆動方法。

【請求項13】 前記論理ゲートは、NMOSトランジ

スタからなるNANDゲートである、請求項10に記載の平面表示装置の駆動方法。

【請求項14】複数の走査線、複数のデータ線及び複数の画素回路からなる平面表示装置パネルの前記走査線に選択信号を印加して平面表示装置を駆動するための駆動装置において、

NORゲート及びNANDゲートのうちのいずれかからなる複数の論理ゲート及び複数のスイッチング素子からなり、互いに直列に連結される複数のフリップフロップ及び前記複数のフリップフロップの出力を受けて前記走査線を各々駆動する複数のバッファーパー部を含む2つ以上の分割走査部と、

前記分割走査部のうち前記選択信号を出力していない分割走査部の前記論理ゲートを他の入力に関係なく常に一定の値に維持するクリア信号を出力する選択制御部と、を含む平面表示装置の駆動装置。

【請求項15】前記選択制御部は、前記分割走査部の初期値を設定するリセット信号をさらに出力する、請求項14に記載の平面表示装置の駆動装置。

【請求項16】前記フリップフロップは、前記クリア信号及び第1スイッチング素子を経て入力される直前フリップフロップの出力を入力として有する第1NORゲートと、

前記第1NORゲートの出力及び前記クリア信号を入力として有し、その出力が前記第1スイッチング素子を経て入力される直前フリップフロップの出力に第2スイッチング素子を経て連結されている第2NORゲートと、前記クリア信号及び第3スイッチング素子を経て入力される前記第1NORゲートの出力を入力として有し、出力が前記フリップフロップの出力になる第3NORゲートと、

前記第3NORゲートの出力及び前記クリア信号を入力として有し、その出力が前記第3スイッチング素子を経て入力される前記第1NORゲートの出力に第4スイッチング素子を経て連結されている第4NORゲートと、を含み、

前記バッファーパー部は、前記フリップフロップの出力及び前記クリア信号を入力として含む第5NORゲートを含み、前記第1乃至第5NORゲートは、PMOSトランジスタからなる平面表示装置の駆動装置。

【請求項17】前記選択制御部は、前記分割走査部の初期値を設定するリセット信号をさらに出力し、

前記第1、第4及び第5NORゲートは、前記リセット信号を入力としてさらに含む、請求項16に記載の平面表示装置の駆動装置。

【請求項18】前記フリップフロップは、前記クリア信号及び第1スイッチング素子を経て入力される直前フリップフロップの出力を入力として有する第1NANDゲートと、

前記第1NANDゲートの出力及び前記クリア信号を入\*

\*力として有し、その出力が前記第1スイッチング素子を経て入力される直前フリップフロップの出力に第2スイッチング素子を経て連結されている第2NANDゲートと、

前記クリア信号及び第3スイッチング素子を経て入力される前記第1NANDゲートの出力を入力として有し、出力が前記フリップフロップの出力となる第3NANDゲートと、

前記第3NANDゲートの出力及び前記クリア信号を入力として有し、その出力が前記第3スイッチング素子を経て入力される前記第1NANDゲートの出力に第4スイッチング素子を経て連結されている第4NANDゲートと、を含み、前記バッファーパー部は、前記フリップフロップの出力及び前記クリアリセット信号を入力として含む第5NANDゲートを含み、

前記第1乃至第5NANDゲートは、NMOSトランジスタからなる平面表示装置の駆動装置。

【請求項19】前記選択制御部は、前記分割走査部の初期値を設定するリセット信号をさらに出力し、

20 前記第1、第4及び第5NANDゲートは、前記リセット信号を入力としてさらに含む、請求項18に記載の平面表示装置の駆動装置。

#### 【発明の詳細な説明】

##### 【0001】

【発明の属する技術分野】本発明は、平面表示装置及びその走査駆動部に関し、特に消費電力が少ない有機電界発光（以下、有機ELとする）表示装置及びその走査駆動部に関する。

##### 【0002】

【従来の技術】一般に、有機EL表示装置は、蛍光性有機化合物を電気的に励起させ発光させる表示装置であって、 $N \times M$ 個の行列形態に配列された有機発光セルを電圧駆動あるいは電流駆動して映像を表現することができる。このような有機発光セルは、正極（ITO）、有機EL薄膜、負極の構造を有している。有機薄膜は、電子と正孔の均衡を良くして発光効率を向上させるために発光層、電子輸送層及び正孔輸送層を含む多層構造からなり、また、別途の電子注入層と正孔注入層を含む。

40 【0003】このように構成される有機発光セルを駆動する方式には、単純マトリックス（passive matrix）方式と薄膜トランジスタ（TFT）を利用した能動マトリックス（active matrix）方式がある。単純マトリックス方式は、複数の正極駆動線と複数の負極駆動線を交差させて形成し、駆動線を選択して駆動する。一方、能動マトリックス方式は、画素電極となる各ITO正極にTFTを接続し、TFTのゲートに接続されたキャパシター容量によって維持される画素電圧によって駆動する方式で、駆動線は、ゲート用トランジスタとして用いられるTFTのゲートとソース／ドレーンに接続される。

【0004】このような有機EL表示装置は、一般的に有機EL表示装置パネル、走査駆動部（走査ドライバー）及びデータ駆動部（データドライバー）を含む。有機EL表示装置パネルは、各画素の状態を表現するデータ電圧を伝達する複数のデータ線、選択信号を伝達する複数の走査線、隣接した二つのデータ線と隣接した二つの走査線によって定義される画素領域に形成されている画素回路を含む。このような有機EL表示装置において、走査駆動部が走査線に選択信号を印加すれば、画素回路内のゲート用トランジスタが選択信号により導通し、データ電圧がデータ駆動部からデータ線を通じて駆動用トランジスタのゲートに印加され、このデータ電圧に対応する電流がトランジスタを通じて有機EL素子に流れ、それを発光させる。

【0005】ところで、駆動線を順次選択するように選択信号を生成する走査駆動部は、各信号の継続時間に比例する静的電流消費が多い。勿論、信号の生成個数に比例する過渡的電流消費も重要であるが、ここでは静的電流消費に重点をおいて検討する。

【0006】図1Aは、一般的な走査駆動部の構造を示しており、マスター-スレーブ型のフリップフロップとNANDゲートからなり、一つのフリップフロップは、図1Bに示したように4つのインバータからなる。この時、CMOSトランジスタに比べて工程が簡単なPMOSトランジスタやNMOSトランジスタでインバータとNANDゲートを形成し、しかも基本回路となるインバータの内部負荷としてダイオードを使用する場合には、外部負荷とは無関係に内部で静的な貫通電流が流れる。

【0007】図2A及び2Bは、PMOSトランジスタのみ、または、NMOSトランジスタのみを使用したインバータまたはNANDゲートにおいて、静的電流が発生する出力部分を示す回路図である。

【0008】図2AのようにPMOSトランジスタのみを使用してダイオード負荷型の論理回路を構成した場合、出力（Voutput）がハイレベルであれば静的電流が流れ、図2Bに示したようにNMOSトランジスタのみを使用してダイオード負荷型の論理回路を構成した場合、出力がローレベルであれば静的電流が流れる。したがって、PMOSトランジスタを使用したインバータは入力がローレベルである場合に、PMOSを使用したNANDゲートの場合には入力のうちの少なくとも一つがローレベルである場合に、出力がハイレベルになって静的電流が流れる。しかし、4つのインバータで形成されたフリップフロップの場合、必ず2つのインバータにはローレベルの入力が、他の2つのインバータにはハイレベルの入力が入っていく。したがって、フリップフロップ内部のインバータのうちの半分には静的電流が常に流れている。このことは、選択信号を送出する時は静的電流が流れないと、残りの大部分を占める待機状態では静的電流が流れ、しかも、通常は数百本の走査線のうち、

1本だけが流れずに、他の数百本すべてで同時に流れると、静的電流の合計値は莫大であることを意味する。

【0009】そして、有機EL表示装置パネルで走査線に連結されているPMOSトランジスタをノーマリーオフスイッチとして用いるためには、PMOSトランジスタに印加される入力、つまり、走査駆動部でNANDゲート（PMOSトランジスタで形成した場合）の出力がハイレベルにならなければならない。したがって、NANDゲートでも大部分の時間継続して静的電流が流れようになり、多くの電力を消費する。

【0010】このように、静的電流が流れる場合には、静的電力損失が増加して、走査駆動部、特にフリップフロップとPMOS-NANDゲートで消費電力が増加するという問題が発生する。

#### 【0011】

**【発明が解決しようとする課題】**本発明が目的とする技術的課題は、走査駆動部内での静的電流を減らして消費電力を減らすことである。

#### 【0012】

**【課題を解決するための手段】**このような課題を解決するために本発明では、走査駆動部を複数の小部分（以下、分割走査部という）に分けて、各分割走査部に待機状態／停止状態を区別するクリア信号を印加して、停止部分の静的電流を減らすように状態を制御する。

【0013】本発明による平面表示装置は、平面表示装置パネルと、データ線にデータ電圧を印加するデータ駆動部及び走査線に選択信号を印加する走査駆動部を含み、平面表示装置パネルは、選択信号を伝達する複数の走査線と、画像信号を表現するデータ電圧を伝達する複数のデータ線と、走査線及びデータ線に連結される画素回路とを備える。

【0014】ここで、走査駆動部は、2つ以上の分割走査部とクリア信号を出力する選択制御部からなり、各分割走査部は、互いに直列（多段接続：Cascade）に連結されてシフトレジスタになっている複数のフリップフロップと、フリップフロップの出力を受けて複数の走査線を各々駆動するバッファーパートを含む。フリップフロップは、複数のNORゲートまたは複数のNANDゲートと複数のスイッチング素子を備える。クリア信号は、分割走査部のうち選択信号を出力していない停止状態の分割走査部の論理ゲートを他の入力に関係なく一定値に維持する。

【0015】この時、フリップフロップは、第1乃至第4論理ゲートからなり、第1論理ゲートは、クリア信号及び第1スイッチング素子を経て入力される直前フリップフロップの出力を入力として含み、第2論理ゲートは、第1論理ゲートの出力及びクリア信号を入力として含み、その出力が第1スイッチング素子を経て入力される直前フリップフロップの出力に第2スイッチング素子を経て連結される。第3論理ゲートは、クリア信号及び

第3スイッチング素子を経て入力される第1論理ゲートの出力を入力として含んでその出力がフリップフロップの出力となり、第4論理ゲートは、第3論理ゲートの出力及びクリア信号を入力として含み、その出力が第3スイッチング素子を経て入力される第1論理ゲートの出力に第4スイッチング素子を経て連結される。

【0016】また、選択制御部は、分割走査部の初期値を設定するリセット信号をさらに出力することができる。この時、第1及び第4論理ゲートは、リセット信号を入力としてさらに含むことが好ましい。

【0017】また、バッファーパー部は、フリップフロップの出力信号及びクリア信号を入力として受け入れる第5論理ゲートを含むのが好ましい。この時、バッファーパー部は、第5論理ゲートの出力端子に連結されたインバータと、インバータの出力端子に連結されたバッファー用の増幅器とを含むことができる。

【0018】この時、第1乃至第5論理ゲートは、同一導電タイプの薄膜トランジスタのみで構成することが好ましい。

【0019】または、第1乃至第5論理ゲートはNORゲートであり、NORゲートを構成する薄膜トランジスタはPMOSトランジスタでありうる。

【0020】または、第1乃至第5論理ゲートはNANDゲートであり、NANDゲートを構成する薄膜トランジスタはNMOSトランジスタでありうる。

【0021】本発明による平面表示装置を駆動する方法によれば、走査駆動部を複数の分割走査部に分割し、n番目分割走査部で選択信号が出力される期間には、論理ゲートの出力を他の入力に関係なく一定にするレベルを有する第1クリア信号を残り分割走査部に印加し、n番目分割走査部には、第1クリア信号と論理的に反対のレベルを有する第2クリア信号を印加する。次に、n番目分割走査部に隣接する(n+1)番目分割走査部でn番目分割走査部の最後のフリップフロップから出力される選択信号を受ける前に(n+1)番目分割走査部に第2クリア信号を印加する。(n+1)番目分割走査部で選択信号が出力されはじまると、n番目分割走査部に第1クリア信号を印加する。

【0022】また、(n+1)番目分割走査部に第2クリア信号を印加する前に(n+1)番目分割走査部の初期値を設定するリセット信号を印加することができる。

【0023】この時、論理ゲートは、PMOSトランジスタからなるNORゲートであるのが好ましい。または、論理ゲートは、NMOSトランジスタからなるNANDゲートであるのが好ましい。

【0024】

【発明の実施の形態】添付した図面を参照して、本発明の実施の形態について、本発明の属する技術分野における通常の知識を有する者が容易に実施できるように詳細に説明する。しかし、本発明は多様な形態で実現するこ

とができ、ここで説明する実施の形態には限定されない。

【0025】図面から本発明を明確に説明するために説明と関係ない部分は省略した。明細書全体にわたって類似の部分については同一図面符号を付けた。ある部分が他の部分と連結されているとする時、これは直接的に連結されている場合だけでなく、その中間に他の素子を介在させて電気的に連結されている場合も含む。

【0026】次に、本発明の実施の形態による有機EL表示装置とその駆動方法及び駆動装置について図面を参考して詳細に説明する。

【0027】まず、図3及び図4を参照して、本発明の第1実施形態による有機EL表示装置及びその走査駆動部に対して詳細に説明する。

【0028】図3は、本発明の実施の形態による有機EL表示装置を示す図面である。図4は、本発明の実施の形態による有機EL表示装置の走査駆動部を示す図面である。

【0029】図3に示すように、本発明の第1実施形態による有機EL表示装置は、有機EL表示装置パネル100、走査駆動部200及びデータ駆動部300を含む。

【0030】有機EL表示装置パネル100は、画像信号を表現するデータ電圧を伝達する複数のデータ線(Y1, Y2, ..., YN)、選択信号を伝達するための複数の走査線(X1, X2, ..., XM)及び複数の画素回路110を含む。有機EL表示装置が電流プログラム方式で実現されれば、複数のデータ線(Y1, Y2, ..., YN)にはデータ電流が印加される。有機EL表示装置パネル100のノーマリーオフスイッチとして使用するために走査線(X1, X2, ..., XM)に連結されているトランジスタはPMOSトランジスタである。画素回路110は、隣接した二つのデータ線と隣接した二つの走査線によって定義される画素領域に形成されている。

【0031】走査駆動部200は、走査線(X1, X2, ..., XM)に選択信号を印加し、データ駆動部300は、データ線(Y1, Y2, ..., YN)に画像信号を表現するデータ電圧を印加する。この時、電流プログラミング方式である場合、データ駆動部300は、データ線(Y1, Y2, ..., YN)に画像信号を表示するデータ電流を印加する。

【0032】図4に示したように、本発明の第1実施形態による走査駆動部200は、第1乃至第3分割走査部210、220、230及びクリア信号を生成するプロック選択制御部240を含む。

【0033】第1乃至第3分割走査部210、220、230は、従来の走査駆動部を3つの部分に分けたもので、必ず3つの部分に分ける必要はなく、必要に応じていくつの部分に分けても差し支えはなく、これにより変わる構成及び動作は、以下の第1実施形態に関する説明

を参照することによって、本発明の属する技術分野における通常の知識を有する者が容易に理解できる。例えば240段の走査駆動部を3つの部分に分けた場合、第1乃至第3分割走査部210、220、230は、各々80段の分割走査部となり、8ブロックに分ければ、各々30段の分割走査部となる。

【0034】ブロック選択制御部240は、静的電流を除去するためのクリア信号(VC1、VC2、VC3)及び第1乃至第3分割走査部210、220、230の初期値を設定するためのリセット信号(RST1、RST2、RST3)を出力して第1乃至第3分割走査部210、220、230の動作を制御する。

【0035】以下、図5乃至図9を参照して、本発明の第1実施形態に用いる分割走査部を詳細に説明する。

【0036】図5は第1分割走査部、図6はフリップフロップ、図7A及び図7Bは、フリップフロップに用いる2入力及び3入力NORゲート、図8は、バッファーパー部を概略的に示す回路図であり、図9は、バッファーパー部を具体的に示すトランジスタレベル回路図である。

【0037】図5乃至図9に示すように、第1分割走査部210は、m個のフリップフロップ(FF1, FF2, ..., FFm)と、それらの各出力を各々入力として有するm個のバッファーパー部(buf1, buf2, ..., bufm)からなり、各フリップフロップ(FF1, FF2, ..., FFm)には、入力信号(Vin)、クロック信号(clk, clk\_b)及び第1のクリア信号(VC1)が入力される。バッファーパー部(buf1, buf2, ..., bufm)は、ORゲートとこのORゲートの出力を入力として有するバッファーパー部からなり、ORゲートにはOE信号、フリップフロップの出力(Vfout)及びクリア信号(VC1)が入力される。

【0038】ここで、パネル全体でM本の走査線(X1, X2, ..., XM)に選択信号を順次印加する走査駆動部200を3つの部分の分割走査部210、220、230に分けた本発明の第1実施形態において、第1分割走査部210のフリップフロップ(FF1, FF2, ..., FFm)及びバッファーパー部(buf1, buf2, ..., bufm)の個数(m)は各々M/3に当たる。

【0039】このようなフリップフロップ群(FF1, FF2, ..., FFm)のうちの一個のフリップフロップ(FF)は、図6に示すように、2個の2入力NORゲート(NOR2, NOR3)と2個の3入力NORゲート(NOR1, NOR4)及び4個のPMOSスイッチ(P0, ..., P3)を結合して構成され、クリア信号(VC1)が全てのNORゲート(NOR1, NOR2, NOR3, NOR4)に、リセット信号(RST1)が3入力NORゲート(NOR1, NOR4)に、クロック(clk)がスイッチ(P0, P3)に、反転クロック(clk\_b)がスイッチ(P1, P2)に入力される。

【0040】詳しく説明すれば、フリップフロップ(FF)の前半部では、NORゲート(NOR1)にはクリア信号(VC1)とリセット信号(RST1)の他に直前フリップフロップの出力(Vin)がクロック(clk)によってオン/オフされるPMOSトランジスタ(P0)を経て入力される。NORゲート(NOR1)の出力は、クリア信号(VC1)と共にNORゲート(NOR2)の入力となり、NORゲート(NOR2)の出力は、反転クロック(clk\_b)によってオン/オフされるPMOSトランジスタ(P1)を経てNORゲート(NOR1)の第3入力端子に連結される。また、NORゲート(NOR1)の出力は、FF後半部に送られて、反転クロック(clk\_b)によってオン/オフされるPMOSトランジスタ(P2)を経てクリア信号(VC1)と共にNORゲート(NOR3)に入力される。

【0041】FF後半部では、NORゲート(NOR3)の出力は、クリア信号(VC1)及びリセット信号(RST1)と共にNORゲート(NOR4)に入力され、NORゲート(NOR4)の出力は、クロック(clk)によってオン/オフされるPMOSトランジスタ(P3)を経てNORゲート(NOR3)の第2入力端子に連結される。また、NORゲート(NOR3)の出力は、フリップフロップ(FF)の出力(Vfout)として後続フリップフロップの入力(Vin)となる。

【0042】この時、2入力NORゲート(NOR2, NOR3)及び3入力NORゲート(NOR1, NOR4)は、例えば、各々図7A及び図7Bに示したように構成できる。

【0043】図7Aに示したように、2入力NORゲート(NOR2, NOR3)は各々3つのPMOSトランジスタからなるが、PMOSトランジスタ(P4, P5)のゲートに各々NORゲート(NOR2, NOR3)の2つの入力が連結される。PMOSトランジスタ(P4)のソースは電源(+VDD)に連結され、ドレーンはPMOSトランジスタ(P5)のソースに連結されている。PMOSトランジスタ(P5)のドレーンがNORゲートの出力になり、このドレーンは、ダイオード接続されたPMOSトランジスタ(P7)のソースに連結されている。PMOSトランジスタ(P7)のゲートとドレーンは、互いに連結されて接地(GND)されている。

【0044】図7Bに示したように、3入力NORゲート(NOR1, NOR4)は、図7Aに示したような2入力NORゲートのPMOSトランジスタ(P5, P7)の間に3入力NORゲートの一つの入力がゲートに連結されるPMOSトランジスタ(P6)をさらに有する。

50 【0045】このように構成されたフリップフロップ

は、クロック (c1k, c1kb) のサイクルに同期してスイッチ用トランジスタがオン / オフされることにより、入力 (Vin) が次のフリップフロップに伝達されるシフトレジスタとして作動する。

【0046】また、このようなバッファーパー部 (buf1, buf2, ..., bufm) のうちの一つのバッファーパー部 (buf) において、図8のようにORゲートは、NORゲート (NOR5) と相補入力型インバータ (INV1) を用いて構成され、バッファーは2つの相補入力型インバータ (INV2, INV3) を用いて構成される。この時、トランジスタレベルの構成として、NORゲート (NOR5) 及びインバータ (INV1, INV2, INV3) を、図9のようにPMOSトランジスタのみで構成できる。また、3個のインバータはダイオード負荷を用いないので静的な貫通電流が流れないという効果がある。

【0047】第2及び第3分割走査部220、230の入力部分は、クリア信号及びリセット信号として、クリア信号 (VC2, VC3) 及びリセット信号 (RST2, RST3) が入力される点を除けば第1分割走査部210と同じ構造を有するので詳細な説明は省略する。

【0048】次に、図10を参照して本発明の第1実施形態による走査駆動部の動作について説明する。

【0049】図10は、本発明の第1実施形態による走査駆動部の入出力波形のタイミング図である。

【0050】図10に示すように、第1分割走査部210において、画素回路をターンオンするローレベルの選択信号 (Vouti, i = 1 ~ 80) が出力されている間に、つまり、第1分割走査部210の出力 (Vout1, Vout2, ..., Vout80) がローレベルである間は、第1分割走査部210に入力されるクリア信号 (VC1) はローレベルであり、第2分割走査部220に入力されるクリア信号 (VC2) はVout80が出力される直前までハイレベル、第3分割走査部230に入力されるクリア信号 (VC3) は第2分割走査部220からVout160が出力される直前までハイレベルである。

【0051】同様に第2分割走査部220の出力 (Vout81, Vout82, ..., Vout160) がローレベルである間には、第2分割走査部220に入力されるクリア信号 (VC2) がローレベルであり、クリア信号 (VC1, VC3) がハイレベルである。第3分割走査部230の出力 (Vout161, Vout162, ..., Vout240) がローレベルである間には、第3分割走査部230に入力されるクリア信号 (VC3) がローレベルであり、クリア信号 (VC1, VC2) がハイレベルである。

【0052】このようにクリア信号がハイレベルであれば、フリップフロップ (FF) 内部にPMOSトランジスタのみで、図7A - 7Bのように構成されたNORゲ

10

ートの出力は常にローレベルになり、GND側には従来技術で説明したような静的電流が流れなくなる。また、図9に示したようにバッファーパー部 (buf) のORゲートとしてPMOSトランジスタで形成されたNORゲートの出力もローレベルになり、従来の技術で説明したような静的電流は流れなくなる。このように画素回路をターンオンする選択信号が出力されない分割走査部にクリア信号を入力することによって静的電流を除去することができる。

【0053】次に、第1分割走査部210から第2分割走査部220に移行する過程について説明する。

【0054】第2分割走査部220は、第1分割走査部210の最後の出力 (Vout80) を入力として受け動作を開始する。この時、第1分割走査部210の最後の出力 (Vout80) のパルスが終わるまでクリア信号 (VC1) がローレベルであれば良いが、回路の動作マージンのため、更に半クロック程度クリア信号 (VC1) をローレベルに維持する。また、第1分割走査部210が動作している間ハイレベルのクリア信号 (VC2) によってクリアされている第2分割走査部220の初期値設定のために、リセット信号 (RST2) を第2分割走査部220の移行入力 (Vout80) より1クロック早く印加する。そして、第2分割走査部220の動作のためにクリア信号 (VC2) をローレベルに設定する。この時、リセット信号 (RST2) は回路の動作マージンのためにクリア信号 (VC2) より半クロック以上早く与えられる。

【0055】また、第2分割走査部220から第3分割走査部230に移行する過程は、第1分割走査部から第2分割走査部220に移行する過程と同様であるため、説明を省略する。

【0056】次に、本発明の第2実施形態による有機EL表示装置、走査駆動部及びその駆動方法について説明する。

【0057】本発明の第2実施形態による有機EL表示装置及び走査駆動部は、PMOSトランジスタの代りにNMOSトランジスタを使用して論理回路を構成した点を除けば第1実施形態と同一である。

【0058】詳しく説明すれば、PMOSトランジスタを使用する第1実施形態では、静的電流を除去するためのクリア信号 (VC1, VC2, VC3) としてハイレベルの信号を使用し、ハイレベルの信号が入力される時出力が常にローレベルに固定されるNORゲートを利用して論理回路を構成したが、NMOSトランジスタを使用する第2実施形態では静的電流を除去するためのクリア信号 (VC1, VC2, VC3) としてローレベルの信号を使用し、ローレベルの信号が入力される時出力が常にハイレベルに固定されるNANDゲートを利用して論理回路を形成する。

【0059】つまり、フリップフロップ (FF1, FF

50

2, ..., F F m) をNORゲート(NOR 1、NOR 2、NOR 3、NOR 4)とPMOSトランジスタの代りにNANDゲート(NAND 1、NAND 2、NAND 3、NAND 4)とNMOSトランジスタを使用して形成する。バッファー部(b u f 1, b u f 2, ..., b u f m)のORゲートとバッファーをANDゲートとバッファーを使用して形成し、ANDゲートはNANDゲートとインバータを使用して形成する。

【0060】さらに詳細な構造及び駆動方法は、以上の説明から、本発明の属する技術分野における通常の知識を有する者が容易に理解できるため、重複する説明は省略する。

【0061】また、本発明の第1及び第2実施形態で第1乃至第3分割走査部210、220、230の初期値設定のためにリセット信号(RST 1、RST 2、RST 3)を印加したが、実際回路動作においてリセット信号を印加しないこともある。

【0062】以上、本発明の実施の形態では有機EL表示装置を例に挙げて説明したが、本発明は有機EL表示装置に限定されるわけではなく、同一の走査駆動部を用いる他の平面表示装置にも適用することができる。

【0063】以上、本発明の好ましい実施の形態について詳細に説明したが、本発明の権利範囲はこれに限定されず、請求の範囲で定義している本発明の基本概念を利用した当業者の多様な変形及び改良形態もやはり本発明の権利範囲に属する。

【0064】

【発明の効果】このような本発明を利用すると、相補入力型インバータの採用により静的電流を削減し、静的電流阻止動作を制御するクリア信号の採用によりダイオード負荷形式のインバータ又はこれを変形した論理ゲートのダイオード負荷に流れる静的電流を阻止でき、これにより消費電力を減らすことができる。

#### \*【図面の簡単な説明】

【図1】A、Bは、従来技術による走査駆動部とフリップフロップを示す回路図である。

【図2】A、Bは、従来技術による走査駆動部で用いられるインバータ及びNANDゲートに各々PMOSトランジスタとNMOSトランジスタを使用した場合に静的電流が発生する出力部分を示す回路図である。

【図3】本発明の実施例による有機EL表示装置を示す図面である。

【図4】本発明の実施例による有機EL表示装置の走査駆動部を示す図面である。

【図5】本発明の実施例による第1分割走査部を示す回路図である。

【図6】本発明の実施例によるフリップフロップを示す回路図である。

【図7】A、Bは、各々本発明の実施例によるフリップフロップに用いられる2入力及び3入力NORゲートを示す回路図である。

【図8】本発明の実施例によるバッファー部を概略的に示す回路図である。

【図9】本発明の実施例によるバッファー部を具体的に示す回路図である。

【図10】本発明の実施例による走査駆動部の入出力波形のタイミング図である。

#### 【符号の説明】

|       |             |
|-------|-------------|
| 1 0 0 | 有機EL表示装置パネル |
| 1 1 0 | 画素回路        |
| 2 0 0 | 走査駆動部       |
| 2 1 0 | 第1分割走査部     |
| 2 2 0 | 第2分割走査部     |
| 2 3 0 | 第3分割走査部     |
| 2 4 0 | ロック選択制御部    |
| 3 0 0 | データ駆動部      |

【図3】



【図4】



【図8】



【図1】

**A**

【図2】

**A**

【図7】

**A****B****B****B**

【図5】



【図6】



【図9】



【図10】



フロントページの続き

(51) Int.CI.<sup>7</sup>  
H 0 5 B 33/14

識別記号

F I  
H 0 5 B 33/14

テマコト<sup>®</sup> (参考)  
A

F ターム(参考) 3K007 AB05 DB03 GA00  
5C080 AA06 BB06 DD26 FF11 JJ02  
JJ03 JJ04

|                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |         |            |
|----------------|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------|------------|
| 专利名称(译)        | 平面显示装置，其驱动方法及其驱动装置                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |         |            |
| 公开(公告)号        | <a href="#">JP2003288050A</a>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 公开(公告)日 | 2003-10-10 |
| 申请号            | JP2003059337                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  | 申请日     | 2003-03-06 |
| [标]申请(专利权)人(译) | 三星斯笛爱股份有限公司                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |         |            |
| 申请(专利权)人(译)    | 三星工スディアイ株式会社                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |         |            |
| [标]发明人         | 申東蓉<br>權五敬                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |         |            |
| 发明人            | 申 東 蓉<br>權 五 敬                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |         |            |
| IPC分类号         | H01L51/50 G09G3/20 G09G3/30 G09G3/32 H05B33/14                                                                                                                                                                                                                                                                                                                                                                                                                                                                |         |            |
| CPC分类号         | G09G3/3266 G09G2330/021                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |         |            |
| FI分类号          | G09G3/30.J G09G3/20.611.A G09G3/20.622.A G09G3/20.622.G G09G3/20.622.K H05B33/14.A<br>G09G3/3216 G09G3/3233 G09G3/3266 G09G3/3283 G09G3/3291                                                                                                                                                                                                                                                                                                                                                                  |         |            |
| F-TERM分类号      | 3K007/AB05 3K007/DB03 3K007/GA00 5C080/AA06 5C080/BB06 5C080/DD26 5C080/FF11 5C080/<br>/JJ02 5C080/JJ03 5C080/JJ04 3K107/AA01 3K107/BB01 3K107/CC14 3K107/EE03 3K107/HH01<br>3K107/HH02 3K107/HH04 5C380/AA01 5C380/AB05 5C380/AB06 5C380/BA01 5C380/BA10 5C380/<br>/BA34 5C380/CA12 5C380/CA13 5C380/CB01 5C380/CB11 5C380/CB12 5C380/CB14 5C380/CB22<br>5C380/CB23 5C380/CB24 5C380/CB27 5C380/CF07 5C380/CF10 5C380/CF22 5C380/CF23 5C380/<br>/CF32 5C380/CF33 5C380/DA02 5C380/DA06 5C380/DA32 5C380/DA47 |         |            |
| 优先权            | 1020020015438 2002-03-21 KR                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |         |            |
| 其他公开文献         | <a href="#">JP4008834B2</a>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |         |            |
| 外部链接           | <a href="#">Espacenet</a>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |         |            |

### 摘要(译)

减少扫描驱动器中的静态电流以降低功耗。在有机EL显示装置中，扫描驱动单元被分成几个分割的扫描单元并被驱动。每个分区扫描单元由多个触发器和多个缓冲器单元组成，每个缓冲器单元具有多个触发器的输出作为输入。触发器包括四个或非门，并且缓冲器单元包括具有或非门和反相器的或非门以及包括两个反相器的缓冲器。触发器和缓冲单元的或非门具有清除信号作为输入，并由PMOS晶体管组成。由于逆变器型电路使用二极管负载型来简化结构，因此会产生静态的直通电流。但是，如果将高电平的清除信号输入到分割扫描部分的无效分割扫描部分，则或非门的输出将始终处于低电平，并且将消除在或非门的输出端形成的静态电流。它

