

(19)日本国特許庁( J P )

# 公開特許公報 ( A ) (11)特許出願公開番号

特開2001 - 265283

(P2001 - 265283A)

(43)公開日 平成13年9月28日(2001.9.28)

| (51) Int.CI <sup>7</sup> | 識別記号 | 府内整理番号 | F I          | 技術表示箇所 |
|--------------------------|------|--------|--------------|--------|
| G 0 9 G 3/30             |      |        | G 0 9 G 3/30 | K      |
| 3/20                     | 642  |        | 3/20         | 642 C  |
|                          |      |        |              | 642 P  |
|                          | 670  |        |              | 670 J  |
|                          | 680  |        |              | 680 V  |

審査請求 未請求 請求項の数 18〇 L (全 35数) 最終頁に続く

|             |                             |         |                                                |
|-------------|-----------------------------|---------|------------------------------------------------|
| (21)出願番号    | 特願2001 - 883(P2001 - 883)   | (71)出願人 | 000153878<br>株式会社半導体エネルギー研究所<br>神奈川県厚木市長谷398番地 |
| (22)出願日     | 平成13年1月9日(2001.1.9)         | (72)発明者 | 山崎 舜平<br>神奈川県厚木市長谷398番地 株式会社半導<br>体エネルギー研究所内   |
| (31)優先権主張番号 | 特願2000 - 2042(P2000 - 2042) | (72)発明者 | 小山 潤<br>神奈川県厚木市長谷398番地 株式会社半導<br>体エネルギー研究所内    |
| (32)優先日     | 平成12年1月11日(2000.1.11)       |         |                                                |
| (33)優先権主張国  | 日本(JP)                      |         |                                                |

## (54)【発明の名称】 半導体表示装置

### (57)【要約】

【課題】 有機化合物層の劣化する速度が環境に左右されても、鮮明で、なおかつ所望の色を有する画像を表示することができる半導体表示装置を提供する。

【解決手段】 発光装置が有する表示用画素及びセンサ用画素は発光素子をそれぞれ有しており、センサ用画素はダイオードをそれぞれ有しており、ダイオードを流れる電流の大きさによって、表示用画素がそれぞれ有する発光素子の輝度が制御されていることを特徴とする半導体表示装置。



## 【特許請求の範囲】

【請求項1】表示部と、センサ部とを有する半導体表示装置であって、

前記表示部は複数の表示用画素を有しており、  
前記センサ部は1つ又は複数のセンサ用画素を有しております、

前記複数の表示用画素及び前記1つ又は複数のセンサ用画素は発光素子をそれぞれ有しております、

前記1つ又は複数のセンサ用画素は受光ダイオードをそれぞれ有しております、

前記受光ダイオードを流れる電流の大きさによって、前記複数の表示用画素がそれぞれ有する発光素子の輝度が制御されていることを特徴とする半導体表示装置。

【請求項2】表示部と、センサ部とを有する半導体表示装置であって、

前記表示部は複数の表示用画素を有しております、  
前記センサ部は1つ又は複数のセンサ用画素を有しております、

前記複数の表示用画素及び前記1つ又は複数のセンサ用画素は、スイッチング用TFT、電流制御用TFT及び  
発光素子をそれぞれ有しております、

前記1つ又は複数のセンサ用画素はリセット用TFT、  
バッファ用TFT及び受光ダイオードをそれぞれ有しております、

前記スイッチング用TFTは前記電流制御用TFTの駆動を制御し、

前記電流制御用TFTは前記発光素子の発光を制御し、  
前記バッファ用TFTは、ゲート電極と、定電流電源に接続されたソース領域と、一定の電位に保たれているド

レイン領域とを有しております、

前記リセット用TFTがオンの時、前記ゲート電極と前記ドレイン領域の電位は等しくなり、

前記リセット用TFTがオフの時、前記受光ダイオードを流れる電流に応じて前記ゲート電極の電位が変化することによって、前記複数の表示用画素がそれぞれ有する発光素子の輝度が制御されることを特徴とする半導体表示装置。

【請求項3】表示部と、センサ部と、ソース信号線駆動回路と、ゲート信号線駆動回路とを有する半導体表示装置であって、

前記表示部は複数の表示用画素を有しております、  
前記センサ部は1つ又は複数のセンサ用画素を有しております、

前記複数の表示用画素及び前記1つ又は複数のセンサ用画素は、スイッチング用TFT、電流制御用TFT及び  
発光素子をそれぞれ有しております、

前記1つ又は複数のセンサ用画素はリセット用TFT、  
バッファ用TFT及び受光ダイオードをそれぞれ有しております、

前記ゲート信号線駆動回路から前記スイッチング用TFT

Tが有するゲート電極に入力される信号によって、前記スイッチング用TFTの駆動が制御され、  
前記ソース信号線駆動回路から前記スイッチング用TFT

を介して前記電流制御用TFTが有するゲート電極に入力される信号によって、前記電流制御用TFTの駆動が制御され、  
前記電流制御用TFTは前記発光素子の発光を制御し、  
前記バッファ用TFTは、ゲート電極と、定電流電源に接続されたソース領域と、一定の電位に保たれているド

10 レイン領域とを有しております、

前記リセット用TFTがオンの時、前記ゲート電極と前記ドレイン領域の電位は等しくなり、  
前記リセット用TFTがオフの時、前記受光ダイオードを流れる電流に応じて前記ゲート電極の電位が変化することによって、前記複数の表示用画素がそれぞれ有する発光素子の輝度が制御されることを特徴とする半導体表示装置。

【請求項4】請求項1乃至請求項3のいずれか1項において、前記発光素子は、赤色、青色又は緑色に発光することを特徴とする半導体表示装置。

【請求項5】請求項1乃至請求項4のいずれか1項において、前記リセット用TFTがnチャネル型TFT、前記バッファ用TFTがpチャネル型TFTであることを特徴とする半導体表示装置。

【請求項6】請求項1乃至請求項4のいずれか1項において、前記リセット用TFTがpチャネル型TFT、前記バッファ用TFTがnチャネル型TFTであることを特徴とする半導体表示装置。

30 【請求項7】表示部と、センサ部とを有する半導体表示装置であって、

前記表示部は複数の表示用画素を有しております、  
前記センサ部は1つ又は複数のセンサ用画素を有しております、  
前記複数の表示用画素及び前記1つ又は複数のセンサ用画素は、スイッチング用TFT、電流制御用TFT及び  
発光素子をそれぞれ有しております、

前記1つ又は複数のセンサ用画素はリセット用TFT、  
バッファ用TFT及びセンサTFTをそれぞれ有しております、  
前記スイッチング用TFTは前記電流制御用TFTの駆動を制御し、  
前記電流制御用TFTは前記発光素子の発光を制御し、  
前記センサTFTは常にオフになっており、  
前記バッファ用TFTは、ゲート電極と、定電流電源に接続されたソース領域と、一定の電位に保たれているド

レイン領域とを有しております、  
前記リセット用TFTがオンの時、前記ゲート電極と前記ドレイン領域の電位は等しくなり、  
前記リセット用TFTがオフの時、前記センサTFTを流れるオフ電流に応じて前記ゲート電極の電位が変化す

ることによって、前記複数の表示用画素がそれぞれ有する発光素子の輝度が制御されることを特徴とする半導体表示装置。

【請求項8】表示部と、センサ部と、ソース信号線駆動回路と、ゲート信号線駆動回路とを有する半導体表示装置であって、前記表示部は複数の表示用画素を有しており、前記センサ部は1つ又は複数のセンサ用画素を有しております。

前記複数の表示用画素及び前記1つ又は複数のセンサ用画素は、スイッチング用TFT、電流制御用TFT及び発光素子をそれぞれ有しております、前記1つ又は複数のセンサ用画素はリセット用TFT、バッファ用TFT及びセンサTFTをそれぞれ有しております、

前記ゲート信号線駆動回路から前記スイッチング用TFTが有するゲート電極に入力される信号によって、前記スイッチング用TFTが駆動し、

前記ソース信号線駆動回路から前記スイッチング用TFTを介して前記電流制御用TFTが有するゲート電極に20入力される信号によって、前記電流制御用TFTの駆動が制御され、

前記電流制御用TFTは前記発光素子の発光を制御し、前記センサTFTは常にオフになっており、

前記バッファ用TFTは、ゲート電極と、定電流電源に接続されたソース領域と、一定の電位に保たれているドレイン領域とを有しております、

前記リセット用TFTがオンの時、前記ゲート電極と前記ドレイン領域の電位は等しくなり、

前記リセット用TFTがオフの時、前記センサTFTを流れるオフ電流に応じて前記ゲート電極の電位が変化することによって、前記複数の表示用画素がそれぞれ有する発光素子の輝度が制御されることを特徴とする半導体表示装置。

【請求項9】請求項7または請求項8において、前記発光素子は、赤色、青色又は緑色に発光することを特徴とする半導体表示装置。

【請求項10】請求項7乃至請求項9のいずれか1項において、前記リセット用TFTがnチャネル型TFT、前記バッファ用TFTがpチャネル型TFT、前記センサTFTがpチャネル型TFTであることを特徴とする半導体表示装置。

【請求項11】請求項7乃至請求項9のいずれか1項において、前記リセット用TFTがpチャネル型TFT、前記バッファ用TFTがnチャネル型TFT、前記センサTFTがnチャネル型TFTであることを特徴とする半導体表示装置。

【請求項12】請求項7乃至請求項11のいずれか1項において、前記センサTFTはボトムゲート型薄膜トランジスタであることを特徴とする半導体表示装置。 \*50

\*【請求項13】請求項1乃至請求項12のいずれか1項において、前記発光素子は、前記陽極と前記陰極との間に有機化合物層を有しており、前記有機化合物層は低分子系有機物質またはポリマー系有機物質を有することを特徴とする半導体表示装置。

【請求項14】請求項13において、前記低分子系有機物質は、Alq<sub>3</sub>(トリス-8-キノリライト-アルミニウム)またはTPD(トリフェニルアミン誘導体)からなることを特徴とする半導体表示装置。

【請求項15】請求項13において、前記ポリマー系有機物質は、PPV(ポリフェニレンビニレン)、PVK(ポリビニルカルバゾール)またはポリカーボネートからなることを特徴とする半導体表示装置。

【請求項16】請求項1乃至請求項15のいずれか1項に記載の前記半導体表示装置を用いることを特徴とするコンピュータ。

【請求項17】請求項1乃至請求項15のいずれか1項に記載の前記半導体表示装置を用いることを特徴とするビデオカメラ。

【請求項18】請求項1乃至請求項15のいずれか1項に記載の前記半導体表示装置を用いることを特徴とするDVDプレーヤー。

#### 【発明の詳細な説明】

##### 【0001】

【発明の属する技術分野】本発明は、基板上に形成された発光素子を、該基板とカバー材の間に封入した表示用パネルに関する。また、該表示用パネルにICを実装した表示用モジュールに関する。なお本明細書において、表示用パネル及び表示用モジュールを発光装置(半導体表示装置)と総称する。本発明はさらに、該発光装置を用いた電子機器に関する。

##### 【0002】

【従来の技術】近年、基板上にTFTを形成する技術が大幅に進歩し、アクティブマトリクス型の半導体表示装置(アクティブマトリクス型半導体表示装置)への応用開発が進められている。特に、ポリシリコン膜を用いたTFTは、従来のアモルファスシリコン膜を用いたTFTよりも電界効果移動度(モビリティともいう)が高いので、高速動作が可能である。そのため、従来、基板外の駆動回路で行っていた画素の制御を、画素と同一の基板上に形成した駆動回路で行うことが可能となっている。

【0003】このようなアクティブマトリクス型半導体表示装置は、同一基板上に様々な回路や素子を作り込むことで製造コストの低減、半導体表示装置の小型化、歩留まりの上昇、スループットの低減など、様々な利点が得られる。

【0004】そしてさらに、自発光型素子として発光素子を有したアクティブマトリクス型の発光装置(アクティブマトリクス型発光装置)の研究が活発化している。

発光装置は有機EL装置(OLED:Organic EL Display)又は有機ライトエミッティングダイオード(OLED:Organic Light Emitting Diode)とも呼ばれている。

【0005】発光装置は、液晶表示装置と異なり自発光型である。発光素子(EL素子)は一対の電極(陽極と陰極)の間に有機化合物を含む層(以下、有機化合物層またはEL層と記す)が挟まれた構造となっているが、有機化合物層は通常、積層構造となっている。代表的には、コダック・イーストマン・カンパニーのTangらが提案した「正孔輸送層/発光層/電子輸送層」という積層構造が挙げられる。この構造は非常に発光効率が高く、現在、研究開発が進められている発光装置は殆どこの構造を採用している。

【0006】発光素子は、電場を加えることで発生するルミネッセンス(Electro Luminescence)が得られると、陽極層と、有機化合物層と、陰極層とを有する。有機化合物におけるルミネッセンスには、一重項励起状態から基底状態に戻る際の発光(蛍光)と三重項励起状態から基底状態に戻る際の発光(リン光)とがあるが、本発明の発光装置は、どちらの発光を用いていても良い。

【0007】また他にも、電極上に正孔注入層/正孔輸送層/発光層/電子輸送層、または正孔注入層/正孔輸送層/発光層/電子輸送層/電子注入層の順に積層する構造でも良い。発光層に対して蛍光性色素等をドーピングしても良い。

【0008】本明細書において一対の電極間に設けられる全ての層を総称して有機化合物層と呼ぶ。よって上述した正孔注入層、正孔輸送層、発光層、電子輸送層、電子注入層等は、全て有機化合物層に含まれる。

【0009】本明細書中では、陽極、有機化合物層及び陰極で形成される発光素子を発光素子と呼ぶ。

#### 【0010】

#### 【発明が解決しようとする課題】

【0011】発光装置を実用化する上で問題となっているのが、有機化合物層が有する有機材料の劣化による、発光素子の輝度の低下であった。

【0012】有機化合物層が有する有機材料は、水分、酸素、光、熱に弱く、これらのものによって有機化合物層の劣化が促進される。具体的には、発光装置を駆動するデバイスの構造、有機化合物層を構成する有機材料の特性、電極の材料、作成工程における条件、発光装置の駆動方法等により、有機化合物層の劣化の速度が左右される。

【0013】有機化合物層に一対の電極から一定の電圧をかけていても、有機化合物層が劣化することで、発光素子の輝度が低下する。そして発光素子の輝度が低下することによって、発光装置に表示される画像が不鮮明になる。

【0014】また、発光装置には大きく分けて四つの力

ラー化表示方式があり、R(赤)G(緑)B(青)に対応した三種類の発光素子を形成する方式、白色発光の発光素子とカラーフィルターを組み合わせた方式、青色又は青緑発光の発光素子と蛍光体(蛍光性の色変換層:CCM)とを組み合わせた方式、陰極(対向電極)に透明電極を使用してRGBに対応した発光素子を重ねる方式(RGBスタッキング法)がある。

【0015】有機化合物層を構成する有機材料は、有機化合物層の発光する色によって異なる。そのため、R(赤)G(緑)B(青)に対応した三種類の発光素子を用いたカラー化表示方式において、RGBに対応した三種類の発光素子が有する有機化合物層は、それぞれ異なる速度で劣化することがある。この場合、時間が経つにつれRGBに対応した発光素子の輝度がそれぞれ異なってしまい、発光装置に所望の色を有する画像を表示することができなくなる。

【0016】本発明は上述したことに鑑み、有機化合物層が劣化しても、発光素子の輝度の低下を抑え、鮮明で所望のカラー表示を行うことが可能な発光装置を提供することを課題とする。

#### 【0017】

【課題を解決するための手段】本発明の発光装置は、発光装置の画像を表示する部分(表示部)の輝度を検知して、該輝度を所望の値に補正するためのセンサ部を有する。センサ部は1つ又は複数の画素を有している。なお以下、本明細書において、センサ部が有する画素をセンサ用画素と呼ぶ。

【0018】センサ用画素は、発光素子と、該発光素子の輝度の変化量を検知する受光ダイオードとを有する。

30 なお以下、本明細書において、センサ用画素が有する発光素子をセンサ用発光素子と呼ぶ。

【0019】センサ用発光素子は、表示部の画素(以下、表示用画素)が有する発光素子(以下、表示用発光素子)と同じ構成を有しており、少なくとも、一対の電極を構成している材料、有機化合物層の積層構造及び該有機化合物層を構成している材料がそれぞれ同じである。

40 【0020】そして任意に選ばれた表示用発光素子に入力される信号と同じ信号が、センサ用発光素子に入力される。なお本明細書において発光素子(表示用発光素子及びセンサ用発光素子)に信号が入力されるというのは、発光素子の有する電極の一つに該信号の電位が与えられ、発光素子の有する電極の一つに与えられた該信号の電位ともう一つの電極に与えられている一定の電位との電位差である発光素子駆動電圧が、有機化合物層に加えられることを意味する。

【0021】よってセンサ用発光素子と、任意に選ばれた表示用発光素子とでは、有機化合物層に加えられている電圧が同じであり、そのため有機化合物層の劣化する速度がほぼ等しい。よってセンサ用発光素子の輝度と表

示用発光素子の輝度とは、時間を経てもほぼ等しい状態を保つ。

【0022】一方センサ用発光素子が発する光は、センサ用画素が有する受光ダイオードに照射される。そして該受光ダイオードはセンサ用発光素子の輝度を検知する。その検知されたセンサ用発光素子の輝度の情報をもとに、表示用発光素子の輝度が補正され、また同時にセンサ用発光素子の輝度も補正される。

【0023】本発明は上記構成によって、発光装置において有機化合物層が劣化しても、発光素子の輝度の低下を抑え、鮮明で所望のカラー表示を行うことが可能になる。

【0024】本発明の発光装置は、白色発光の表示用発光素子を用いたカラー表示方式であっても良いし、RGBのそれぞれの色に対応する表示用発光素子を用いたカラー表示方式であっても良い。RGBのそれぞれの色に対応する表示用発光素子を用いたカラー表示方式の場合、RGBのそれぞれの色に対応するセンサ用画素をセンサ部に設けることが好ましい。しかし本発明はこの構成に限定されず、RGBのうちの1つ又は2つの色に対応するセンサ用画素をセンサ部に設けても良い。特に有機化合物層の劣化が著しい色に対応するセンサ用画素をセンサ部に設けることは、所望の色を有する画像を表示するのに有効である。

【0025】また、表示用発光素子とセンサ用発光素子とは、同じ条件で、同時に形成することができる。上記構成によって、表示用発光素子とセンサ用発光素子とが有する有機化合物層の劣化する速度をより同じくすることができ、センサ用発光素子の輝度を表示用発光素子とより同じにすることができます。したがって、受光ダイオードが検知するセンサ用発光素子の輝度が、表示用発光素子の輝度により等しくなり、表示用発光素子の輝度の変化をより正確に検知し、表示用発光素子の輝度を所望の値に補正することができる。

【0026】またセンサ部を表示部と同時に基板上に形成した場合、発光装置の作製工程は、センサ部を設けない場合の作製工程に受光ダイオードを形成する工程のみを追加するだけで良い。よって作製工程数を著しく増やす必要はなく、作製工程数を抑えることが可能である。

【0027】なお、表示部の一部をセンサ部として用いることも可能である。つまり、表示部が有する画素のうち、任意に選択された1つ又は複数の画素をセンサ用画素とし、他の画素を表示用画素とすることも可能である。この場合、センサ部が表示部に含まれない場合に比べて、センサ部を設けるスペースを省くことができるで、発光装置の大きさを抑えることができる。

#### 【0028】

【発明の実施の形態】本発明の実施の形態について、図1～図6を用いて説明する。

【0029】図1に、本発明の半導体表示装置に含まれ

る発光装置の上面図を示す。なお本実施の形態では、デジタル方式で駆動するカラー表示用の発光装置について説明する。しかし、本発明の発光装置の駆動方法はデジタル方式に限定されることではなく、アナログ方式で駆動することも可能である。また本実施の形態では、カラー表示の発光装置について説明するが、本発明の発光装置はカラー表示だけではなく、モノクロ表示を行うことも可能である。

【0030】表示部101、ソース信号線駆動回路102、ゲート信号線駆動回路103、センサ部106が図1に示すように設けられている。ソース信号線駆動回路102はシフトレジスタ102a、ラッチ(A)102b、ラッチ(B)102cを有している。

【0031】センサ部106は、RGBにそれぞれ対応したセンサ用画素104(Rセンサ用画素104a、Gセンサ用画素104b、Bセンサ用画素104c)を有している。なお本実施の形態では、RGBに対応した三種類の発光素子を用いたカラー化表示方式の発光装置について示しているが、本発明はこれに限定されない。白色発光の発光素子を用いたカラー化表示方式を用いることも可能である。また本実施の形態では、センサ部106がRGBにそれぞれ対応した3つのセンサ用画素を有しているが、本発明はこれに限定されない。RGBのうち、1つ又は2つの色に対応するセンサ用画素のみを設けるようにしても良い。

【0032】表示部101及びセンサ部106の詳しい回路図を図2に示す。表示部101はソース信号線(S1～Sx)、電源供給線(V1～Vx)、ゲート信号線(G1～Gy)が設けられている。なお本実施の形態では、センサ部106と表示部101と同じ基板上に設けているが、本発明はこれに限定されない。センサ部と表示部を異なる基板上に設け、FPC等で接続する構成にしても良い。

【0033】表示部101は複数の表示用画素105を有している。表示用画素105は、ソース信号線(S1～Sx)のいずれか1つと、電源供給線(V1～Vx)のいずれか1つと、ゲート信号線(G1～Gy)のいずれか1つとを有している。そして表示用画素105は、Rの表示を行う表示用画素と、Gの表示を行う表示用画素と、Bの表示を行う表示用画素とがある。

【0034】Rの表示を行う表示用画素のうち、任意に選ばれた表示用画素(p, q)はソース信号線Sp(pは1～xの任意の数)、電源供給線Vp、ゲート信号線Gq(qは1～yの任意の数)を含んでいる。そしてRセンサ用画素104aは、Rの表示を行う表示用画素(p, q)と同じく、ソース信号線Sp、電源供給線Vp、ゲート信号線Gqを含んでいる。

【0035】また図示しないが、Gセンサ用画素104bも同様に、任意に選ばれたGの表示を行う表示用画素が含んでいるのと同じソース信号線、電源供給線、ゲー

ト信号線を含んでいる。そして同じく図示しないが、Bセンサ用画素104cも同様に、任意に選ばれたBの表示を行う表示用画素が含んでいるのと同じソース信号線、電源供給線、ゲート信号線を含んでいる。

【0036】図3にセンサ用画素104a～104cの詳しい構成を示す。点線で囲まれた領域がセンサ用画素104である。センサ用画素104はソース信号線S(S1～Sxのいずれか1つ)、電源供給線V(V1～Vxのいずれか1つ)、ゲート信号線G(G1～Gyのいずれか1つ)を含んでいる。

【0037】またセンサ用画素104(104a～c)はスイッチング用TFT130、電流制御用TFT131、センサ用発光素子132を有している。また図3ではコンデンサ133を有しているが、コンデンサ133を設けない構成にしても良い。

【0038】センサ用発光素子132は陽極と陰極と、陽極と陰極との間に設けられた有機化合物層とからなる。陽極が電流制御用TFT131のドレイン領域と接続している場合、言い換えると陽極が画素電極の場合、対向電極である陰極は所定の電位(対向電位)に保たれる。逆に陰極が電流制御用TFT131のドレイン領域と接続している場合、言い換えると陰極が画素電極の場合、対向電極である陽極は所定の電位(対向電位)に保たれる。

【0039】スイッチング用TFT130のゲート電極はゲート信号線Gに接続されている。そしてスイッチング用TFT130のソース領域とドレイン領域は、一方がソース信号線Sに、もう一方が電流制御用TFT131のゲート電極に接続されている。

【0040】電流制御用TFT131のソース領域とドレイン領域は、一方が電源供給線Vに、もう一方がセンサ用発光素子132に接続されている。コンデンサ133は電流制御用TFT131のゲート電極と電源供給線Vとに接続して設けられている。

【0041】さらにセンサ用画素104は、リセット用TFT134、バッファ用TFT135、受光ダイオード136を有している。

【0042】リセット用TFT134のゲート電極はリセット信号線RLに接続されている。リセット用TFT134のソース領域はセンサ用電源線VB及びバッファ用TFT135のドレイン領域に接続されている。センサ用電源線VBは常に一定の電位(基準電位)に保たれている。またリセット用TFT134のドレイン領域は受光ダイオード136及びバッファ用TFT135のゲート電極に接続されている。

【0043】バッファ用TFT135のソース領域はセンサ出力配線FLに接続されている。またセンサ出力配線FLは定電流電源137に接続されており、常に一定の電流が流れている。そしてバッファ用TFT135のドレイン領域は常に一定の基準電位に保たれているセン

サ用電源線VBに接続されており、バッファ用TFT135はソースフォロワ(sourcer follower)として機能する。

【0044】図示しないが、受光ダイオード136はカソードと、アノードと、カソードとアノードの間に設けられた光電変換層とを有している。

【0045】図4に表示用画素105の詳しい構成を示す。点線で囲まれた領域が表示用画素105である。表示用画素105はソース信号線S(S1～Sxのいずれか1つ)、電源供給線V(V1～Vxのいずれか1つ)、ゲート信号線G(G1～Gyのいずれか1つ)を含んでいる。

【0046】また表示用画素105はセンサ用画素104と同様に、スイッチング用TFT140、電流制御用TFT141、表示用発光素子142を有している。表示用発光素子142は図3で示したセンサ用発光素子132と同じ構成を有している。具体的には、表示用発光素子142とセンサ用発光素子132とは、一対の電極間に有機化合物層をそれぞれ有しており、一対の電極を構成している材料、有機化合物層の積層構造が、少なくともそれぞれ同じである。特にセンサ用発光素子132と表示用発光素子142の発する光の色が同じ場合、該有機化合物層を構成している材料(有機材料)も同じである。

【0047】表示用発光素子142は陽極と陰極と、陽極と陰極の間に設けられた有機化合物層とからなる。陽極が電流制御用TFT141のドレイン領域と接続している場合、言い換えると陽極が画素電極の場合、対向電極である陰極は所定の電位(対向電位)に保たれる。逆に陰極が電流制御用TFT141のドレイン領域と接続している場合、言い換えると陰極が画素電極の場合、対向電極である陽極は所定の電位(対向電位)に保たれる。

【0048】また図4ではコンデンサ143を有しているが、コンデンサ143を設けない構成にしても良い。

【0049】スイッチング用TFT140のゲート電極はゲート信号線Gに接続されている。そしてスイッチング用TFT140のソース領域とドレイン領域は、一方がソース信号線Sに、もう一方が電流制御用TFT141のゲート電極に接続されている。

【0050】電流制御用TFT141のソース領域とドレイン領域は、一方が電源供給線Vに、もう一方が表示用発光素子142に接続されている。コンデンサ143は電流制御用TFT141のゲート電極と電源供給線Vとに接続して設けられている。

【0051】次に本実施の形態の発光装置の駆動方法について説明する。

【0052】図1を参照する。ソース信号線駆動回路102において、シフトレジスタ102aにクロック信号(CLK)およびスタートパルス(SP)が入力され

る。シフトレジスタ102aは、これらのクロック信号(CLK)およびスタートパルス(SP)に基づきタイミング信号を順に発生させ、後段の回路へタイミング信号を順次供給する。

【0053】なおシフトレジスタ102aからのタイミング信号を、バッファ等(図示せず)によって緩衝増幅し、後段の回路へ緩衝増幅したタイミング信号を順次供給しても良い。タイミング信号が供給される配線には、多くの回路あるいは素子が接続されているために負荷容量(寄生容量)が大きい。この負荷容量が大きいために生ずるタイミング信号の立ち上がりまたは立ち下がりの”鈍り”を防ぐために、このバッファが設けられる。

【0054】シフトレジスタ102aからのタイミング信号は、ラッチ(A)102bに供給される。ラッチ(A)102bは、nビットデジタルビデオ信号(n bit digital video signals)を処理する複数のステージのラッチを有している。ラッチ(A)102bは、前記タイミング信号が入力されると同時に、画像情報を有するnビットのデジタルのビデオ信号(デジタルビデオ信号)を順次書き込み、保持する。

【0055】なお、ラッチ(A)102bにデジタルビデオ信号を取り込む際に、ラッチ(A)102bが有する複数のステージのラッチに、順にデジタルビデオ信号を入力しても良い。しかし本発明はこの構成に限定されない。ラッチ(A)102bが有する複数のステージのラッチをいくつかのグループに分け、各グループごとに並行して同時にデジタルビデオ信号を入力する、いわゆる分割駆動を行っても良い。なおこのときのグループの数を分割数と呼ぶ。例えば4つのステージごとにラッチをグループに分けた場合、4分割で分割駆動すると言う。

【0056】ラッチ(A)102bの全てのステージのラッチにデジタルビデオ信号の書き込みが一通り終了するまでの時間を、ライン期間と呼ぶ。すなわち、ラッチ(A)102b中で一番左側のステージのラッチにデジタルビデオ信号の書き込みが開始される時点から、一番右側のステージのラッチにデジタルビデオ信号の書き込みが終了する時点までの時間間隔がライン期間である。実際には、上記ライン期間に水平帰線期間が加えられた期間をライン期間に含むことがある。

【0057】1ライン期間が終了すると、ラッチ(B)102cにラッチシグナル(LatchSignal)が供給される。この瞬間、ラッチ(A)102bに書き込まれ保持されているデジタルビデオ信号は、ラッチ(B)102cに一斉に送出され、ラッチ(B)102cの全ステージのラッチに書き込まれ、保持される。

【0058】デジタルビデオ信号をラッチ(B)102cに送出し終えたラッチ(A)102bは、シフトレジスタ102aからのタイミング信号に基づき、再びデジタルビデオ信号の書き込みを順次行う。

【0059】この2順目の1ライン期間中には、ラッチ(B)102bに書き込まれ、保持されているデジタルビデオ信号がソース信号線に入力される。

【0060】一方、ゲート信号線駆動回路103は、それぞれシフトレジスタ、バッファ(いずれも図示せず)を有している。また場合によっては、ゲート信号線駆動回路103が、シフトレジスタ、バッファの他にレベルシフトを有していても良い。

【0061】ゲート信号線駆動回路103において、シフトレジスタ(図示せず)からのタイミング信号がバッファ(図示せず)に供給され、対応するゲート信号線(走査線とも呼ぶ)に供給される。ゲート信号線には、1ライン分のスイッチング用TFTのゲート電極が接続されており、1ライン分全てのスイッチング用TFTを同時にONにしなくてはならないので、バッファは大きな電流を流すことが可能なものが用いられる。

【0062】なおソース信号線駆動回路102とゲート信号線駆動回路103の数、構成及びその駆動方法は、本実施の形態で示した構成に限定されない。

【0063】図5に、本発明の発光装置を、デジタル方式で駆動させて表示を行った場合のタイミングチャートを示す。

【0064】まず、1フレーム期間(F)をn個のサブフレーム期間(SF1～SFn)に分割する。なお、画素部の全ての画素が1つの画像を表示する期間を1フレーム期間(F)と呼ぶ。

【0065】発光装置は1秒間に60以上のフレーム期間を設けることが好ましい。1秒間に表示される画像の数を60以上にすることで、視覚的にフリッカ等の画像のちらつきを抑えることが可能になる。

【0066】なお、1フレーム期間をさらに複数に分割した期間をサブフレーム期間(SF)と呼ぶ。階調数が多くなるにつれて1フレーム期間におけるサブフレーム期間の数も増える。

【0067】サブフレーム期間はアドレス期間(Ta)とサステイン期間(Ts)とに分けられる。アドレス期間とは、1サブフレーム期間中、全ての画素にデジタルビデオ信号を入力する期間である。サステイン期間(点灯期間とも呼ぶ)とは、アドレス期間において画素に入力されたデジタルビデオ信号によって、発光素子を発光又は非発光の状態にし、表示を行う期間を示している。

【0068】SF1～SFnが有するアドレス期間(Ta)をそれぞれTa1～TaNとする。SF1～SFnが有するサステイン期間(Ts)をそれぞれTs1～TsNとする。

【0069】電源供給線(V1～Vx)の電位は所定の電位(電源電位)に保たれている。

【0070】まずアドレス期間Taにおいて、表示用発光素子142及びセンサ用発光素子132の対向電極の電位は、電源電位と同じ高さに保たれている。

【0071】そしてゲート信号線G1にゲート信号が入力され、表示用画素105が有するスイッチング用TFT140及びセンサ用画素104が有するスイッチング用TFT130のうち、ゲート信号線G1に接続されている全てのスイッチング用TFTがON(オン)の状態になる。なお本明細書において、TFTがオンの状態になることを、TFTが駆動すると呼ぶ。

【0072】そしてゲート信号線G1に接続されている全てのスイッチング用TFTがONになった状態で、ソース信号線駆動回路102からソース信号線(S1～Sx)にデジタルビデオ信号が入力される。デジタルビデオ信号は「0」または「1」の情報を有しており、「0」と「1」のデジタルビデオ信号は、一方がHi(High)、一方がLo(Low)の電圧を有する信号である。

【0073】そしてソース信号線(S1～Sx)に入力されたデジタルビデオ信号は、ONの状態のスイッチング用TFTを介して、該スイッチング用TFTのソース領域又はドレイン領域に接続された電流制御用TFTのゲート電極に入力される。

【0074】次にゲート信号線G2にゲート信号が入力される。ゲート信号線G2に接続されているスイッチング用TFT1501全てがONの状態になる。そして表示用画素105が有するスイッチング用TFT140及びセンサ用画素104が有するスイッチング用TFT130のうち、ゲート信号線G2に接続されている全てのスイッチング用TFTをONの状態にする。

【0075】そしてゲート信号線G2に接続されている全てのスイッチング用TFTがONにされた状態で、ソース信号線駆動回路102からソース信号線(S1～Sx)にデジタルビデオ信号が入力される。ソース信号線(S1～Sx)に入力されたデジタルビデオ信号は、ONの状態のスイッチング用TFTを介して、該スイッチング用TFTのソース領域又はドレイン領域に接続された電流制御用TFTのゲート電極に入力される。

【0076】上述した動作をゲート信号線Gyまで繰り返し、全ての表示用画素105及びセンサ用画素104にデジタルビデオ信号が入力される。全ての表示用画素105及びセンサ用画素104にデジタルビデオ信号が入力されるまでの期間がアドレス期間である。なおn個のサブフレーム期間がそれぞれ有するアドレス期間(Ta1～Ta n)の長さは全て同じである。

【0077】アドレス期間Taが終了すると同時にサステイン期間となる。サステイン期間において、全ての発光素子の対向電極の電位は、電源電位が画素電極に与えられたときに発光素子が発光する程度に、電源電位との間に電位差を有する高さになる。

【0078】そしてサステイン期間において、表示用画素105及びセンサ用画素104が有する全てのスイッチング用TFTは、オフの状態となる。そして表示用画

素105及びセンサ用画素104に入力されたデジタルビデオ信号が、各画素が有する電流制御用TFTのゲート電極に入力される。

【0079】本実施の形態では、デジタルビデオ信号が「0」の情報を有していた場合、電流制御用TFTはオフの状態になる。よって発光素子の画素電極は対向電極の電位に保たれたままである。その結果、「0」の情報を有するデジタルビデオ信号が入力された画素において、発光素子は発光しない。

【0080】逆に本実施の形態では、「1」の情報を有していた場合、電流制御用TFTはオンの状態になる。よって電源電位が発光素子の画素電極に与えられる。その結果、「1」の情報を有するデジタルビデオ信号が入力された画素が有する発光素子は発光する。

【0081】このように、画素に入力されるデジタルビデオ信号の有する情報によって、発光素子が発光または非発光の状態になり、画素は表示を行う。

【0082】サステイン期間が終了すると同時に、1つのサブフレーム期間が終了する。そして次のサブフレーム期間が出現し、再びアドレス期間に入り、全画素にデジタルビデオ信号を入力したら、再びサステイン期間に入る。なお、サブフレーム期間の出現する順序は任意である。

【0083】以下、残りのサブフレーム期間においても同様の動作を繰り返し、表示を行う。n個のサブフレーム期間が終了したら、1フレーム期間が終了する。

【0084】また本発明において、n個のサステイン期間Ts1、...、Ts nの長さの比は、 $Ts1 : Ts2 : Ts3 : \dots : Ts(n-1) : Ts n = 2^0 : 2^{-1} : 2^{-2} : \dots : 2^{-(n-2)} : 2^{-(n-1)}$ で表される。

【0085】各画素の階調は、1フレーム期間においてどのサブフレーム期間を選択して発光させるかによって決まる。例えば、n=8のとき、全部のサステイン期間で発光した場合の画素の輝度を100%とするとき、Ts1とTs2において画素が発光した場合には75%の輝度が表現でき、Ts3とTs5とTs8を選択した場合には16%の輝度が表現できる。

【0086】なお本実施の形態では、アドレス期間において対向電極の電位を電源電位と同じ電位に保っていたため、発光素子は発光しなかった。しかし本発明はこの構成に限定されない。画素電極に電源電位が与えられたときに発光素子が発光する程度の電位差を、対向電極と電源電位との間に常に設け、アドレス期間においても表示期間と同様に表示を行うようにしても良い。ただしこの場合、サブフレーム期間全体が実際に表示を行う期間となるので、サブフレーム期間の長さを、SF1 : SF2 : SF3 : ... : SF(n-1) : SFn = 2^0 : 2^{-1} : 2^{-2} : \dots : 2^{-(n-2)} : 2^{-(n-1)}となるように設定する。上記構成により、アドレス期間を発光させない駆動方法に比べて、高い輝度の画像が得られる。

【0087】上述したように、表示用発光素子が発光又は非発光状態になることで画像が表示部に表示されるのと同時に、センサ用発光素子も表示用発光素子と同じく発光又は非発光状態になる。

【0088】次にセンサ部106において、受光ダイオード136がセンサ用発光素子132の輝度を検知する仕組みについて説明する。

【0089】センサ用画素104が有するリセット用TFT134とバッファ用TFT135は、どちらか一方がnチャネル型TFTで、残りの一方がpチャネル型TFTであることが望ましい。

【0090】まずリセット信号線RLに入力されたリセット信号によって、リセット用TFT134がオンの状態になる。よってセンサ用電源線VBの基準電位がバッファ用TFT135のゲート電極に与えられる。そしてバッファ用TFT135のソース領域はセンサ出力配線FLを介して定電流電源に接続されており、バッファ用TFT135のソース領域とゲート電極の電位差 $V_{GS}$ は常に一定である。よってバッファ用TFT135のソース領域は、基準電位から $V_{GS}$ を差し引いた電位に保たれる。なお本明細書では、リセット用TFT134がオンの状態である期間をリセット期間と呼ぶ。

【0091】次にリセット信号線RLに入力されたリセット信号の電位が変化して、リセット用TFT134がオフの状態になる。よってセンサ用電源線VBの基準電位は、バッファ用TFT135のゲート電極に与えられない。なお、リセット用TFT134がオフの状態にある期間を、本明細書ではサンプル期間と呼ぶ。

【0092】デジタル方式で駆動する発光装置の場合、サンプル期間はアドレス期間Taよりも長く、なおかつ発光素子132が発光しているステイン期間Tsと重なっている。

【0093】受光ダイオード136にセンサ用発光素子132の光が照射されることで、受光ダイオード136に電流が流れる。そのため、リセット期間において一定だったバッファ用TFT135のゲート電極の電位は、サンプル期間において変化し、その電位の大きさは受光ダイオード136に流れる電流の大きさによって変わる。

【0094】受光ダイオード136に流れる電流は、受光ダイオード136に照射される光の強さに比例する。つまりセンサ用発光素子132の輝度が高いときと低いときとでは、輝度の高いときの方が、受光ダイオード136により大きな電流が流れることになる。よって、センサ用発光素子132の輝度が高いときの方が、輝度の低いときに比べて、バッファ用TFT135のゲート電極の電位は大きく変化する。

【0095】バッファ用TFT135のソース領域とゲート電極の電位差 $V_{GS}$ は常に一定であるので、バッファ用TFT135のソース領域は、バッファ用TFT13

5のゲート電極の電位から $V_{GS}$ を差し引いた電位に保たれる。そのためバッファ用TFT135のゲート電極の電位が変化すると、それに伴ってバッファ用TFT135のソース領域の電位も変化する。

【0096】バッファ用TFT135のソース領域の電位はセンサ出力配線FLに与えられ、センサ出力信号として補正回路に入力される。

【0097】図6に補正回路201のブロック図を示す。補正回路201は表示部101又はセンサ部106と同じ基板上に設けられていても良く、またICチップ上に設けてFPC等によりセンサ部106と接続しても良い。

【0098】補正回路201はA/D変換回路202、演算回路203、補正メモリ204、D/A変換回路205を有している。なお、図6には補正メモリ204が演算回路203の一部である場合の構成を示したが、補正メモリ204が演算回路203と別個に設けられても良い。

【0099】センサ出力配線FLからセンサ出力信号がA/D変換回路202に入力され、デジタルのセンサ出力信号に変換されて出力される。A/D変換回路202から出力されたデジタルのセンサ出力信号は、演算回路203に入力される。

【0100】補正メモリ204には、センサ用発光素子132が理想の輝度を有しているときに、演算回路203に入力されるデジタルのセンサ出力信号のデータ（補正基準データ）が記憶されている。

【0101】演算回路203は、実際に演算回路203に入力されたデジタルのセンサ出力信号と、補正メモリ204に記憶されている補正基準データとを比較する。そして比較した実際のセンサ出力信号と補正基準データとの差から、表示用発光素子142及びセンサ用発光素子132が理想の輝度を得るために必要な電源供給線Vの電位（電源電位）の高さを算出する。そして、演算回路203は、その電源電位の高さの情報を有するデジタルの補正信号をD/A変換回路205に入力する。

【0102】D/A変換回路205に入力されたデジタルの補正信号は、アナログに変換され、発光素子用電源206に入力される。発光素子用電源206は、入力されたアナログの補正信号によって定められた高さの電源電位を、電源供給線（V1～Vx）に与える。発光素子の輝度が低下した場合には、それを補うように電源供給線の電源電位を調整し、輝度を向上させるように補正が働く。

【0103】なおRGBに対応する3種類の発光素子を用いた発光装置の場合、補正回路201及び発光素子用電源206は補正したい色ごとに設ける必要がある。つまりRGBそれぞれの色について補正を行う場合、補正回路201及び発光素子用電源206はそれぞれ3つづつ必要となる。

【0104】また、発光の色が白色、青色、青緑色等の単色である発光素子を用いた発光装置の場合、補正回路201及び発光素子用電源206は1つづつ設けても良いし、補正したい色ごとに設けても良い。有機化合物層は、有機化合物層に照射する光の波長によっても劣化の速度が異なる。そのため、白色発光の発光素子とカラー・フィルターとを用いた発光装置の場合、補正したい色ごとに補正回路201及び発光素子用電源206を設けることで、より正確に各色に対応する発光素子の輝度を補正することができ、より鮮明で、なおかつ所望の色の画像を表示することができる。

【0105】本発明は上記構成によって、発光装置において有機化合物層が劣化しても、表示用発光素子142及びセンサ用発光素子132が理想の輝度を有することができ、鮮明でなおかつ所望のカラー表示を行うことが可能になる。

【0106】なお本実施の形態では、センサ部はR GBそれぞれの色に対応したセンサ用画素を1つづつ有していたが、本発明はこれに限定されない。各色に対応したセンサ用画素は複数存在していても良い。

#### 【0107】

【実施例】以下に、本発明の実施例について説明する。

【0108】(実施例1) 本実施例では、アナログ方式で駆動する本発明の発光装置について、図7～図9を用いて説明する。

【0109】図7に、本発明の半導体表示装置の一部である発光装置の上面図を示す。本実施例では、カラー表示の発光装置について説明するが、本発明の発光装置はカラー表示だけではなく、モノクロ表示を行うことも可能である。

【0110】表示部301、ソース信号線駆動回路302、ゲート信号線駆動回路303、センサ部306が図7に示すように設けられている。ソース信号線駆動回路302はシフトレジスタ302a、レベルシフト302b、サンプリング回路302cを有している。

【0111】センサ部306は、R GBにそれぞれ対応したセンサ用画素304(Rセンサ用画素304a、Gセンサ用画素304b、Bセンサ用画素304c)を有している。なお本実施例では、R GBに対応した三種類の発光素子を用いたカラー化表示方式の発光装置について示しているが、本実施例はこれに限定されない。白色発光の発光素子を用いたカラー化表示方式を用いることも可能である。また本実施例では、センサ部306がR GBにそれぞれ対応した3つのセンサ用画素を有しているが、本発明はこれに限定されない。R GBのうち、1つ又は2つの色に対応するセンサ用画素のみを設けるようにしても良い。

【0112】表示部301及びセンサ部306の詳しい構成は、デジタル方式で駆動する場合と同じなので図2を参照する。なお、図7の表示部301、センサ部30

10

6、Rセンサ用画素304a、Gセンサ用画素304b、Bセンサ用画素304cは、それぞれ図2の表示部101、センサ部106、Rセンサ用画素104a、Gセンサ用画素104b、Bセンサ用画素104cに相当する。

【0113】なお本実施例では、センサ部と表示部と同じ基板上に設けているが、本発明はこれに限定されない。センサ部と表示部を異なる基板上に設け、FPC等で接続する構成にしても良い。

【0114】表示部301は複数の表示用画素を有している。なお本実施例の表示用画素は、図2で示すところの表示用画素105に相当する。表示用画素は、ソース信号線(S1～Sx)のいずれか1つと、電源供給線(V1～Vx)のいずれか1つと、ゲート信号線(G1～Gy)のいずれか1つとを有している。そして表示用画素は、Rの表示を行う表示用画素と、Gの表示を行う表示用画素と、Bの表示を行う表示用画素とがある。

【0115】Rの表示を行う任意に選ばれた表示用画素(p, q)は、ソース信号線Sp(pは1～xの任意の数)、電源供給線Vp、ゲート信号線Gq(qは1～yの任意の数)を含んでいる。そしてRセンサ用画素304aは、表示用画素(p, q)と同じく、ソース信号線Sp、電源供給線Vp、ゲート信号線Gqを含んでいる。

【0116】また、Gセンサ用画素304bも同様に、任意に選ばれたGの表示を行う表示用画素が含んでいるのと同じソース信号線、電源供給線、ゲート信号線を含んでいる。また、Bセンサ用画素304cも同様に、任意に選ばれたBの表示を行う表示用画素が含んでいるのと同じソース信号線、電源供給線、ゲート信号線を含んでいる。

【0117】表示用画素とセンサ用画素304の構成は、デジタル方式で駆動する場合の図3及び図4と同じであるので、説明は実施の形態を参照する。

【0118】次に本実施例の発光装置の駆動方法について説明する。

【0119】図7を参照する。ソース信号線駆動回路302において、シフトレジスタ302aにクロック信号(CLK)およびスタートパルス(SP)が入力される。シフトレジスタ302aは、これらのクロック信号(CLK)およびスタートパルス(SP)に基づきタイミング信号を順に発生させ、後段の回路へタイミング信号を順次供給する。

【0120】シフトレジスタ302aからのタイミング信号は、レベルシフト302bにおいて電圧の振幅を大きくされ、サンプリング回路302cに入力される。そしてタイミング信号に同期して、サンプリング回路302cが有するアナログスイッチによってアナログの画像情報を有する信号(アナログビデオ信号)がサンプリングされ、対応するソース信号線に入力される。

50

【0121】なおソース信号線駆動回路302は、バッファを有していても良い。タイミング信号が供給される配線には、多くの回路あるいは素子が接続されているために負荷容量（寄生容量）が大きい。この負荷容量が大きいために生ずるタイミング信号の立ち上がりまたは立ち下がりの”鈍り”を防ぐためには、バッファが有効である。

【0122】一方、ゲート信号線駆動回路303は、それぞれシフトレジスタ、バッファ（いずれも図示せず）を有している。また場合によっては、ゲート信号線駆動回路303が、シフトレジスタ、バッファの他にレベルシフトを有していても良い。

【0123】ゲート信号線駆動回路303において、シフトレジスタ（図示せず）からのタイミング信号がバッファ（図示せず）に供給され、対応するゲート信号線（走査線とも呼ぶ）に供給される。ゲート信号線には、1ライン分のスイッチング用TFTのゲート電極が接続されており、1ライン分全てのスイッチング用TFTを同時にONにしなくてはならないので、バッファは大きな電流を流すことが可能なものが用いられる。

【0124】なおソース信号線駆動回路302とゲート信号線駆動回路303の数、構成及びその駆動方法は、本実施例で示した構成に限定されない。

【0125】次に本発明の発光装置をアナログ方式で駆動させた場合のタイミングチャートを図8に示す。1つのゲート信号線がゲート信号によって選択されてから、その次に別のゲート信号線が選択されるまでの期間を1ライン期間（L）と呼ぶ。また1つの画像が表示されてから次の画像が表示されるまでの期間が1フレーム期間（F）に相当する。ゲート信号線がy本ある場合、1フレーム期間中にy個のライン期間（L1～Ly）が設けられる。

【0126】まず電源供給線（V1～Vx）は所定の電源電位に保たれている。そして対向電極の電位も所定の電位に保たれている。対向電極の電位は、電源電位が画素電極に与えられたとき発光素子が発光する程度に、電源電位との間に電位差を有している。

【0127】第1のライン期間（L1）においてゲート信号線G1にはゲート信号線駆動回路303から選択信号が入力される。そして、ソース信号線（S1～Sx）に順にサンプリングされたアナログビデオ信号が入力される。ゲート信号線G1に接続された全てのスイッチング用TFTは選択信号によってONの状態になるので、ソース信号線に入力されたアナログビデオ信号は、スイッチング用TFTを介して電流制御用TFTのゲート電極に入力される。

【0128】電流制御用TFTのチャネル形成領域を流れる電流の量は、そのゲート電極に入力される信号の電位の高さ（電圧）によって制御される。よって、発光素子の画素電極の電位の高さは、電流制御用TFTのゲー

ト電極に入力されたアナログビデオ信号の電位の高さによって決まる。そして発光素子はアナログビデオ信号の電位に制御されて発光する。

【0129】上述した動作を繰り返し、にソース信号線（S1～Sx）へのアナログビデオ信号の入力が終了すると、第1のライン期間（L1）が終了する。なお、ソース信号線（S1～Sx）へのアナログビデオ信号の入力が終了するまでの期間と水平帰線期間とを合わせて1つのライン期間としても良い。そして次に第2のライン期間（L2）となりゲート信号線G2に選択信号が入力される。そして第1のライン期間（L1）と同様にソース信号線（S1～Sx）に順にアナログビデオ信号が入力される。

【0130】そして全てのゲート信号線（G1～Gy）に選択信号が入力されると、全てのライン期間（L1～Ly）が終了する。全てのライン期間（L1～Ly）が終了すると、1フレーム期間が終了する。1フレーム期間中において全ての画素が表示を行い、1つの画像が形成される。なお全てのライン期間（L1～Ly）と垂直帰線期間とを合わせて1フレーム期間としても良い。

【0131】以上のように、ソース信号線に入力されるアナログビデオ信号の電位によって発光素子の輝度が制御され、その輝度の制御によって階調表示がなされる。

【0132】次に、センサ部306から出力されるセンサ出力信号によって、表示用発光素子及びセンサ用発光素子の輝度がどのように補正されるかについて、図9を用いて説明する。なお、図7に示したセンサ用画素において、受光ダイオードがセンサ用発光素子の輝度を検知し、センサ出力信号がセンサ出力配線に入力されるまでの過程は、実施の形態で示したデジタル駆動の発光装置の場合と同じなので、説明は省略する。

【0133】サンプル期間において、受光ダイオードで検知されたセンサ用発光素子の輝度の情報を有するセンサ出力信号は、センサ出力配線FLを介してビデオ信号補正回路に入力される。

【0134】図9にビデオ信号補正回路401のプロック図を示す。ビデオ信号補正回路401は表示部301又はセンサ部306と同じ基板上に設けても良く、またICチップ上に設けてFPC等によりセンサ部306と接続していくても良い。

【0135】ビデオ信号補正回路401はA/D変換回路402、演算回路403、補正メモリ404、D/A変換回路405を有している。なお、図9には補正メモリ404が演算回路403の一部である場合の構成を示したが、補正メモリ404が演算回路403と別個に設けられていても良い。

【0136】シグナルジェネレータ406はデジタルの画像情報を有する信号（デジタルビデオ信号）を生成し、演算回路403に入力している。なお、シグナルジェネレータ406から出力される画像情報を有する信号

(ビデオ信号)がアナログだった場合、A/D変換回路によってデジタルのビデオ信号に変換してから、演算回路403に入力するようとする。

【0137】センサ出力配線FLからセンサ出力信号がA/D変換回路402に入力され、デジタルのセンサ出力信号に変換されて出力される。A/D変換回路402から出力されたデジタルのセンサ出力信号は、演算回路403に入力される。

【0138】補正メモリ404には、表示用発光素子及びセンサ用発光素子が理想の輝度を有しているときに、演算回路403に入力されるデジタルのセンサ出力信号のデータ(補正基準データ)が記憶されている。

【0139】演算回路403は、実際に演算回路403に入力されたデジタルのセンサ出力信号と、補正メモリ404に記憶されている補正基準データとを比較する。そして比較した実際のセンサ出力信号と補正基準データとの差をもとに、シグナルジェネレータ406から演算回路403に入力されたデジタルビデオ信号を補正する。なおこの時、補正後のデジタルビデオ信号は、アナログに変換された際に表示用発光素子及びセンサ用発光素子が理想の輝度を得るために必要な電位を有していることが重要である。

【0140】なお演算回路403には、各色に対応したセンサ出力信号が入力されている。例えば本実施例の場合、Rセンサ用画素304aと、Gセンサ用画素304bと、Bセンサ用画素304cとからそれぞれ出力されている3つのセンサ出力信号が、演算回路403に入力されている。演算回路403では、各色に対応する画素(表示用画素及びセンサ用画素)に所望の高さの電位を有するアナログビデオ信号がサンプリングされて入力されるように、デジタルビデオ信号を補正する。

【0141】次に演算回路403から、補正後のデジタルビデオ信号がD/A変換回路405に入力する。D/A変換回路405に入力された補正後のデジタルビデオ信号は、アナログに変換され、アナログビデオ信号としてソース信号線駆動回路302のサンプリング回路302cに入力される。アナログビデオ信号は、表示用発光素子及びセンサ用発光素子が理想の輝度を得るために必要な電位を有している。

【0142】本発明は上記構成によって、発光装置において有機化合物層が劣化しても、表示用発光素子及びセンサ用発光素子が理想の輝度を有することができ、鮮明で所望のカラー表示を行うことが可能になる。

【0143】なお本実施の形態では、センサ部はRGBそれぞれの色に対応したセンサ用画素を1つづつ有していたが、本発明はこれに限定されない。各色に対応したセンサ用画素は複数存在していても良い。

【0144】また本実施例のアナログ駆動の発光装置では、表示部に入力されるアナログビデオ信号の電位をビデオ信号補正回路において補正することで、発光素子の

輝度を補正している。しかし本発明はこれに限定されない。ビデオ信号補正回路においてアナログビデオ信号の電位を補正するのに加えて、デジタル駆動の発光装置と同様に、電源電位を補正する補正回路を設けても良い。

【0145】(実施例2)本発明を用いた発光装置の作製方法について、図10～図13を用いて説明する。ここでは、センサ部が有するTFTを作製する方法について説明するが、表示部が有するTFTについても同様に作製することが可能である。

【0146】まず、図10(A)に示すように、ガラス基板500上に下地膜501を300nmの厚さに形成する。本実施例では下地膜501として窒化酸化珪素膜を積層して用いる。この時、ガラス基板500に接する方の窒素濃度を10～25wt%としておくと良い。また、下地膜501に放熱効果を持たせることは有効であり、 DLC(ダイヤモンドライカーボン)膜を設けても良い。

【0147】次に下地膜501の上に50nmの厚さの非晶質珪素膜(図示せず)を公知の成膜法で形成する。なお、非晶質珪素膜に限定する必要はなく、非晶質構造を含む半導体膜(微結晶半導体膜を含む)であれば良い。さらに非晶質シリコンゲルマニウムなどの非晶質構造を含む化合物半導体膜でも良い。また、膜厚は20～100nmの厚さであれば良い。

【0148】そして、公知の技術により非晶質珪素膜を結晶化し、結晶質珪素膜(多結晶シリコン膜若しくはポリシリコン膜ともいう)502を形成する。公知の結晶化方法としては、電熱炉を使用した熱結晶化方法、レーザー光を用いたレーザーアニール結晶化法、赤外光を用いたランプアニール結晶化法がある。本実施例では、XeClガスを用いたエキシマレーザー光を用いて結晶化する。

【0149】なお、本実施例では線状に加工したパルス発振型のエキシマレーザー光を用いるが、矩形であっても良いし、連続発振型のアルゴンレーザー光や連続発振型のエキシマレーザー光を用いることもできる。

【0150】また、本実施例では結晶質珪素膜をTFTの活性層として用いるが、非晶質珪素膜を活性層として用いることも可能である。

【0151】なお、オフ電流を低減する必要のあるスイッチング用TFTの活性層を非晶質珪素膜で形成し、電流制御用TFTの活性層を結晶質珪素膜で形成することは有効である。非晶質珪素膜はキャリア移動度が低いため電流を流しにくくオフ電流が流れにくい。即ち、電流を流しにくい非晶質珪素膜と電流を流しやすい結晶質珪素膜の両者の利点を生かすことができる。

【0152】次に、図10(B)に示すように、結晶質珪素膜502上に酸化珪素膜でなる保護膜503を130nmの厚さに形成する。この厚さは100～200nm(好ましくは130～170nm)の範囲で選べば良

い。また、珪素を含む絶縁膜であれば他の膜でも良い。この保護膜 503 は不純物を添加する際に結晶質珪素膜が直接プラズマに曝されないようにするために、微妙な濃度制御を可能にするために設ける。

【0153】そして、その上にレジストマスク 504a、504b を形成し、保護膜 503 を介して n 型を付与する不純物元素（以下、n 型不純物元素という）を添加する。なお、n 型不純物元素としては、代表的には周期表の 15 族に属する元素、典型的にはリン又は砒素を用いることができる。なお、本実施例ではフォスフィン（PH<sub>3</sub>）を質量分離しないでプラズマ励起したプラズマドーピング法を用い、リンを  $1 \times 10^{18}$  atoms/cm<sup>3</sup> の濃度で添加する。勿論、質量分離を行なうイオンインプランテーション法を用いても良い。

【0154】この工程により形成される n 型不純物領域（b）505 には、n 型不純物元素が  $2 \times 10^{16} \sim 5 \times 10^{19}$  atoms/cm<sup>3</sup>（代表的には  $5 \times 10^{17} \sim 5 \times 10^{18}$  atoms/cm<sup>3</sup>）の濃度で含まれるようにドーザ量を調節する。

【0155】次に、図 10（C）に示すように、保護膜 503、レジストマスク 504a、504b を除去し、添加した n 型不純物元素の活性化を行う。活性化手段は公知の技術を用いれば良いが、本実施例ではエキシマレーザー光の照射（レーザーアニール）により活性化する。勿論、パルス発振型でも連続発振型でも良いし、エキシマレーザー光に限定する必要はない。但し、添加された不純物元素の活性化が目的であるので、結晶質珪素膜が溶融しない程度のエネルギーで照射することが好ましい。なお、保護膜 503 をつけたままレーザー光を照射しても良い。

【0156】なお、このレーザー光による不純物元素の活性化に際して、熱処理（ファーネスアニール）による活性化を併用しても構わない。熱処理による活性化を行う場合は、基板の耐熱性を考慮して 450 ~ 550 程度の熱処理を行えば良い。

【0157】この工程により n 型不純物領域（b）505 の端部、即ち、n 型不純物領域（b）505 の周囲に存在する n 型不純物元素を添加していない領域との境界部（接合部）が明確になる。このことは、後に TFT が完成した時点において、LDD 領域とチャネル形成領域とが非常に良好な接合部を形成しうることを意味する。

【0158】次に、図 10（D）に示すように、結晶質珪素膜の不要な部分を除去して、島状の半導体膜（以下、活性層という）506 ~ 509 を形成する。

【0159】次に、図 10（E）に示すように、活性層 506 ~ 509 を覆ってゲート絶縁膜 510 を形成する。ゲート絶縁膜 510 としては、10 ~ 200 nm、好ましくは 50 ~ 150 nm の厚さの珪素を含む絶縁膜を用いれば良い。これは単層構造でも積層構造でも良い。本実施例では 110 nm 厚の窒化酸化珪素膜を用い

る。

【0160】次に、200 ~ 400 nm 厚の導電膜を形成し、パターニングしてゲート電極 511 ~ 515 を形成する。なお、本実施例ではゲート電極と、ゲート電極に電気的に接続された引き回しのための配線（以下、ゲート配線という）とを別の材料で形成する。具体的にはゲート電極よりも低抵抗な材料をゲート配線として用いる。これは、ゲート電極としては微細加工が可能な材料を用い、ゲート配線には微細加工はできなくとも配線抵抗が小さい材料を用いるためである。勿論、ゲート電極とゲート配線とを同一材料で形成してしまって構わない。

【0161】また、ゲート電極は单層の導電膜で形成しても良いが、必要に応じて二層、三層といった積層膜とすることが好ましい。ゲート電極の材料としては公知のあらゆる導電膜を用いることができる。ただし、上述のように微細加工が可能、具体的には 2 μm 以下の線幅にパターニング可能な材料が好ましい。

【0162】代表的には、タンタル（Ta）、チタン（Ti）、モリブデン（Mo）、タングステン（W）、クロム（Cr）、シリコン（Si）から選ばれた元素でなる膜、または前記元素の窒化物膜（代表的には窒化タンタル膜、窒化タングステン膜、窒化チタン膜）、または前記元素を組み合わせた合金膜（代表的には Mo-W 合金、Mo-Ta 合金）、または前記元素のシリサイド膜（代表的にはタングステンシリサイド膜、チタンシリサイド膜）を用いることができる。勿論、单層で用いても積層して用いても良い。

【0163】本実施例では、30 nm 厚の窒化タングステン（WN）膜と、370 nm 厚のタングステン（W）膜とでなる積層膜を用いる。これはスパッタ法で形成すれば良い。また、スパッタガスとして Xe、Ne 等の不活性ガスを添加すると応力による膜はがれを防止することができる。

【0164】またこの時、ゲート電極 511 は n 型不純物領域（b）505 の一部とゲート絶縁膜 510 を介して重なるように形成する。この重なった部分が後にゲート電極と重なった LDD 領域となる。（図 10（E））

【0165】次に、図 11（A）に示すように、ゲート電極 511 ~ 515 をマスクとして自己整合的に n 型不純物元素（本実施例ではリン）を添加する。こうして形成される n 型不純物領域（c）516 ~ 523 には n 型不純物領域（b）505 の 1/2 ~ 1/10（代表的には 1/3 ~ 1/4）の濃度でリンが添加されるように調節する。具体的には、 $1 \times 10^{16} \sim 5 \times 10^{18}$  atoms/cm<sup>3</sup>（代表的には  $3 \times 10^{17} \sim 3 \times 10^{18}$  atoms/cm<sup>3</sup>）の濃度が好ましい。

【0166】次に、図 11（B）に示すように、ゲート電極 512 ~ 515 等を覆う形でレジストマスク 524a ~ 524d を形成し、n 型不純物元素（本実施例ではリ

ン)を添加して高濃度にリンを含むn型不純物領域(a)525~529を形成する。ここでもフォスフィン(PH<sub>3</sub>)を用いたイオンドープ法で行い、この領域のリンの濃度は $1 \times 10^{20} \sim 1 \times 10^{21}$ atoms/cm<sup>3</sup>(代表的には $2 \times 10^{20} \sim 5 \times 10^{21}$ atoms/cm<sup>3</sup>)となるよう調節する。

【0167】この工程によってnチャネル型TFTのソース領域若しくはドレイン領域が形成されるが、スイッチング用TFTでは、図11(A)の工程で形成したn型不純物領域(c)519~521の一部を残す。この残された領域が、スイッチング用TFTのLDD領域となる。

【0168】次に、図11(C)に示すように、レジストマスク524a~524dを除去し、新たにレジストマスク530a、530bを形成する。そして、p型不純物元素(本実施例ではボロン)を添加し、高濃度にボロンを含むp型不純物領域531~534を形成する。ここではジボラン(B<sub>2</sub>H<sub>6</sub>)を用いたイオンドープ法により $3 \times 10^{20} \sim 3 \times 10^{21}$ atoms/cm<sup>3</sup>(代表的には $5 \times 10^{20} \sim 1 \times 10^{21}$ atoms/cm<sup>3</sup>)濃度となるようにボロンを添加する。

【0169】なお、p型不純物領域531~534には既に $1 \times 10^{20} \sim 1 \times 10^{21}$ atoms/cm<sup>3</sup>の濃度でリンが添加されているが、ここで添加されるボロンはその少なくとも3倍以上の濃度で添加される。そのため、予め形成されていたn型の不純物領域は完全にp型に反転し、p型の不純物領域として機能する。

【0170】次に、レジストマスク530a、530bを除去した後、それぞれの濃度で添加されたn型またはp型不純物元素を活性化する。活性化手段としては、ファンネスアニール法、レーザーアニール法、またはランブアニール法で行うことができる。本実施例では電熱炉において窒素雰囲気中、550℃、4時間の熱処理を行う。

【0171】このとき雰囲気中の酸素を極力排除することが重要である。なぜならば酸素が少しでも存在していると露呈したゲート電極の表面が酸化され、抵抗の増加を招くと共に後にオーミックコンタクトを取りにくくなるからである。従って、上記活性化工程における処理雰囲気中の酸素濃度は1ppm以下、好ましくは0.1ppm以下とすることが望ましい。

【0172】次に、活性化工程が終了したら300nm厚のゲート配線(ゲート信号線)535を形成する。ゲート配線535の材料としては、アルミニウム(A1)又は銅(Cu)を主成分(組成として50~100%を占める。)とする金属膜を用いれば良い。ゲート配線535は、スイッチング用TFTのゲート電極513、514を電気的に接続するように形成する。(図11(D))

【0173】このような構造とすることでゲート配線の

配線抵抗を非常に小さくすることができるため、面積の大きい画像表示領域(表示部)を形成することができる。即ち、画面の大きさが対角10インチ以上(さらには30インチ以上)の発光装置を実現する上で、本実施例の画素構造は極めて有効である。

【0174】次に、図12(A)に示すように、第1層間絶縁膜537を形成する。第1層間絶縁膜537としては、珪素を含む絶縁膜を単層で用いるか、その中に組み合わせた積層膜を用いれば良い。また、膜厚は400nm~1.5μmとすれば良い。本実施例では、200nm厚の窒化酸化珪素膜の上に800nm厚の酸化珪素膜を積層した構造とする。

【0175】さらに、3~100%の水素を含む雰囲気中で、300~450℃で1~12時間の熱処理を行い水素化処理を行う。この工程は熱的に励起された水素により半導体膜の不対結合手を水素終端する工程である。水素化の他の手段として、プラズマ水素化(プラズマにより励起された水素を用いる)を行っても良い。

【0176】なお、水素化処理は第1層間絶縁膜537を形成する間に入れても良い。即ち、200nm厚の窒化酸化珪素膜を形成した後で上記のように水素化処理を行い、その後で残り800nm厚の酸化珪素膜を形成しても構わない。

【0177】次に、第1層間絶縁膜537に対してコンタクトホールを形成し、ソース配線538~541と、ドレイン配線542~545を形成する。なお、本実施例ではこの電極を、Ti膜を100nm、Tiを含むアルミニウム膜を300nm、Ti膜150nmをスパッタ法で連続形成した3層構造の積層膜とする。勿論、他の導電膜でも良い。

【0178】次に、図12(B)に示すように50~500nm(代表的には200~300nm)の厚さで第1パッシベーション膜547を形成する。本実施例では第1パッシベーション膜547として300nm厚の窒化酸化珪素膜を用いる。これは窒化珪素膜で代用しても良い。なお、窒化酸化珪素膜の形成に先立ってH<sub>2</sub>、NH<sub>3</sub>等水素を含むガスを用いてプラズマ処理を行うことは有効である。この前処理により励起された水素が第1層間絶縁膜537に供給され、熱処理を行うことで、第1パッシベーション膜547の膜質が改善される。それと同時に、第1層間絶縁膜537に添加された水素が下層側に拡散するため、効果的に活性層を水素化することができる。

【0179】次に、有機樹脂からなる第2層間絶縁膜548を形成する。有機樹脂としてはポリイミド、ポリアミド、アクリル、BCB(ベンゾシクロブテン)等を使用することができる。特に、第2層間絶縁膜548は平坦化の意味合いが強いので、平坦性に優れたアクリルが好ましい。本実施例ではTFTによって形成される段差を十分に平坦化しうる膜厚でアクリル膜を形成する。好

ましくは $1 \sim 5 \mu\text{m}$ (さらに好ましくは $2 \sim 4 \mu\text{m}$ )とすれば良い。(図12(B))

【0180】次に、第2層間絶縁膜548及び第1パッセーション膜547にドレイン配線543に達するコンタクトホールを形成し、ドレイン配線543に接するように受光ダイオード(光電変換素子)のカソード電極549を形成する。本実施例では、この金属膜にスパッタ法によるアルミニウムを用いたが、その他の金属、例えばチタン、タンタル、タングステン、銅を用いることができる。また、チタン、アルミニウム、チタンでなる積層膜を用いてもよい。

【0181】次に、水素を含有する非晶質珪素膜を基板全面に成膜した後にパターニングし、光電変換層550を形成する。次に、基板全面に透明導電膜を形成する。

本実施例では透明導電膜として厚さ $200 \text{ nm}$ のITOをスパッタ法で成膜する。透明導電膜をパターニングし、アノード電極551を形成する。(図12(C))

【0182】次に、図13(A)に示すように第3層間絶縁膜553を形成する。第3層間絶縁膜553として、ポリイミド、ポリアミド、ポリイミドアミド、アクリル等の樹脂を用いることで、平坦な表面を得ることができる。本実施例では、第3層間絶縁膜553として厚さ $0.7 \mu\text{m}$ のポリイミド膜を基板全面に形成した。

【0183】次に、第3層間絶縁膜553、第2層間絶縁膜548及び第1パッセーション膜547に、ドレイン配線545に達するコンタクトホールを形成し、画素電極555を形成する。また第3層間絶縁膜553に、アノード電極551に達するコンタクトホールを形成し、センサ用配線554を形成する。本実施例では酸化インジウム・スズ(ITO)膜を $110 \text{ nm}$ の厚さに形成し、パターニングを行ってセンサ用配線554及び画素電極555を同時に形成する。また、酸化インジウムに $2 \sim 20\%$ の酸化亜鉛(ZnO)を混合した透明導電膜を用いても良い。この画素電極555が発光素子の陽極となる。

【0184】次に、樹脂材料でなるバンク556を形成する。バンク556は $1 \sim 2 \mu\text{m}$ 厚のアクリル膜またはポリイミド膜をパターニングして形成すれば良い。このバンク556は画素と画素との間にストライプ状に形成される。バンク556はソース配線540上に沿って形成しても良いし、ゲート配線535上に沿って形成しても良い。なおバンク556を形成している樹脂材料に顔料等を混ぜ、バンク556を遮蔽膜として用いても良い。

【0185】次に、有機化合物層557及び陰極(MgAg電極)558を、真空蒸着法を用いて大気解放しないで連続形成する。なお、有機化合物層557の膜厚は $800 \sim 2000 \text{ nm}$ (典型的には $100 \sim 120 \text{ nm}$ )、陰極558の厚さは $180 \sim 300 \text{ nm}$ (典型的には $200 \sim 250 \text{ nm}$ )とすれば良い。なお、本実施

10

例では一画素しか図示されていないが、このとき同時に赤色に発光する有機化合物層、緑色に発光する有機化合物層及び青色に発光する有機化合物層が形成される。

【0186】この工程では、赤色に対応する画素、緑色に対応する画素及び青色に対応する画素に対して順次有機化合物層557を形成する。但し、有機化合物層557は溶液に対する耐性に乏しいためフォトリソグラフィ技術を用いずに各色個別に形成しなくてはならない。そこでメタルマスクを用いて所望の画素以外を隠し、必要箇所だけ選択的に有機化合物層557を形成するのが好みしい。

【0187】即ち、まず赤色に対応する画素以外を全て隠すマスクをセットし、そのマスクを用いて赤色発光の有機化合物層を選択的に形成する。次いで、緑色に対応する画素以外を全て隠すマスクをセットし、そのマスクを用いて緑色発光の有機化合物層を選択的に形成する。次いで、同様に青色に対応する画素以外を全て隠すマスクをセットし、そのマスクを用いて青色発光の有機化合物層を選択的に形成する。なお、ここでは全て異なるマスクを用いるように記載しているが、同じマスクを使いまわしても構わない。また、全画素に有機化合物層を形成するまで真空を破らずに処理するのが好みしい。

【0188】なお、本実施例では有機化合物層557を発光層のみからなる単層構造とするが、有機化合物層は発光層の他に正孔輸送層、正孔注入層、電子輸送層、電子注入層等を有していても構わない。このように組み合わせは既に様々な例が報告されており、そのいずれの構成を用いても構わない。有機化合物層557としては公知の材料を用いることができる。公知の材料としては、発光素子駆動電圧を考慮すると有機材料を用いるのが好みしい。

【0189】次に陰極558を形成する。本実施例では発光素子の陰極としてMgAg電極を用いた例を示すが、公知の他の材料を用いることが可能である。

【0190】こうして図13(B)に示すような構造のアクティブマトリクス基板が完成する。なお、バンク556を形成した後、陰極558を形成するまでの工程をマルチチャンバー方式(またはインライン方式)の薄膜形成装置を用いて、大気開放せずに連続的に処理しても良い。

【0191】なお本実施例ではセンサ部が有するTFTの作製工程について説明したが、表示部が有するTFT及び駆動回路のTFTも同時に基板上に形成しても良い。

【0192】本実施例の場合、図13(B)に示すように、nチャネル型TFTであるバッファ用TFT570は極力動作速度を落とさないようにホットキャリア注入を低減させる構造になっている。バッファ用TFT570の活性層は、ソース領域580、ドレイン領域581、LDD領域582及びチャネル形成領域583を含

40

50

み、LDD領域582はゲート絶縁膜510を介してゲート電極511と重なっている。

【0193】ドレイン領域側のみにLDD領域を形成しているのは、動作速度を落とさないための配慮である。また、このバッファ用TFT570はオフ電流値をあまり気にする必要はなく、それよりも動作速度を重視した方が良い。従って、LDD領域582は完全にゲート電極511に重ねてしまい、極力抵抗成分を少なくすることが望ましい。即ち、いわゆるオフセットはなくした方がよい。

【0194】また、pチャネル型TFTであるリセット用TFT571及び電流制御用TFT573は、ホットキャリア注入による劣化が殆ど気にならないので、特にLDD領域を設けなくても良い。勿論、nチャネル型TFTと同様にLDD領域を設け、ホットキャリア対策を講じることも可能である。

【0195】また本実施例において、スイッチング用TFT572の活性層は、ソース領域590、ドレイン領域591、LDD領域592～595、チャネル形成領域596、597及び分離領域598を含んでいる。LDD領域592～595はゲート絶縁膜510を介してゲート電極513、514と重ならないように設ける。このような構造はオフ電流を低減する上で非常に効果的である。

【0196】また、スイッチング用TFT572はダブルゲート構造としており、ダブルゲート構造とすることで実質的に二つのTFTが直列された構造となり、オフ電流値を低減することができるという利点がある。なお、本実施例ではダブルゲート構造としているが、シングルゲート構造でも構わないし、トリプルゲート構造やそれ以上のゲート本数を持つマルチゲート構造でも構わない。

【0197】なお、実際には図13(B)まで完成したら、さらに外気に曝されないように気密性が高く、脱ガスの少ない保護フィルム(ラミネートフィルム、紫外線硬化樹脂フィルム等)や透光性のシーリング材でパッケージング(封入)することが好ましい。その際、シーリング材の内部を不活性雰囲気にしたり、内部に吸湿性材料(例えば酸化バリウム)を配置したりすると発光素子の信頼性が向上する。

【0198】また、パッケージング等の処理により気密性を高めたら、基板上に形成された素子又は回路から引き回された端子と外部信号端子とを接続するためのコネクター(フレキシブルプリントサーチット:FPC)を取り付けて製品として完成する。このような出荷できるまでした状態を本明細書中では発光装置(表示用モジュール)という。

【0199】なお本実施例は実施例1と組み合わせて実施することが可能である。

【0200】(実施例3)実施例2では、発光素子から

発する光が、TFTが設けられている基板側に照射している例について説明した。本実施例では発光素子から発する光が、TFTが設けられている基板側とは反対側に照射している例について、図14を用いて説明する。

【0201】第3層間絶縁膜を形成する工程までは、実施例2の場合と同様である。ただし実施例2では電流制御用TFTとしてpチャネル型TFTを用いたが、本実施例では電流制御用TFTとしてnチャネル型TFTを用いている。よって、n型不純物の添加工程において電流制御用TFTが有する活性層をマスクで覆い、p型不純物の添加工程において電流制御用TFTが有する活性層をマスクで覆わない。

【0202】第3層間絶縁膜653を形成した後、第3層間絶縁膜653、第2層間絶縁膜648及び第1パッセーション膜647に、ドレイン配線645に達するコンタクトホールを形成し、画素電極655を形成する。また第3層間絶縁膜653に、アノード電極651に達するコンタクトホールを形成し、センサ用配線654を形成する。本実施例ではアルミニウム合金膜(1wt%のチタンを含有したアルミニウム膜)を300nmの厚さに形成し、パターニングを行ってセンサ用配線654及び画素電極655を同時に形成する。なお本実施例において画素電極とセンサ用配線はアルミニウム合金膜を用いて形成したが、本発明はこれに限定されず、MgAgを用いても良い。また発光素子の陰極として用いられる公知の材料なら、いずれも用いることが可能である。

【0203】次に、図14に示すように、樹脂材料であるバンク661を形成する。バンク661は1～2μm厚のアクリル膜またはポリイミド膜をパターニングして形成すれば良い。このバンク661は画素と画素との間にストライプ状に形成される。バンク661はソース配線640(ソース信号線)上に沿って形成しても良いし、ゲート配線(ゲート信号線)635上に沿って形成しても良い。なおバンク661を形成している樹脂材料に顔料等を混ぜ、バンク661を遮蔽膜として用いても良い。

【0204】次に、発光層656を形成する。具体的には、発光層656となる有機材料をクロロフォルム、ジクロロメタン、キシレン、トルエン、テトラヒドロフラン等の溶媒に溶かして塗布し、その後、熱処理を行うことにより溶媒を揮発させる。こうして有機材料でなる被膜(発光層)が形成される。

【0205】なお、本実施例では一画素しか図示されていないが、このとき同時に赤色に発光する発光層、緑色に発光する発光層及び青色に発光する発光層が形成される。本実施例では、赤色に発光する発光層としてシアノポリフェニレンビニレン、緑色に発光する発光層としてポリフェニレンビニレン、青色に発光する発光層としてポリアルキルフェニレンを各々50nmの厚さに形成す

る。また、溶媒としては1, 2-ジクロロメタンを用い、80~150のホットプレートで1~5分の熱処理を行って揮発させる。

【0206】次に、正孔注入層657を20nmの厚さに形成する。正孔注入層657は全ての画素に共通で設ければ良いので、スピンドルコート法または印刷法を用いて形成すれば良い。本実施例ではポリチオフェン(PEDOT)を水溶液として塗布し、100~150のホットプレートで1~5分の熱処理を行って水分を揮発させる。この場合、ポリフェニレンビニレンやポリアルキルフェニレンが水に溶けないため、発光層656を溶解させることなく正孔注入層657を形成することが可能である。

【0207】なお、正孔注入層657として低分子系有機材料を用いることも可能である。その場合は、蒸着法を用いて形成すれば良い。

【0208】本実施例では有機化合物層を発光層及び正孔注入層でなる2層構造とするが、その他に正孔輸送層、電子注入層、電子輸送層等を設けても構わない。このように組み合わせは既に様々な例が報告されており、そのいずれの構成を用いても構わない。

【0209】発光層656及び正孔注入層657を形成したら、対向電極として、透明導電膜からなる陽極658を120nmの厚さに形成する。本実施例では、酸化インジウムに10~20wt%の酸化亜鉛を添加した透明導電膜を用いる。成膜方法は、発光層656や正孔注入層657を劣化させないように室温で蒸着法により形成することが好ましい。

【0210】陽極658を形成したら、第4層間絶縁膜659を形成する。第4層間絶縁膜659として、ポリイミド、ポリアミド、ポリイミドアミド、アクリル等の樹脂を用いることで、平坦な表面を得ることができる。本実施例では、第4層間絶縁膜659として厚さ0.7μmのポリイミド膜を基板全面に形成した。

【0211】次に第4層間絶縁膜659上にアルミニウム合金膜(1wt%のチタンを含有したアルミニウム膜)を300nmの厚さに形成し、パターニングを行って反射板660を形成する。発光素子で発光した光が反射板660において反射して、受光ダイオードの光電変換層650に入射するような位置に、反射板660を設けることが重要である。

【0212】なお本実施例において反射板660はアルミニウム合金膜を用いて形成したが、本発明はこれに限定されず、不透明な金属であれば、公知の材料を用いることが可能である。例えば、銅(Cu)、銀(Ag)、タンタル(Ta)、チタン(Ti)、モリブデン(Mo)、タンクスチタン(W)、クロム(Cr)、シリコン(Si)から選ばれた元素でなる膜、または前記元素の窒化物膜(代表的には窒化タンタル膜、窒化タンクスチタン膜、窒化チタン膜)、または前記元素を組み合わせた

10

20

30

40

50

合金膜(代表的にはMo-W合金、Mo-Ta合金)、または前記元素のシリサイド膜(代表的にはタンクスチタンシリサイド膜、チタンシリサイド膜)を用いることができる。勿論、単層で用いても積層して用いても良い。

【0213】こうして図14に示すような構造のアクティブマトリクス基板が完成する。なお670はバッファ用TFT、671はリセット用TFT、672はスイッチング用TFT、673は電流制御用TFTである。

【0214】なお本実施例ではセンサ部が有するTFTの作製工程について説明したが、表示部が有するTFT及び駆動回路のTFTも同時に基板上に形成しても良い。

【0215】また実際には図14まで完成したら、さらに外気に曝されないように気密性が高く、脱ガスの少ない保護フィルム(ラミネートフィルム、紫外線硬化樹脂フィルム等)や透光性のシーリング材でパッケージング(封入)することが好ましい。その際、シーリング材の内部を不活性雰囲気にしたり、内部に吸湿性材料(例えば酸化バリウム)を配置したりすると発光素子の信頼性が向上する。

【0216】また、パッケージング等の処理により気密性を高めたら、基板上に形成された素子又は回路から引き回された端子と外部信号端子とを接続するためのコネクター(フレキシブルプリントサーキット:FPC)を取り付けて製品として完成する。このような出荷できるまでした状態を本明細書中では発光装置(表示用モジュール)という。

【0217】なお本実施例は実施例1と組み合わせて実施することが可能である。

【0218】(実施例4)本実施例では、センサ用画素の構造が実施の形態、実施例1~実施例3で示したものとは異なっている、本発明の発光装置について説明する。

【0219】図15に本実施例の発光装置における、センサ用画素の回路図を示す。点線で囲まれた領域がセンサ用画素704である。センサ用画素704はソース信号線S(S1~Sxのいずれか1つ)、電源供給線V(V1~Vxのいずれか1つ)、ゲート信号線G(G1~Gyのいずれか1つ)を含んでいる。

【0220】またセンサ用画素704はスイッチング用TFT730、電流制御用TFT731、センサ用発光素子732を有している。また図15ではコンデンサ733を有しているが、コンデンサ733を設けない構成にしても良い。

【0221】センサ用発光素子732は陽極と陰極と、陽極と陰極との間に設けられた有機化合物層とからなる。陽極が電流制御用TFT731のドレイン領域と接続している場合、陽極が画素電極、陰極が対向電極となる。逆に陰極が電流制御用TFT731のドレイン領域と接続している場合、陽極対向電極、陰極が画素電極と

なる。

【0222】スイッチング用TFT730のゲート電極はゲート信号線Gに接続されている。そしてスイッチング用TFT730のソース領域とドレイン領域は、一方がソース信号線Sに、もう一方が電流制御用TFT731のゲート電極に接続されている。

【0223】電流制御用TFT731のソース領域とドレイン領域は、一方が電源供給線Vに、もう一方がセンサ用発光素子732に接続されている。コンデンサ733は電流制御用TFT731のゲート電極と電源供給線Vとに接続して設けられている。

【0224】さらにセンサ用画素704は、リセット用TFT734、バッファ用TFT735、センサTFT736を有している。

【0225】センサ用画素704が有するリセット用TFT734とバッファ用TFT735は、どちらか一方がnチャネル型TFTで、残りの一方がpチャネル型TFTであることが望ましい。またバッファ用TFT735とセンサTFT736の極性は同じであることが望ましい。

【0226】リセット用TFT734のゲート電極はリセット信号線RLに接続されている。リセット用TFT734のソース領域はセンサ用電源線VB及びバッファ用TFT735のドレイン領域に接続されている。センサ用電源線は常に一定の電位（基準電位）に保たれている。またリセット用TFT734のドレイン領域は、センサTFT736のドレイン領域及びバッファ用TFT735のゲート電極に接続されている。

【0227】バッファ用TFT735のソース領域はセンサ出力配線FLに接続されている。またセンサ出力配線FLは定電流電源737に接続されており、常に一定の電流が流れている。そしてバッファ用TFT735のドレイン領域は常に一定の基準電位に保たれているセンサ用電源線VBに接続されており、バッファ用TFT735はソースフォロワ(source follower)として機能する。

【0228】センサTFT736のソース領域は所定の電位に保たれている。そしてセンサTFT736のゲート電極はセンサTFT用電源線SVBに接続されており、常に一定の電位に保たれている。センサTFTのゲート電極とソース領域の電位差 $V_{GS}$ は、常にセンサTFTがオフの状態になるように保たれている。なお、センサTFT736のソース領域とゲート電極とを電気的に接続する構成であっても良い。この場合、センサTFTのゲート電極とソース領域の電位差 $V_{GS}$ は0Vであるため、常にセンサTFTはオフの状態にある。

【0229】次にセンサ用画素704の駆動について説明する。

【0230】まずリセット信号線RLに入力されたリセット信号によって、リセット用TFT734がオンの状

態になる。よってセンサ用電源線VBの基準電位はバッファ用TFT735のゲート電極に与えられる。そしてバッファ用TFT735のソース領域はセンサ出力配線FLを介して定電流電源に接続されており、バッファ用TFT735のソース領域とゲート電極の電位差 $V_{GS}$ は常に一定である。よってバッファ用TFT735のソース領域は、基準電位から $V_{GS}$ を差し引いた電位に保たれる。なお本明細書では、リセット用TFT734がオンの状態である期間をリセット期間と呼ぶ。

【0231】次にリセット信号線RLに入力されたリセット信号の電位が変化して、リセット用TFT734がオフの状態になる。よってセンサ用電源線VBの基準電位は、バッファ用TFT735のゲート電極に与えられない。なお、リセット用TFT734がオフの状態にある期間を、本明細書ではサンプル期間と呼ぶ。

【0232】なお本実施例で示したセンサ用画素を有する発光装置は、デジタル方式でもアナログ方式でも駆動させることができある。デジタル方式で駆動させる場合、サンプル期間はアドレス期間Taよりも長いことが好ましい。

【0233】センサTFT736にセンサ用発光素子732の光が照射されると、センサTFT736のチャネル形成領域にオフ電流が流れる。センサTFTは736はボトムゲート型のTFTであることが重要である。よってサンプル期間において、バッファ用TFT735のゲート電極の電位は変化し、その電位の変化の大きさはセンサTFT736のチャネル形成領域において流れるオフ電流の大きさによって変わる。

【0234】センサTFT736のチャネル形成領域に流れるオフ電流は、センサTFT736のゲート電極とソース領域の電位差 $V_{GS}$ が一定であるため、センサTFT736に照射される光の強さに比例する。つまりセンサ用発光素子732の輝度が高いときと低いときでは、輝度の高いときの方が、センサTFT736のチャネル形成領域により大きなオフ電流が流れることになる。よって、センサ用発光素子732の輝度が高いときの方が、輝度の低いときに比べて、バッファ用TFT735のゲート電極の電位の変化は大きくなる。

【0235】バッファ用TFT735のソース領域とゲート電極の電位差 $V_{GS}$ は常に一定であるので、バッファ用TFT735のゲート電極の電位が変化すると、それに伴ってバッファ用TFT735のソース領域の電位も変化する。バッファ用TFT735のソース領域は、バッファ用TFT735のゲート電極の電位から $V_{GS}$ を差し引いた電位に保たれる。

【0236】バッファ用TFT735のソース領域の電位はセンサ出力配線FLに与えられ、センサ出力信号として補正回路またはビデオ信号補正回路に入力される。

【0237】図16に本実施例の発光装置が有するセンサ用画素704の断面図を示す。図16において、81

1は基板、812は下地となる絶縁膜(以下、下地膜という)である。基板811としては透光性基板、代表的にはガラス基板、石英基板、ガラスセラミックス基板、又は結晶化ガラス基板を用いることができる。但し、作製プロセス中の最高処理温度に耐えるものでなくてはならない。

【0238】また、下地膜812は特に可動イオンを含む基板や導電性を有する基板を用いる場合に有効であるが、石英基板には設けなくても構わない。下地膜812としては、珪素(シリコン)を含む絶縁膜を用いれば良い。なお、本明細書において「珪素を含む絶縁膜」とは、具体的には酸化珪素膜、窒化珪素膜若しくは窒化酸化珪素膜(SiO<sub>x</sub>N<sub>y</sub>:x、yは任意の整数、で示される)など珪素に対して酸素若しくは窒素を所定の割合で含ませた絶縁膜を指す。

【0239】735はバッファ用TFT、734はリセット用TFT、736はセンサTFT、730はスイッチング用TFT、731は電流制御用TFTである。バッファ用TFT735、スイッチング用TFT730及びセンサTFT736はそれぞれnチャネル型TFTで形成されている。また、リセット用TFT734及び電流制御用TFT731はそれぞれpチャネル型TFTで形成されている。

【0240】発光素子の発光方向が基板側の場合、スイッチング用TFTと電流制御用TFTは上記構成であることが好ましい。しかし本発明はこの構成に限定されない。スイッチング用TFTと電流制御用TFTは、nチャネル型TFTでもpチャネル型TFTでも、どちらでも構わない。またリセット用TFT734とバッファ用TFT735は、互いに極性が異なっていれば、nチャネル型TFTでもpチャネル型TFTでも良い。またセンサTFT736はバッファ用TFT735と極性が同じであれば、nチャネル型TFTでもpチャネル型TFTでも良い。

【0241】スイッチング用TFT730は、ソース領域813、ドレイン領域814、LDD領域815a~815d、分離領域816及びチャネル形成領域817a、817bを含む活性層と、ゲート絶縁膜818と、ゲート電極819a、819bと、第1層間絶縁膜820と、ソース配線(ソース信号線)821と、ドレイン配線822と、チャネル形成領域保護膜863、864とを有している。なお、ゲート絶縁膜818又は第1層間絶縁膜820は基板上の全TFTに共通であっても良いし、回路又は素子に応じて異ならせて良い。

【0242】また、図16に示すスイッチング用TFT730はゲート電極817a、817bが電気的に接続されており、いわゆるダブルゲート構造となっている。勿論、ダブルゲート構造だけでなく、トリプルゲート構造などいわゆるマルチゲート構造(直列に接続された二つ以上のチャネル形成領域を有する活性層を含む構造)で50

あっても良い。

【0243】マルチゲート構造はオフ電流を低減する上で極めて有効であり、スイッチング用TFTのオフ電流を十分に低くすれば、それだけ電流制御用TFT731のゲート電極に接続されたコンデンサが必要とする最低限の容量を抑えることができる。即ち、コンデンサの面積を小さくすることができるので、マルチゲート構造とすることは発光素子の有効発光面積を広げる上でも有効である。

【0244】さらに、スイッチング用TFT730においては、LDD領域815a~815dは、ゲート絶縁膜818を介してゲート電極819a、819bと重ならないように設ける。このような構造はオフ電流を低減する上で非常に効果的である。また、LDD領域815a~815dの長さ(幅)は0.5~3.5μm、代表的には2.0~2.5μmとすれば良い。

【0245】なお、チャネル形成領域とLDD領域との間にオフセット領域(チャネル形成領域と同一組成の半導体層でなく、ゲート電圧が加えられない領域)を設けることはオフ電流を下げるという点ではさらに好ましい。また、二つ以上のゲート電極を有するマルチゲート構造の場合、チャネル形成領域の間に設けられた分離領域816(ソース領域又はドレイン領域と同一の濃度で同一の不純物元素が添加された領域)がオフ電流の低減に効果的である。

【0246】次に、電流制御用TFT731は、ソース領域826、ドレイン領域827及びチャネル形成領域829を含む活性層と、ゲート絶縁膜818と、ゲート電極830と、第1層間絶縁膜820と、チャネル形成領域保護膜865と、ソース配線831並びにドレイン配線832を有して形成される。

【0247】また、スイッチング用TFT730のドレイン領域814は電流制御用TFT731のゲート830に接続されている。図示してはいないが、具体的には電流制御用TFT731のゲート電極830はスイッチング用TFT730のドレイン領域814とドレイン配線(接続配線とも言える)822を介して電気的に接続されている。なお、ゲート電極830はシングルゲート構造となっているが、マルチゲート構造であっても良い。また、電流制御用TFT731のソース配線831は電源供給線(図示せず)に接続される。

【0248】電流制御用TFT731は発光素子に注入される電流量を制御するための素子であり、比較的多くの電流が流れる。そのため、チャネル幅(W)はスイッチング用TFT730のチャネル幅よりも大きく設計することが好ましい。また、電流制御用TFT731に過剰な電流が流れないように、チャネル長(L)は長めに設計することが好ましい。望ましくは一画素あたり0.5~2μA(好ましくは1~1.5μA)となるようにする。

【0249】またさらに、電流制御用TFT731の活性層（特にチャネル形成領域）の膜厚を厚くする（好ましくは50～100nm、さらに好ましくは60～80nm）ことによって、TFTの劣化を抑えてよい。逆に、スイッチング用TFT730の場合はオフ電流を小さくするという観点から見れば、活性層（特にチャネル形成領域）の膜厚を薄くする（好ましくは20～50nm、さらに好ましくは25～40nm）ことも有効である。

【0250】またバッファ用TFT735、リセット用TFT734、センサTFT736は、それぞれソース配線845、846、885を有している。また同様に、ドレイン配線847、848、887、ゲート電極843、839、883、ソース領域840、835、880、チャネル形成領域842、838、882、ドレイン領域841、836、881、ゲート絶縁膜818、第1層間絶縁膜820、チャネル形成領域保護膜861、862、867、LDD領域844a、844b、884a、884bをそれぞれ有している。

【0251】なお本実施例ではバッファ用TFT735及びセンサTFT736にLDD領域844a、844b、884a、884bを設けたが、LDD領域を有しない構成であっても良い。またソース領域側、又はドレイン領域側にそれぞれ1つだけLDD領域を有する構成であっても良い。

【0252】また、pチャネル型TFTであるリセット用TFT734は、ホットキャリア注入による劣化が殆ど気にならないので、特にLDD領域を設けなくても良い。勿論、nチャネル型TFTであるバッファ用TFT735、センサ用TFT736と同様にLDD領域を設け、ホットキャリア対策を講じることも可能である。

【0253】なおチャネル形成領域保護膜861～865はチャネル形成領域842、838、817a、817b、829、882を形成するためのマスクである。チャネル形成領域保護膜861～865は光を透過する必要がある。

【0254】849は第1パッシベーション膜であり、膜厚は10nm～1μm（好ましくは200～500nm）とすれば良い。材料としては、珪素を含む絶縁膜（特に窒化酸化珪素膜又は窒化珪素膜が好ましい）を用いることができる。このパッシベーション膜847は形成されたTFTをアルカリ金属や水分から保護する役割金属を有する。最終的にTFT（特に電流制御用TFT）の上方に設けられる有機化合物層854にはナトリウム等のアルカリ金属が含まれている。即ち、第1パッシベーション膜849はこれらのアルカリ金属（可動イオン）をTFT側に侵入させない保護層としても働く。

【0255】また、851は第2層間絶縁膜であり、TFTによってできる段差の平坦化を行う平坦化膜としての機能を有する。第2層間絶縁膜851としては、有機

樹脂膜が好ましく、ポリイミド、ポリアミド、アクリル、BCB（ベンゾシクロブテン）等を用いると良い。これらの有機樹脂膜は良好な平坦面を形成しやすく、比誘電率が低いという利点を有する。有機化合物層は凹凸に非常に敏感であるため、TFTによる段差は第2層間絶縁膜851で殆ど吸収してしまうことが望ましい。また、ゲート信号線やデータ信号線と発光素子の陰極との間に形成される寄生容量を低減する上で、比誘電率の低い材料を厚く設けておくことが望ましい。従って、膜厚は0.5～5μm（好ましくは1.5～2.5μm）が好ましい。

【0256】また、852は透明導電膜でなる画素電極（発光素子の陽極）であり、第2層間絶縁膜851及び第1パッシベーション膜849にコンタクトホール（開孔）を開けた後、形成された開孔部において電流制御用TFT731のドレイン配線832に接続されるように形成される。また、860は透明導電膜でなるセンサ用配線であり、第2層間絶縁膜851及び第1パッシベーション膜849にコンタクトホール（開孔）を開けた後、形成された開孔部においてセンサTFT736のソース配線885に接続されるように、画素電極852と同時に形成される。なお、図16のように画素電極852とドレイン領域827とが直接接続されないようにしておくと、有機化合物層のアルカリ金属が画素電極を経由して活性層へ侵入することを防ぐことができる。

【0257】画素電極852及びセンサ用配線860の上には酸化珪素膜、窒化酸化珪素膜または有機樹脂膜でなる第3層間絶縁膜853が0.3～1μmの厚さに設けられる。この第3層間絶縁膜853は画素電極852の上にエッティングにより開口部が設けられ、その開口部の縁はテーパー形状となるようにエッティングする。テーパーの角度は10～60°（好ましくは30～50°）とすると良い。

【0258】第3層間絶縁膜853の上には有機化合物層854が設けられる。有機化合物層854は単層又は積層構造で用いられるが、積層構造で用いた方が発光効率は良い。一般的には電極上に正孔注入層／正孔輸送層／発光層／電子輸送層の順に形成されるが、正孔輸送層／発光層／電子輸送層、または正孔注入層／正孔輸送層／発光層／電子輸送層／電子注入層のような構造でも良い。本発明では公知のいずれの構造を用いても良いし、有機化合物層に対して蛍光性色素等をドーピングしても良い。

【0259】図16の構造はRGBに対応した三種類の発光素子を形成する方式を用いた場合の例である。なお、図16には一つの画素しか図示していないが、同一構造の画素が赤、緑又は青のそれぞれの色に対応して形成され、これによりカラー表示を行うことができる。本発明はカラー表示方式に関わらず実施することが可能である。

【0260】有機化合物層854の上には対向電極としての発光素子の陰極855が設けられる。陰極855としては、仕事関数の小さいマグネシウム(Mg)、リチウム(Li)若しくはカルシウム(Ca)を含む材料を用いる。好ましくはMgAg(MgとAgをMg:Ag=10:1で混合した材料)でなる電極を用いれば良い。他にもMgAgAl電極、LiAl電極、また、LiFA1電極が挙げられる。

【0261】陰極855は有機化合物層854を形成した後、大気解放しないで連続的に形成することが望ましい。陰極855と有機化合物層854との界面状態は発光素子の発光効率に大きく影響するからである。なお、本明細書中では、画素電極(陽極)、有機化合物層及び陰極で形成される発光素子を発光素子と呼ぶ。なお図16はセンサ用画素の断面図を示しているので、画素電極852、有機化合物層854、対向電極855からなる点線で囲まれた箇所は、センサ用発光素子732である。

【0262】有機化合物層854と陰極855とでなる積層体は、各画素で個別に形成する必要があるが、有機化合物層854は水分に極めて弱いため、通常のフォトリソグラフィ技術を用いることができない。従って、メタルマスク等の物理的なマスク材を用い、真空蒸着法、スパッタ法、プラズマCVD法等の気相法で選択的に形成することが好ましい。

【0263】なお、有機化合物層854を選択的に形成する方法として、インクジェット法、スクリーン印刷法又はスピンドル法等を用いることも可能であるが、これらは現状では陰極の連続形成ができないので、上述の方法の方が好ましいと言える。

【0264】また、対向電極855上に保護電極を設けても良い。保護電極は、陰極855を外部の水分等から保護すると同時に、各画素の陰極855を接続するための電極である。保護電極としては、アルミニウム(Al)、銅(Cu)若しくは銀(Ag)を含む低抵抗な材料を用いることが好ましい。この保護電極には有機化合物層の発熱を緩和する放熱効果も期待できる。また、上記有機化合物層854、陰極855を形成した後、大気解放しないで連続的に保護電極まで形成することも有效である。

【0265】なお、図16に図示されたTFTは全て、ポリシリコン膜を活性層として有していても良いことは言うまでもない。

【0266】本発明は、図16の発光装置の構造に限定されるものではなく、図16の構造は本発明を実施する上で好ましい形態の一つに過ぎない。

【0267】(実施例5)本実施例では、本発明の発光装置の外観図の一例について説明する。

【0268】図17(A)は本発明の発光装置の上面図である。図17(A)において、4010は基板、40

11は表示部、4012はソース信号線駆動回路、4013はゲート信号線駆動回路であり、それぞれの駆動回路は配線4014~4016を経てFPC4017に至り、外部機器へと接続される。

【0269】またセンサ部4019は、配線4020によって表示部4011と接続されており、配線4018によってFPC4017に至り、基板の外部に設けられている補正回路又はビデオ信号補正回路に接続される。なお本実施例では補正回路又はビデオ信号補正回路を基板の外部に設けているが、本発明はこれに限定されず、補正回路又はビデオ信号補正回路を基板上に設けても良い。

【0270】このとき、少なくとも表示部4011及びセンサ部4019、好ましくは駆動回路4012、4013、センサ部4019及び表示部4011を囲むようにして、カバー材6000、シーリング材(ハウジング材ともいう)7000、密封材(第2のシーリング材)7001が設けられている。

【0271】また、図17(B)は本実施例の発光装置の断面構造であり、基板4010、下地膜4021の上に駆動回路用TFT(但し、ここではnチャネル型TFTとpチャネル型TFTを組み合わせたCMOS回路を図示している。)4022及び表示用画素が有するTFT4023(但し、ここでは発光素子への電流を制御する電流制御用TFTだけ図示している。)が形成されている。なお、ここではセンサ用画素が有するTFTは図示していない。これらのTFTは公知の構造(トップゲート構造またはボトムゲート構造)を有していれば良い。

【0272】公知の作製方法を用いて駆動回路用TFT4022、電流制御用TFT4023が完成したら、樹脂材料でなる層間絶縁膜(平坦化膜)4026の上に電流制御用TFT4023のドレインと電気的に接続する透明導電膜でなる画素電極4027を形成する。透明導電膜としては、酸化インジウムと酸化スズとの化合物(ITOと呼ばれる)または酸化インジウムと酸化亜鉛との化合物を用いることができる。そして、画素電極4027を形成したら、絶縁膜4028を形成し、画素電極4027上に開口部を形成する。

【0273】次に、有機化合物層4029を形成する。有機化合物層4029は公知の有機材料(正孔注入層、正孔輸送層、発光層、電子輸送層または電子注入層)を自由に組み合わせて積層構造または単層構造とすれば良い。どのような構造とするかは公知の技術を用いれば良い。また、有機化合物層を構成する有機材料には低分子系材料と高分子系(ポリマー系)材料とがある。低分子系材料を用いる場合は蒸着法を用いるが、高分子系材料を用いる場合には、スピンドル法、印刷法またはインクジェット法等の簡易な方法を用いることが可能である。

【0274】本実施例では、シャドーマスクを用いて蒸着法により有機化合物層を形成する。シャドーマスクを用いて画素ごとに波長の異なる発光が可能な発光層（赤色発光層、緑色発光層及び青色発光層）を形成することで、カラー表示が可能となる。その他にも、色変換層（CCM）とカラーフィルターを組み合わせた方式、白色発光層とカラーフィルターを組み合わせた方式があるがいずれの方法を用いても良い。勿論、単色発光の発光装置とすることもできる。

【0275】有機化合物層4029を形成したら、その上に陰極4030を形成する。陰極4030と有機化合物層4029の界面に存在する水分や酸素は極力排除しておくことが望ましい。従って、真空中で有機化合物層4029と陰極4030を連続成膜するか、有機化合物層4029を不活性雰囲気で形成し、大気解放しないで陰極4030を形成するといった工夫が必要である。マルチチャンバー方式（クラスターツール方式）の成膜装置を用いることで上述のような成膜を行うこともできる。

【0276】なお、本実施例では陰極4030として、LiF（フッ化リチウム）膜とAl（アルミニウム）膜の積層構造を用いる。具体的には有機化合物層4029上に蒸着法で1nm厚のLiF（フッ化リチウム）膜を形成し、その上に300nm厚のアルミニウム膜を形成する。勿論、公知の陰極材料であるMgAg電極を用いても良い。そして陰極4030は4031で示される領域において配線4016に接続される。配線4016は陰極4030に所定の電圧を与えるための電源供給線であり、導電性ペースト材料4032を介してFPC4017に接続される。

【0277】4031に示された領域において陰極4030と配線4016とを電気的に接続するために、層間絶縁膜4026及び絶縁膜4028にコンタクトホールを形成する必要がある。これらは層間絶縁膜4026のエッチング時（画素電極用コンタクトホールの形成時）や絶縁膜4028のエッチング時（有機化合物層形成前の開口部の形成時）に形成しておけば良い。また、絶縁膜4028をエッチングする際に、層間絶縁膜4026まで一括でエッチングしても良い。この場合、層間絶縁膜4026と絶縁膜4028が同じ樹脂材料であれば、コンタクトホールの形状を良好なものとすることができます。

【0278】このようにして形成された発光素子の表面を覆って、パッシベーション膜6003、充填材6004、カバー材6000が形成される。

【0279】さらに、画素電極4027と有機化合物層4029と陰極4030とを含む発光素子を囲むようにして、カバー材6000と基板4010の内側にシーリング材7000が設けられ、さらにシーリング材7000の外側には密封材（第2のシーリング材）7001が

形成される。

【0280】このとき、この充填材6004は、カバー材6000を接着するための接着剤としても機能する。充填材6004としては、PVC（ポリビニルクロライド）、エポキシ樹脂、シリコーン樹脂、PVB（ポリビニルブチラル）またはEVA（エチレンビニルアセテート）を用いることができる。この充填材6004の内部に乾燥剤を設けておくと、吸湿効果を保持できるので好ましい。

【0281】また、充填材6004の中にスペーサーを含有させてもよい。このとき、スペーサーをBaOなどからなる粒状物質とし、スペーサー自体に吸湿性をもたせてよい。

【0282】スペーサーを設けた場合、パッシベーション膜6003はスペーサー圧を緩和することができる。また、パッシベーション膜とは別に、スペーサー圧を緩和する樹脂膜などを設けてよい。

【0283】また、カバー材6000としては、ガラス板、アルミニウム板、ステンレス板、FRP（Fiberglass-Reinforced Plastic）板、PVF（ポリビニルフルオライド）フィルム、マイラーフィルム、ポリエステルフィルムまたはアクリルフィルムを用いることができる。なお、充填材6004としてPVBやEVAを用いる場合、数十μmのアルミニウムホイルをPVFフィルムやマイラーフィルムで挟んだ構造のシートを用いることが好ましい。

【0284】但し、発光素子からの発光方向（光の放射方向）によっては、カバー材6000が透光性を有する必要がある。

【0285】また、配線4016はシーリング材7000および密封材7001と基板4010との隙間を通してFPC4017に電気的に接続される。なお、ここでは配線4016について説明したが、他の配線4014、4015、4018も同様にしてシーリング材7000および密封材7001の下を通してFPC4017に電気的に接続される。

【0286】なお本実施例では、充填材6004を設けてからカバー材6000を接着し、充填材6004の側面（露呈面）を覆うようにシーリング材7000を取り付けているが、カバー材6000及びシーリング材7000を取り付けてから、充填材6004を設けても良い。この場合、基板4010、カバー材6000及びシーリング材7000で形成されている空隙に通じる充填材の注入口を設ける。そして前記空隙を真空状態（10<sup>-2</sup>Torr以下）にし、充填材の入っている水槽に注入口を浸してから、空隙の外の気圧を空隙の中の気圧よりも高くして、充填材を空隙の中に充填する。

【0287】（実施例6）本実施例では、本実施例では、本発明の発光装置の外観図について、実施例5とは異なる例について、図18（A）、（B）を用いて説明

する。図17(A)、(B)と同じ番号のものは同じ部分を指しているので説明は省略する。

【0288】図18(A)は本実施例の発光装置の上面図であり、図18(A)をA-A'で切断した断面図を図18(B)に示す。

【0289】実施例5に従って、発光素子の表面を覆つてパッシベーション膜6003までを形成する。

【0290】さらに、発光素子を覆うようにして充填材6004を設ける。この充填材6004は、カバー材6000を接着するための接着剤としても機能する。充填材6004としては、PVC(ポリビニルクロライド)、エポキシ樹脂、シリコーン樹脂、PVB(ポリビニルブチラル)またはEVA(エチレンビニルアセテート)を用いることができる。この充填材6004の内部に乾燥剤を設けておくと、吸湿効果を保持できるので好ましい。

【0291】また、充填材6004の中にスペーサーを含有させてもよい。このとき、スペーサーをBaOなどからなる粒状物質とし、スペーサー自体に吸湿性をもたせててもよい。

【0292】スペーサーを設けた場合、パッシベーション膜6003はスペーサー圧を緩和することができる。また、パッシベーション膜とは別に、スペーサー圧を緩和する樹脂膜などを設けてもよい。

【0293】また、カバー材6000としては、ガラス板、アルミニウム板、ステンレス板、FRP(Fiberglass-Reinforced Plastics)板、PVF(ポリビニルフルオライド)フィルム、マイラーフィルム、ポリエスチルフィルムまたはアクリルフィルムを用いることができる。なお、充填材6004としてPVBやEVAを用いる場合、数十μmのアルミニウムホイルをPVFフィルムやマイラーフィルムで挟んだ構造のシートを用いることが好ましい。

【0294】但し、発光素子からの発光方向(光の放射方向)によっては、カバー材6000が透光性を有する必要がある。

【0295】次に、充填材6004を用いてカバー材6000を接着した後、充填材6004の側面(露呈面)を覆うようにフレーム材6001を取り付ける。フレーム材6001はシーリング材(接着剤として機能する)6002によって接着される。このとき、シーリング材6002としては、光硬化性樹脂を用いるのが好ましいが、有機化合物層の耐熱性が許せば熱硬化性樹脂を用いても良い。なお、シーリング材6002はできるだけ水分や酸素を透過しない材料であることが望ましい。また、シーリング材6002の内部に乾燥剤を添加してあっても良い。

【0296】また、配線4016はシーリング材6002と基板4010との隙間を通してFPC4017に電気的に接続される。なお、ここでは配線4016について

て説明したが、他の配線4014、4015、4018も同様にしてシーリング材6002の下を通ってFPC4017に電気的に接続される。

【0297】なお本実施例では、充填材6004を設けてからカバー材6000を接着し、充填材6004の側面(露呈面)を覆うようにフレーム材6001を取り付けているが、カバー材6000、シーリング材6002及びフレーム材6001を取り付けてから、充填材6004を設けても良い。この場合、基板4010、カバー材6000、シーリング材6002及びフレーム材6001で形成されている空隙に通じる充填材の注入口を設ける。そして前記空隙を真空状態( $10^{-2}$ Torr以下)にし、充填材の入っている水槽に注入口を浸してから、空隙の外の気圧を空隙の中の気圧よりも高くして、充填材を空隙の中に充填する。

【0298】(実施例7)ここで発光装置における表示部のさらに詳細な断面構造を図19に、上面構造を図20(A)に、回路図を図20(B)に示す。図19、図20(A)及び図20(B)では共通の符号を用いるので互いに参照すれば良い。

【0299】図19において、基板3501上に設けられたスイッチング用TFT3502は公知の方法で形成されたnチャネル型TFTを用いる。本実施例ではダブルゲート構造としているが、構造及び作製プロセスに大きな違いはないので説明は省略する。但し、ダブルゲート構造とすることで実質的に二つのTFTが直列に接続した構造となり、オフ電流値を低減することができるという利点がある。なお、本実施例ではダブルゲート構造としているが、シングルゲート構造でも構わないし、トリプルゲート構造やそれ以上のゲート本数を持つマルチゲート構造でも構わない。また、公知の方法で形成されたpチャネル型TFTを用いて形成しても構わない。

【0300】また、電流制御用TFT3503は公知の方法で形成されたnチャネル型TFTを用いる。スイッチング用TFT3502のドレイン配線35は配線36によって電流制御用TFT3503のゲート電極37に電気的に接続されている。また、38で示される配線は、スイッチング用TFT3502のゲート電極39a、39bを電気的に接続するゲート配線である。

【0301】電流制御用TFT3503は表示用発光素子を流れる電流量を制御するための素子であるため、多くの電流が流れ、熱による劣化やホットキャリアによる劣化の危険性が高い素子もある。そのため、電流制御用TFT3503のドレイン側に、ゲート絶縁膜を介してゲート電極に重なるようにLDD領域を設け、熱による劣化やホットキャリアによる劣化を防ぐ構造にしても良い。

【0302】また、本実施例では電流制御用TFT3503をシングルゲート構造で図示しているが、複数のTFTを直列につなげたマルチゲート構造としても良い。

さらに、複数のTFTを並列につなげて実質的にチャネル形成領域を複数に分割し、熱の放射を高い効率で行えるようにした構造としても良い。このような構造は熱による劣化対策として有効である。

【0303】また、図20(A)に示すように、電流制御用TFT3503のゲート電極37を含む配線36は3504で示される領域で、電流制御用TFT3503のドレイン配線40と絶縁膜を介して重なる。このとき、3504で示される領域では保持容量(コンデンサ)が形成される。保持容量3504は、電源供給線3506と電気的に接続された半導体膜3520、ゲート絶縁膜と同一層の絶縁膜(図示せず)及び配線36との間で形成される。また、配線36、第1層間絶縁膜と同一の層(図示せず)及び電源供給線3506で形成される容量も保持容量として用いることが可能である。この保持容量3504は電流制御用TFT3503のゲート電極37にかかる電圧を保持するためのコンデンサとして機能する。なお、電流制御用TFT3503のドレンは電源供給線(電源線)3506に接続され、常に一定の電圧が加えられている。

【0304】スイッチング用TFT3502及び電流制御用TFT3503の上には第1パッシベーション膜41が設けられ、その上に樹脂絶縁膜でなる平坦化膜42が形成される。平坦化膜42を用いてTFTによる段差を平坦化することは非常に重要である。後に形成される有機化合物層は非常に薄いため、段差が存在することによって発光不良を起こす場合がある。従って、有機化合物層をできるだけ平坦面に形成しうるように画素電極を形成する前に平坦化しておくことが望ましい。

【0305】また、43は反射性の高い導電膜でなる画素電極(表示用発光素子の陰極)であり、電流制御用TFT3503のドレン領域に電気的に接続される。画素電極43としてはアルミニウム合金膜、銅合金膜または銀合金膜など低抵抗な導電膜またはそれらの積層膜を用いることが好ましい。勿論、他の導電膜との積層構造としても良い。

【0306】また、絶縁膜(好ましくは樹脂)で形成されたバンク44a、44bにより形成された溝(画素に相当する)の中に発光層45が形成される。なお図20(A)では、保持容量3504の位置を明確にするために一部バンクを省略しており、バンク44a、44bしか図示していないが、電源供給線3506とソース配線34を一部覆うように、画素間に設けられている。また、ここでは二画素しか図示していないが、R(赤)、G(緑)、B(青)の各色に対応した発光層を作り分けても良い。発光層とする有機材料としては、共役ポリマー系材料を用いる。代表的なポリマー系材料としては、ポリパラフェニレンビニレン(PPV)系、ポリビニルカルバゾール(PVK)系、ポリフルオレン系などが挙げられる。

【0307】なお、PPV系有機材料としては様々な型のものがあるが、例えば「H. Shenk, H. Becker, O. Gelsen, E. Kluge, W. Kreuder, and H. Spreitzer, "Polymers for Light Emitting Diodes", Euro Display, Proceedings, 1999, p.33-37」や特開平10-92576号公報に記載されたような材料を用いれば良い。

【0308】具体的な発光層としては、赤色に発光する発光層にはシアノポリフェニレンビニレン、緑色に発光する発光層にはポリフェニレンビニレン、青色に発光する発光層にはポリフェニレンビニレン若しくはポリアルキルフェニレンを用いれば良い。膜厚は30~150nm(好ましくは40~100nm)とすれば良い。

【0309】但し、以上の例は発光層として用いることのできる有機材料の一例であって、これに限定する必要はまったくない。発光層、電荷輸送層または電荷注入層を自由に組み合わせて有機化合物層(発光及びそのためのキャリアの移動を行わせるための層)を形成すれば良い。

【0310】例えば、本実施例ではポリマー系材料を発光層として用いる例を示したが、低分子系有機材料を用いても良い。また、電荷輸送層や電荷注入層として炭化珪素等の無機材料を用いることも可能である。これらの有機材料や無機材料は公知の材料を用いることができる。

【0311】本実施例では発光層45の上にPEDOT(ポリチオフェン)またはPAni(ポリアニリン)でなる正孔注入層46を設けた積層構造の有機化合物層としている。そして、正孔注入層46の上には透明導電膜でなる陽極47が設けられる。本実施例の場合、発光層45で生成された光は上面側に向かって(TFTの上方に向かって)放射されるため、陽極は透光性でなければならない。透明導電膜としては酸化インジウムと酸化スズとの化合物や酸化インジウムと酸化亜鉛との化合物を用いることができるが、耐熱性の低い発光層や正孔注入層を形成した後で形成するため、可能な限り低温で成膜できるものが好ましい。

【0312】陽極47まで形成された時点で表示用発光素子3505が完成する。なお、ここでいう表示用発光素子3505は、画素電極(陰極)43、発光層45、正孔注入層46及び陽極47で形成されたコンデンサを指す。図20(A)に示すように画素電極43は画素の面積にほぼ一致するため、画素全体が発光素子として機能する。従って、発光の利用効率が非常に高く、明るい画像表示が可能となる。

【0313】ところで、本実施例では、陽極47の上にさらに第2パッシベーション膜48を設けている。第2パッシベーション膜48としては窒化珪素膜または窒化酸化珪素膜が好ましい。この目的は、外部と表示用発光素子とを遮断することであり、有機材料の酸化による劣化を防ぐ意味と、有機材料からの脱ガスを抑える意味と

の両方を併せ持つ。これにより発光装置の信頼性が高められる。

【0314】以上のように本発明の発光装置は図19のような構造の画素からなる表示部を有し、オフ電流値の十分に低いスイッチング用TFTと、ホットキャリア注入に強い電流制御用TFTとを有する。従って、高い信頼性を有し、且つ、良好な画像表示が可能な発光装置を得られる。

【0315】なお、本実施例の構成は、実施の形態、実施例1と自由に組み合わせて実施することが可能である。また、実施例11の電子機器の表示装置として本実施例の発光装置を用いることは有効である。

【0316】(実施例8)本実施例では、実施例7に示した表示部において、表示用発光素子3505の構造を反転させた構造について説明する。説明には図21を用いる。なお、図19の構造と異なる点は表示用発光素子3505の部分と電流制御用TFT3503だけであるので、その他の説明は省略することとする。

【0317】図21において、電流制御用TFT3503は公知の方法で形成されたpチャネル型TFTを用い20する。作製プロセスは実施例2を参照すれば良い。

【0318】本実施例では、画素電極(陽極)50として透明導電膜を用いる。具体的には酸化インジウムと酸化亜鉛との化合物でなる導電膜を用いる。勿論、酸化インジウムと酸化スズとの化合物でなる導電膜を用いても良い。

【0319】そして、絶縁膜でなるバンク51a、51bが形成された後、溶液塗布によりポリビニルカルバゾールでなる発光層52が形成される。その上にはカリウムアセチルアセトナート(a c a c Kと表記される)でなる電子注入層53、アルミニウム合金でなる陰極54が形成される。この場合、陰極54がパッシベーション膜としても機能する。こうして表示用発光素子3701が形成される。

【0320】本実施例の場合、発光層52で発生した光は、矢印で示されるようにTFTが形成された基板の方に向かって放射される。

【0321】なお、本実施例の構成は、実施の形態、実施例1の構成と自由に組み合わせて実施することが可能である。また、実施例11の電子機器の表示装置として本実施例の発光装置を用いることは有効である。

【0322】(実施例9)本実施例では、図20(B)に示した回路図とは異なる構造の画素とした場合の例について図22(A)～(C)に示す。なお、本実施例において、3801はスイッチング用TFT3802のソース配線の一部であるソース信号線、3803はスイッチング用TFT3802のゲート配線の一部であるゲート信号線、3804は電流制御用TFT、3805はコンデンサ、3806、3808は電源供給線、3807は表示用発光素子とする。

【0323】図22(A)は、二つの画素間で電源供給線3806を共通とした場合の例である。即ち、二つの画素が電源供給線3806を中心に線対称となるように形成されている点に特徴がある。この場合、電源供給線の本数を減らすことができるため、表示部をさらに高精細化することができる。

【0324】また、図22(B)は、電源供給線3808をゲート信号線3803と平行に設けた場合の例である。なお、図22(B)では電源供給線3808とゲート信号線3803とが重ならないように設けた構造となっているが、両者が異なる層に形成される配線であれば、絶縁膜を介して重なるように設けることもできる。この場合、電源供給線3808とゲート信号線3803とで専有面積を共有させることができるために、表示部をさらに高精細化することができる。

【0325】また、図22(C)は、図22(B)の構造と同様に電源供給線3808をゲート信号線3803と平行に設け、さらに、二つの画素を電源供給線3808を中心線対称となるように形成する点に特徴がある。また、電源供給線3808をゲート信号線3803のいずれか一方と重なるように設けることも有効である。この場合、電源供給線の本数を減らすことができるため、表示部をさらに高精細化することができる。

【0326】なお、本実施例の構成は、実施の形態、実施例1～6、実施例8の構成と自由に組み合わせて実施することが可能である。また、実施例11の電子機器の表示装置として本実施例の画素構造を有する発光装置を用いることは有効である。

【0327】(実施例10)本実施例では、電流制御用TFTのゲート電極にかかる電圧を保持するための保持容量を省略する構成について説明する。電流制御用TFTがnチャネル型TFTであって、ゲート絶縁膜を介してゲート電極に重なるように設けられたLDD領域を有している場合、この重なり合った領域には一般的にゲート容量と呼ばれる寄生容量が形成される。本実施例ではこの寄生容量を保持容量の代わりとして積極的に用いる点に特徴がある。

【0328】この寄生容量のキャパシタンスは、上記ゲート電極とLDD領域とが重なり合った面積によって変化するため、その重なり合った領域に含まれるLDD領域の長さによって決まる。

【0329】また、実施例9に示した図22(A)、(B)、(C)の構造においても同様に、保持容量を省略することは可能である。

【0330】なお、本実施例の構成は、実施例実施例1～9の構成と自由に組み合わせて実施することが可能である。また、実施例11の電子機器の表示装置として本実施例の画素構造を有する発光装置を用いることは有効である。

【0331】(実施例11)本発明は、センサ用画素に

おいて受光ダイオードがセンサ用発光素子の発する光の輝度だけを検知するという構成に限定されない。センサ用画素が有する受光ダイオードはセンサ用発光素子の輝度の他に、発光装置の外部からの光（外光）の輝度を検知し、その外光の輝度に合わせて、発光素子の輝度の補正を行っても良い。例えば外光の輝度が高い場合発光素子の輝度を低くするように補正し、逆に外光の輝度が低い場合発光素子の輝度を高くするように補正する。

【0332】上記構成によって、周囲の明るさに関わらず、発光装置に鮮明な画像を表示することができる。

【0333】（実施例12）本実施例では、センサ用画素の構造が実施の形態、実施例1～実施例4で示したものとは異なっている、本発明の発光装置について説明する。

【0334】本実施例のセンサ用画素の回路図は、実施の形態で示した発光装置と同じであるので、図3を参照する。本実施例は、受光ダイオードの構成が実施の形態とは異なっている。本実施例の受光ダイオードの構成を説明するために、図25に本実施例のセンサ用画素の断面図を示す。

【0335】935はバッファ用TFT、934はリセット用TFT、936が受光ダイオード、930がスイッチング用TFT、931が電流制御用TFT、932がセンサ用発光素子である。

【0336】受光ダイオード936は活性層中にアノード980、カソード981、チャネル形成領域983、バッファ領域984、アノード配線985、カソード配線986を有している。

【0337】本実施例のアノード980及びカソード981は、実質的に真性の半導体にp型若しくはn型の不純物が添加されて形成されている。なおアノード980及びカソード981に添加されている不純物の極性は同じである。またバッファ領域984には、アノード980及びカソード981に添加されている不純物が、アノード980及びカソード981よりも低濃度で添加されている。

【0338】バッファ用TFT935のソース領域及びドレイン領域と、受光ダイオード936のアノード980及びカソード981に添加されている不純物の極性は同じであることが望ましい。受光ダイオード936のカソード981は、リセット用TFT934のドレイン領域及びバッファ用TFT935のゲート電極に接続されている。受光ダイオード936のアノード980は一定の電位に保たれている。

【0339】受光ダイオード936にセンサ用発光素子932の光が照射されることで、受光ダイオード936に電流が流れる。そのため、リセット期間において一定だったバッファ用TFT935のゲート電極の電位は、サンプル期間において変化し、その電位の変化の大きさは受光ダイオード936に流れる電流の大きさによって

変わる。

【0340】受光ダイオード936に流れる電流は、受光ダイオード936に照射される光の強さに比例する。つまりセンサ用発光素子932の輝度が高いときと低いときとでは、輝度の高いときの方が、受光ダイオード936により大きな電流が流れることになる。よって、センサ用発光素子932の輝度が高いときの方が、輝度の低いときに比べて、バッファ用TFT935のゲート電極の電位は大きく変化する。

10 【0341】バッファ用TFT935のソース領域とゲート電極の電位差 $V_{GS}$ は常に一定であるので、バッファ用TFT935のソース領域は、バッファ用TFT935のゲート電極の電位から $V_{GS}$ を差し引いた電位に保たれる。そのためバッファ用TFT935のゲート電極の電位が変化すると、それに伴ってバッファ用TFT935のソース領域の電位も変化する。

【0342】バッファ用TFT935のソース領域の電位はセンサ出力配線FLに与えられ、センサ出力信号として補正回路又はビデオ信号補正回路に入力される。

20 【0343】本実施例では、受光ダイオードの作製工程を新たに設けなくとも、他のTFTと同時に形成することができ、発光装置の作製工程を減らすことができる。

【0344】（実施例13）本発明を実施して形成された発光装置は、自発光型であるため液晶ディスプレイに比べて明るい場所での視認性に優れ、しかも視野角が広い。従って、様々な電子機器に用いることができる。例えば、TV放送等を大画面で鑑賞するには対角30インチ以上（典型的には40インチ以上）のエレクトロルミネッセンス表示装置（表示装置を筐体に組み込んだディスプレイ）に本発明の発光装置を用いるとよい。

【0345】なお、エレクトロルミネッセンス表示装置には、パソコン用ディスプレイ、TV放送受信用ディスプレイ、広告表示用ディスプレイ等の全ての情報表示用ディスプレイが含まれる。また、その他にも様々な電子機器に本発明の発光装置を用いることができる。

【0346】その様な本発明の電子機器としては、ビデオカメラ、デジタルカメラ、ゴーグル型ディスプレイ（ヘッドマウントディスプレイ）、ナビゲーションシステム、音響再生装置（カーオーディオ、オーディオコンポ等）、ノート型パーソナルコンピュータ、ゲーム機器、携帯情報端末（モバイルコンピュータ、携帯電話、携帯型ゲーム機または電子書籍等）、記録媒体を備えた画像再生装置（具体的にはデジタルビデオディスク（DVD）等の記録媒体を再生し、その画像を表示しうるディスプレイを備えた装置）などが挙げられる。特に、斜め方向から見ることの多い携帯情報端末は視野角の広さが重要視されるため、発光装置を用いることが望ましい。それら電子機器の具体例を図23、図24に示す。

【0347】図23（A）はエレクトロルミネッセンス表示装置であり、筐体2001、支持台2002、表示

装置2003、センサ部2004等を含む。本発明は表示装置2003及びセンサ部2003に用いることができる。発光装置は自発光型であるためバックライトが必要なく、液晶ディスプレイよりも薄い表示装置とすることができます。

【0348】図23(B)はビデオカメラであり、本体2101、表示装置2102、音声入力部2103、操作スイッチ2104、バッテリー2105、受像部2106、センサ部2107等を含む。本発明は表示装置2102及びセンサ部2107に用いることができる。

【0349】図23(C)は頭部取り付け型の発光装置の一部(右片側)であり、本体2201、信号ケーブル2202、頭部固定バンド2203、スクリーン部2204、光学系2205、表示装置2206、センサ部2207等を含む。本発明は表示装置2206及びセンサ部2207に用いることができる。

【0350】図23(D)は記録媒体を備えた画像再生装置(具体的にはDVD再生装置)であり、本体2301、記録媒体(DVD等)2302、操作スイッチ2303、表示装置(a)2304、表示装置(b)2305、センサ部2306等を含む。表示装置(a)2304は主として画像情報を表示し、表示装置(b)2305は主として文字情報を表示するが、本発明はこれら表示装置(a)、(b)2304、2305及びセンサ部2306に用いることができる。なお、記録媒体を備えた画像再生装置には家庭用ゲーム機器なども含まれる。

【0351】図23(E)はゴーグル型ディスプレイ(ヘッドマウントディスプレイ)であり、本体2401、表示装置2402、アーム部2403、センサ部2404を含む。本発明は表示装置2402及びセンサ部2404に用いることができる。なお図23(E)では、センサ部2404をアーム部2403に設けたが、本発明はこれに限定されなく、表示装置2402と並べて設けても良い。

【0352】図23(F)はパーソナルコンピュータであり、本体2501、筐体2502、表示装置2503、キーボード2504、センサ部2505等を含む。本発明は表示装置2503及びセンサ部2505に用いることができる。

【0353】なお、将来的に有機材料の発光輝度が高くなれば、出力した画像情報を含む光をレンズ等で拡大投影してフロント型若しくはリア型のプロジェクターに用いることも可能となる。

【0354】また、上記電子機器はインターネットやCATV(ケーブルテレビ)などの電子通信回線を通じて配信された情報を表示するが多くなり、特に動画情報を表示する機会が増してきている。有機材料の応答速度は非常に高いため、発光装置は動画表示に好ましい。

【0355】また、発光装置は発光している部分が電力を消費するため、発光部分が極力少なくなるように情報50

を表示することが望ましい。従って、携帯情報端末、特に携帯電話や音響再生装置のような文字情報を主とする電子機器に発光装置を用いる場合には、非発光部分を背景として文字情報を発光部分で形成するように駆動することが望ましい。

【0356】ここで図24(A)は携帯電話であり、本体2601、音声出力部2602、音声入力部2603、表示装置2604、操作スイッチ2605、アンテナ2606、センサ部2607を含む。本発明は表示装置2604及びセンサ部2607に用いることができる。なお、表示装置2604は黒色の背景に白色の文字を表示することで携帯電話の消費電力を抑えることができる。

【0357】また、図24(B)は音響再生装置、具体的にはカーオーディオであり、本体2701、表示装置2702、操作スイッチ2703、2704、センサ部2705を含む。本発明は表示装置2702及びセンサ部2705に用いることができる。また、本実施例では車載用オーディオを示すが、携帯型や家庭用の音響再生装置に用いても良い。なお、表示装置2704は黒色の背景に白色の文字を表示することで消費電力を抑えられる。これは携帯型の音響再生装置において特に有効である。

【0358】以上の様に、本発明の適用範囲は極めて広く、あらゆる分野の電子機器に用いることが可能である。また、本実施例の電子機器は実施の形態、実施例1～実施例12に示したいずれの構成の発光装置を用いても良い。

### 【0359】

【発明の効果】本発明によって、発光装置を駆動するデバイスの構造、有機化合物層を構成する有機材料の特性、電極の材料、作成工程における条件、発光装置の駆動方法等により、有機化合物層の劣化する速度が左右されても、鮮明でなおかつ所望の色を有する画像を表示することが可能な発光装置を提供することができる。

【0360】また、表示用発光素子とセンサ用発光素子とは、同じ条件で、同時に形成することで、表示用発光素子とセンサ用発光素子とが有する有機化合物層の劣化する速度をより同じくすることができ、センサ用発光素子の輝度を表示用発光素子とより同じにすることができる。したがって、受光ダイオードが検知するセンサ用発光素子の輝度が、表示用発光素子の輝度により等しくなり、表示用発光素子の輝度の変化をより正確に検知し、所望の輝度に補正することができる。

【0361】またセンサ部を表示部と同時に基板上に形成した場合、発光装置の作製工程は、センサ部を設けない場合の作製工程に受光ダイオードを形成する工程のみを追加するだけで良い。よって作製工程数を著しく増やす必要はなく、作製工程数を抑えることが可能である。

【0362】なお、表示部の一部をセンサ部として用い

ることで、センサ部が表示部に含まれない場合に比べて、センサ部を設けるスペースを省くことができるのと、発光装置の大きさを抑えることができる。

#### 【図面の簡単な説明】

- 【図1】 本発明の発光装置の上面概略図。
- 【図2】 本発明の発光装置の回路図。
- 【図3】 本発明の発光装置のセンサ用画素の回路図。
- 【図4】 本発明の発光装置の表示用画素の回路図。
- 【図5】 本発明の発光装置をデジタル方式で駆動させたときのタイミングチャート図。
- 【図6】 本発明の発光装置の補正回路のブロック図。
- 【図7】 本発明の発光装置の上面概略図。
- 【図8】 本発明の発光装置をアナログ方式で駆動させたときのタイミングチャート図。
- 【図9】 本発明の発光装置のビデオ信号補正回路のブロック図。
- 【図10】 本発明の発光装置の作製工程を示す図。
- 【図11】 本発明の発光装置の作製工程を示す図。
- 【図12】 本発明の発光装置の作製工程を示す図。
- 【図13】 本発明の発光装置の作製工程を示す図。
- 【図14】 本発明の発光装置の断面図。
- 【図15】 本発明の発光装置のセンサ用画素の回路図。

図。

- \* 【図16】 本発明の発光装置の断面図。
  - 【図17】 本発明の発光装置の外観図。
  - 【図18】 本発明の発光装置の外観図。
  - 【図19】 本発明の発光装置の表示用画素の断面図。
  - 【図20】 本発明の発光装置の表示用画素の上面図及び回路図。
  - 【図21】 本発明の発光装置の表示用画素の断面図。
  - 【図22】 本発明の発光装置の表示用画素の回路図。
  - 【図23】 本発明の発光装置を用いた電子機器の図。
  - 10 【図24】 本発明の発光装置を用いた電子機器の図。
  - 【図25】 本発明の発光装置の断面図。
- 【符号の説明】
- 101 表示部
  - 102 ソース信号線駆動回路
  - 102a シフトレジスタ
  - 102b ラッチ(A)
  - 102c ラッチ(B)
  - 103 ゲート信号線駆動回路
  - 104 センサ部
  - 20 104a Rセンサ用画素
  - 104b Gセンサ用画素
  - 104c Bセンサ用画素
  - 105 表示用画素

\*

【図1】



【図3】



【図2】



【図4】



【図7】



【図5】



【図6】



【図15】



【図8】



【図9】



【図10】



【図24】



【図11】



【図21】



【図12】



537:第1層間絶縁膜 538～541:ゲート配線 542～545:ドレイン配線 547:第1パッシベーション膜  
548:第2層間絶縁膜 549:カソード電極 550:光電変換層 551:アノード電極

【図13】



553:第3層間絶縁膜 554:センサ用配線 555:画素電極(陽極) 556:パンク 557:有機化合物層 558:陰極

【図25】



986 センサ用発光素子932  
985  
980 983 984 981  
982  
986 センサ用発光素子932  
985  
980 983 984 981  
982

【図14】



【図16】



【図19】



【図17】

(A)



(B)



【図18】

(A)



(B)



【図22】



【図20】



【図23】



フロントページの続き

(51) Int.Cl.<sup>7</sup>

識別記号

H 05 B 33/08

33/14

F I

H 05 B 33/08

33/14

テマコト<sup>®</sup> (参考)

B

|                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |         |            |
|----------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------|------------|
| 专利名称(译)        | 半导体表示装置                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |         |            |
| 公开(公告)号        | <a href="#">JP2001265283A</a>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                | 公开(公告)日 | 2001-09-28 |
| 申请号            | JP2001000883                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 | 申请日     | 2001-01-09 |
| [标]申请(专利权)人(译) | 株式会社半导体能源研究所                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |         |            |
| 申请(专利权)人(译)    | 半导体能源研究所有限公司                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |         |            |
| [标]发明人         | 山崎舜平<br>小山潤                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |         |            |
| 发明人            | 山崎 舜平<br>小山 潤                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |         |            |
| IPC分类号         | H05B33/08 G09G3/20 G09G3/30 H01L51/50 H05B33/14                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |         |            |
| FI分类号          | G09G3/30.K G09G3/20.642.C G09G3/20.642.P G09G3/20.670.J G09G3/20.680.V H05B33/08 H05B33/14.B G09G3/20.642.F G09G3/3233 G09G3/3258 G09G3/3275 G09G3/3291                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |         |            |
| F-TERM分类号      | 3K007/AB02 3K007/AB04 3K007/AB17 3K007/AB18 3K007/BA06 3K007/BB01 3K007/CA01 3K007/CB01 3K007/DA01 3K007/DB03 3K007/EB00 3K007/GA04 3K107/AA01 3K107/BB01 3K107/BB08 3K107/CC02 3K107/CC06 3K107/CC23 3K107/CC24 3K107/CC45 3K107/DD59 3K107/DD61 3K107/DD62 3K107/DD64 3K107/EE03 3K107/EE68 3K107/HH04 5C080/AA06 5C080/BB05 5C080/CC03 5C080/DD03 5C080/FF11 5C080/GG02 5C080/GG07 5C080/GG08 5C080/HH10 5C080/JJ02 5C080/JJ03 5C080/JJ04 5C080/JJ06 5C080/KK02 5C080/KK07 5C080/KK43 5C380/AA01 5C380/AB06 5C380/AB11 5C380/AB12 5C380/AB18 5C380/AB23 5C380/AB24 5C380/AB31 5C380/AB34 5C380/AC04 5C380/AC07 5C380/AC08 5C380/AC09 5C380/AC11 5C380/AC12 5C380/AC13 5C380/AC16 5C380/BB15 5C380/BD03 5C380/BD04 5C380/CA02 5C380/CA04 5C380/CA09 5C380/CA12 5C380/CA14 5C380/CA16 5C380/CA24 5C380/CA26 5C380/CC26 5C380/CC33 5C380/CC52 5C380/CC62 5C380/CD012 5C380/CD013 5C380/CE04 5C380/CE08 5C380/CF07 5C380/CF09 5C380/CF13 5C380/CF22 5C380/CF24 5C380/CF48 5C380/CF49 5C380/CF68 5C380/DA01 5C380/DA02 5C380/DA06 5C380/DA09 5C380/DA19 5C380/DA50 5C380/EA02 5C380/FA05 5C380/FA20 5C380/FA28 |         |            |
| 优先权            | 2000002042 2000-01-11 JP                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     |         |            |
| 其他公开文献         | JP2001265283A5<br>JP4145495B2                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |         |            |
| 外部链接           | <a href="#">Espacenet</a>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |         |            |

## 摘要(译)

解决的问题：提供一种即使在有机化合物层的劣化速度受到环境影响的情况下也能够显示具有期望颜色的清晰图像的半导体显示装置。发光器件中包括的显示像素和传感器像素均包括发光元件，并且传感器像素包括二极管。控制每个发光元件的亮度的半导体显示装置。

