

(19) 日本国特許庁(JP)

## (12) 公開特許公報(A)

(11) 特許出願公開番号

特開2009-151152

(P2009-151152A)

(43) 公開日 平成21年7月9日(2009.7.9)

| (51) Int.Cl.                | F 1       | テーマコード (参考) |
|-----------------------------|-----------|-------------|
| <b>G09G 3/30</b> (2006.01)  | G09G 3/30 | J 3K107     |
| <b>G09G 3/20</b> (2006.01)  | G09G 3/30 | K 5C080     |
| <b>H01L 51/50</b> (2006.01) | G09G 3/20 | 611E        |
|                             | G09G 3/20 | 611H        |
|                             | G09G 3/20 | 641D        |

審査請求 未請求 請求項の数 10 O L (全 28 頁) 最終頁に続く

|           |                              |            |                                                                                                              |
|-----------|------------------------------|------------|--------------------------------------------------------------------------------------------------------------|
| (21) 出願番号 | 特願2007-329845 (P2007-329845) | (71) 出願人   | 000002185<br>ソニー株式会社<br>東京都港区港南1丁目7番1号                                                                       |
| (22) 出願日  | 平成19年12月21日 (2007.12.21)     | (74) 代理人   | 100094053<br>弁理士 佐藤 隆久                                                                                       |
|           |                              | (72) 発明者   | 富田 昌嗣<br>東京都港区港南1丁目7番1号 ソニーイ<br>ーエムシーエス株式会社内                                                                 |
|           |                              | (72) 発明者   | 浅野 慎<br>東京都港区港南1丁目7番1号 ソニー株<br>式会社内                                                                          |
|           |                              | F ターム (参考) | 3K107 AA01 BB01 CC31 EE03 HH04<br>HH05<br>5C080 AA06 BB05 DD06 DD29 EE28<br>EE29 FF11 JJ02 JJ03 JJ04<br>JJ05 |

(54) 【発明の名称】自発光型表示装置およびその駆動方法

## (57) 【要約】

【課題】画面全体の明るさが瞬間に変化する(フラッシュ)現象を防止または抑制する。

【解決手段】発光ダイオード(LED)、駆動トランジスタM<sub>d</sub>および保持キャパシタC<sub>s</sub>を含む画素回路3(i,j)と、画素回路3(i,j)の駆動を行う駆動回路とを有する。駆動回路は、LEDを発光可能とする前に駆動トランジスタM<sub>d</sub>に対し閾値電圧補正と移動度補正を行う期間において、LEDの非発光状態から駆動トランジスタM<sub>d</sub>の予備の閾値電圧補正(空V<sub>th</sub>補正)を行い、LEDを逆バイアス状態にして保持キャパシタC<sub>s</sub>の保持電圧を初期化する補正準備を一定期間行ってから閾値電圧補正の本動作と移動度補正を行う。

【選択図】図2



## 【特許請求の範囲】

## 【請求項 1】

発光ダイオード、前記発光ダイオードの駆動電流経路に接続される駆動トランジスタ、および、前記駆動トランジスタの制御ノードに結合する保持キャパシタを含む画素回路と、

前記発光ダイオードを発光可能とする前に前記駆動トランジスタに対し閾値電圧補正と移動度補正を行う期間において、前記発光ダイオードの非発光状態から前記駆動トランジスタの予備の閾値電圧補正(空V<sub>th</sub>補正)を行い、前記発光ダイオードを逆バイアス状態にして前記保持キャパシタの保持電圧を初期化する補正準備を一定期間行ってから閾値電圧補正の本動作と前記移動度補正を行う駆動回路と、

を有する自発光型表示装置。

## 【請求項 2】

複数の前記画素回路が行列状に配置される画素アレイを有し、

前記複数の画素回路のそれぞれが、前記制御ノードに対し、データ電位をサンプリングして入力するサンプリングトランジスタを含み、

前記駆動回路は、前記サンプリングトランジスタをオフさせた状態で、前記駆動トランジスタの、前記発光ダイオードが接続された側と反対側のノードの電源電圧接続を解除することにより前記発光ダイオードを逆バイアス状態に設定し、前記空V<sub>th</sub>補正の後に前記補正準備を行ってから前記閾値電圧補正の本動作と前記移動度の補正を行い、

前記補正準備では、前記電源電圧接続の解除期間を、前記画素アレイ内の画素行ごとに決められた全ての画面表示期間内で一定とする

請求項1に記載の自発光型表示装置。

## 【請求項 3】

前記駆動回路は、直前の他の前記画面表示期間における発光終了を、前記逆バイアス状態の設定の開始により変更可能に制御する

請求項2に記載の自発光型表示装置。

## 【請求項 4】

前記駆動回路は、

前記非発光状態の設定と、前記駆動トランジスタの閾値電圧の等価電圧を前記保持キャパシタに保持させる閾値電圧補正(前記空V<sub>th</sub>補正)とを行い、

前記補正準備と、閾値電圧補正の本動作と、データ電位を前記制御ノードに書き込んで前記駆動トランジスタの駆動能力に応じて前記保持キャパシタの保持電圧を調整する移動度補正とを、一定の期間内に前記発光ダイオードの逆バイアス状態で行い、

前記データ電位に応じて、前記発光ダイオードを発光可能な状態に順バイアスする

請求項1に記載の自発光型表示装置。

## 【請求項 5】

複数の前記画素回路が行列状に配置される画素アレイと、

前記画素アレイ内で複数の前記画素回路を列方向の並びごとに共通接続する複数の映像信号線と、

前記画素アレイ内で複数の前記画素回路を行方向の並びごとに共通接続し、前記駆動回路で発生する電源駆動パルスを伝送する電源走査線と、

前記画素アレイ内で複数の前記画素回路を行方向の並びごとに共通接続し、前記駆動回路で発生する書込駆動パルスを伝送する書込走査線と、

を備え、

前記画素回路内で、

前記駆動トランジスタと有機発光ダイオードとが前記電源走査線と所定の電圧線との間に縦続接続され、

前記駆動トランジスタに接続された前記発光ダイオードのカソードと前記駆動トランジスタの制御ノードとの間に保持キャパシタが接続され、

前記制御ノードと前記映像信号線との間に、前記書込駆動パルスにより制御される

サンプリングトランジスタが接続されている

請求項 1 に記載の自発光型表示装置。

【請求項 6】

前記駆動回路は、

前記電源走査線を前記電源駆動パルスの第 1 レベルから、前記発光ダイオードを逆バイアスする第 2 レベルに制御し、前記映像信号線に前記データ電位のパルスが重畠されていない基準電位の区間で、前記書込走査線のレベルを前記サンプリングトランジスタがオンする前記書込駆動パルスの活性レベルに遷移させることにより前記発光ダイオードの逆バイアス状態を設定し、

前記基準電位の区間で前記電源走査線を前記第 1 レベルに遷移させ、前記書込走査線の前記書込駆動パルスを非活性レベルに遷移させることにより前記空  $V_{th}$  補正を行い、

前記補正準備では、前記電源走査線の前記第 2 レベルの区間長を、前記画素アレイ内の画素行ごとに決められた全ての画面表示期間内で一定として、前記逆バイアス状態の設定と同じ前記電源走査線および前記書込走査線のレベル制御を行い、

前記空  $V_{th}$  補正と同じ前記電源走査線および前記書込走査線のレベル制御を行うことによって、前記閾値電圧補正の本動作を実行する

請求項 5 に記載の自発光型表示装置。

【請求項 7】

発光ダイオード、前記発光ダイオードの駆動電流経路に接続される駆動トランジスタ、および、前記駆動トランジスタの制御ノードに結合する保持キャパシタを含む画素回路を備える自発光型表示装置の駆動方法であって、

前記発光ダイオードの非発光状態を設定する非発光設定ステップと、

前記駆動トランジスタの予備の閾値電圧電圧補正を行う空  $V_{th}$  補正ステップと、

前記発光ダイオードを逆バイアス状態にして前記保持キャパシタの保持電圧を初期化する補正準備ステップと、

前記駆動トランジスタの閾値電圧補正を行う本動作の閾値電圧補正ステップと、

前記画素回路にデータ電圧を書き込んで前記駆動トランジスタの移動度補正を行う移動度補正ステップと、

前記書き込んだデータ電圧に応じて、前記発光ダイオードを発光可能な状態に順バイアスする発光設定ステップと、

を含む自発光型表示装置の駆動方法。

【請求項 8】

前記空  $V_{th}$  補正ステップ、前記補正準備ステップ、前記本動作の閾値電圧補正ステップ、前記移動度補正ステップ、前記発光設定ステップ、および、前記非発光設定ステップを、この順で、前記画素回路が行列状に配置された画素アレイ内の画素行ごとに決められた行表示期間に対応して実行する

請求項 7 に記載の自発光型表示装置の駆動方法。

【請求項 9】

前記補正準備ステップ、前記本動作の閾値電圧補正ステップ、前記移動度補正ステップ、前記発光設定ステップ、前記空  $V_{th}$  補正ステップ、および、前記非発光設定ステップを、この順で、前記画素回路が行列状に配置された画素アレイ内の画素行ごとに決められた行表示期間に対応して実行する

請求項 7 に記載の自発光型表示装置の駆動方法。

【請求項 10】

前記補正準備ステップでは、前記逆バイアス状態の設定期間を、全ての前記画面表示期間内で一定とする

請求項 7 に記載の自発光型表示装置の駆動方法。

【発明の詳細な説明】

【技術分野】

【0001】

10

20

30

40

50

本発明は、バイアス電圧が印加されたときに自発光する発光ダイオードと、その駆動電流を制御する駆動トランジスタと、駆動トランジスタの制御ノードに結合する保持キャパシタとを、画素回路内に有する自発光型表示装置と、その駆動方法に関する。

【背景技術】

【0002】

自発光型表示装置に用いられる電気光学素子として、有機エレクトロルミネッセンス (Organic Electro Luminescence) 素子が知られている。有機エレクトロルミネッセンス素子は、一般に、OLED (Organic Light Emitting Diode) と称され、発光ダイオードの一種である。

【0003】

OLEDは、下部電極と上部電極との間に、有機正孔輸送層や有機発光層などとして機能する複数の有機薄膜を積層させている。OLEDは、有機薄膜に電界をかけると発光する現象を利用した電気光学素子であり、OLEDを流れる電流値を制御することで発色の階調を得ている。そのため、OLEDを電気光学素子として用いる表示装置は、OLEDの電流量を制御するための駆動トランジスタと、駆動トランジスタの制御電圧を保持するキャパシタとを含む画素回路が画素ごとに設けられている。

【0004】

画素回路は様々なものが提案され、主なものでは4トランジスタ (4T)・1キャパシタ (1C)型、4T・2C型、5T・1C型、3T・1C型などが知られている。

これらは何れもTFT (Thin Film Transistor) から形成されるトランジスタの特性バラツキに起因する画質低下を防止するものであり、データ電圧が一定ならば画素回路内部で駆動電流が一定となるように制御し、これによって画面全体のユニフォミティ (輝度の均一性) を向上させることを目的とする。とくに画素回路内でOLEDを電源に接続するときに、入力する映像信号のデータ電位に応じて電流量を制御する駆動トランジスタの特性バラツキが、直接的にOLEDの発光輝度に影響を与える。

【0005】

駆動トランジスタの特性バラツキで最大のものは閾値電圧のバラツキである。このため、駆動トランジスタの閾値電圧バラツキに因る影響が駆動電流からキャンセルされるように、駆動トランジスタのゲートソース間電圧を補正する必要がある。以下、この補正を「閾値電圧補正または閾値補正」という。

さらに、閾値電圧補正を行うことを前提に、駆動トランジスタの電流駆動能力から閾値バラツキ起因成分等を減じた駆動能力成分 (一般には、移動度と称されている) の影響がキャンセルされるように上記ゲートソース間電圧を補正すると、より一層高いユニフォミティが得られる。以下、この駆動能力成分の補正を「移動度補正」という。

駆動トランジスタの閾値電圧や移動度の補正については、例えば、特許文献1に詳しく説明されている。

【特許文献1】特開2006-215213号公報

【発明の開示】

【発明が解決しようとする課題】

【0006】

上記特許文献1に記載されているように、画素回路の構成によっては、閾値電圧や移動度の補正時に発光ダイオード (有機EL素子) を非発光とするため、当該発光ダイオードを逆バイアスした状態で上記補正を行う場合がある。この場合、表示画面が切り替わる際に、時として、画面全体の明るさが瞬間に変化する現象が生じる。この現象は、瞬間に画面が明るく光るような場合が特に目立つことから、以下、「フラッシュ現象」と称する。

本発明は、この画面全体の明るさが瞬間に変化する (フラッシュ) 現象を防止または抑制することができる自発光型表示装置と、その駆動方法に関する。

【課題を解決するための手段】

【0007】

10

20

30

40

50

本発明の一形態（第1形態）に関わる自発光型表示装置は、発光ダイオード、前記発光ダイオードの駆動電流経路に接続される駆動トランジスタ、および、前記駆動トランジスタの制御ノードに結合する保持キャパシタを含む画素回路と、当該画素回路の駆動を行う駆動回路とを有する。

前記駆動回路は、前記発光ダイオードを発光可能とする前に前記駆動トランジスタに対し閾値電圧補正と移動度補正を行う期間において、前記発光ダイオードの非発光状態から前記駆動トランジスタの予備の閾値電圧補正（空V<sub>th</sub>補正）を行い、前記発光ダイオードを逆バイアス状態にして前記保持キャパシタの保持電圧を初期化する補正準備を一定期間行ってから閾値電圧補正の本動作と前記移動度補正を行う。

【0008】

本発明の他の形態（第2形態）に関わる自発光型表示装置は、上記第1形態の特徴に加えて、次の特徴を有する。

すなわち、第2形態の自発光型表示装置は、複数の前記画素回路が行列状に配置される画素アレイを有し、前記複数の画素回路のそれぞれが、前記制御ノードに対し、データ電位をサンプリングして入力するサンプリングトランジスタを含み、前記駆動回路は、前記サンプリングトランジスタをオフさせた状態で、前記駆動トランジスタの、前記発光ダイオードが接続された側と反対側のノードの電源電圧接続を解除することにより前記発光ダイオードを逆バイアス状態に設定し、前記空V<sub>th</sub>補正の後に前記補正準備を行ってから前記閾値電圧補正の本動作と前記移動度の補正を行い、前記補正準備では、前記電源電圧接続の解除期間を、前記画素アレイ内の画素行ごとに決められた全ての画面表示期間内で一定とする。

【0009】

本発明の他の形態（第3形態）に関わる自発光型表示装置は、上記第2形態の特徴に加えて、次の特徴を有する。

すなわち、第3形態の自発光型表示装置において、前記駆動回路は、直前の他の前記画面表示期間における発光終了を、前記逆バイアス状態の設定の開始により変更可能に制御する。

【0010】

本発明の他の形態（第4形態）に関わる自発光型表示装置は、上記第1形態の特徴に加えて、次の特徴を有する。

すなわち、第4形態の自発光型表示装置は、前記画素回路が、前記非発光状態の設定と、前記駆動トランジスタの閾値電圧の等価電圧を前記保持キャパシタに保持させる閾値電圧補正（前記空V<sub>th</sub>補正）とを行い、前記補正準備と、閾値電圧補正の本動作と、データ電位を前記制御ノードに書き込んで前記駆動トランジスタの駆動能力に応じて前記保持キャパシタの保持電圧を調整する移動度補正とを、一定の期間内に前記発光ダイオードの逆バイアス状態で行い、前記データ電位に応じて、前記発光ダイオードを発光可能な状態に順バイアスする。

【0011】

本発明の他の形態（第5～第6形態）に関わる自発光型表示装置は、特に詳細は記述しないが、上記第1～第4形態を、具体的な信号線や制御線のレベル制御で示すものである。

【0012】

本発明の他の形態（第7形態）に関わる自発光型表示装置の駆動方法は、発光ダイオード、前記発光ダイオードの駆動電流経路に接続される駆動トランジスタ、および、前記駆動トランジスタの制御ノードに結合する保持キャパシタを含む画素回路を備える自発光型表示装置の駆動方法であって、前記発光ダイオードの非発光状態を設定する非発光設定ステップと、前記駆動トランジスタの予備の閾値電圧電補正を行う空V<sub>th</sub>補正ステップと、前記発光ダイオードを逆バイアス状態にして前記保持キャパシタの保持電圧を初期化する補正準備ステップと、前記駆動トランジスタの閾値電圧補正を行う本動作の閾値電圧補正ステップと、前記画素回路にデータ電圧を書き込んで前記駆動トランジスタの移動度補正

10

20

30

40

50

を行う移動度補正ステップと、前記書き込んだデータ電圧に応じて、前記発光ダイオードを発光可能な状態に順バイアスする発光設定ステップと、を含む。

【0013】

本発明の他の形態（第8形態）に関わる自発光型表示装置の駆動方法は、上記第7形態の特徴に加え、次の特徴を有する。

すなわち、第8形態の自発光型表示装置の駆動方法は、前記空V<sub>th</sub>補正ステップ、前記補正準備ステップ、前記本動作の閾値電圧補正ステップ、前記移動度補正ステップ、前記発光設定ステップ、および、前記非発光設定ステップを、この順で、前記画素回路が行列状に配置された画素アレイ内の画素行ごとに決められた行表示期間に対応して実行する。

【0014】

本発明の他の形態（第9形態）に関わる自発光型表示装置の駆動方法は、上記第7形態の特徴に加え、次の特徴を有する。

すなわち、第9形態の自発光型表示装置の駆動方法は、前記補正準備ステップ、前記本動作の閾値電圧補正ステップ、前記移動度補正ステップ、前記発光設定ステップ、前記空V<sub>th</sub>補正ステップ、および、前記非発光設定ステップを、この順で、前記画素回路が行列状に配置された画素アレイ内の画素行ごとに決められた行表示期間に対応して実行する。

【0015】

本発明の他の形態（第10形態）に関わる自発光型表示装置の駆動方法は、上記第7形態の特徴に加え、次の特徴を有する。

すなわち、第10形態の自発光型表示装置の駆動方法は、前記補正準備ステップでは、前記逆バイアス状態の設定期間を、全ての前記画面表示期間内で一定とする。

【0016】

ところで、本発明者等は、前述した「フラッシュ現象」の原因を解析した結果、この現象は、発光ダイオード（有機EL素子等）の逆バイアス期間の長短に関係していることを見出している。

有機EL素子の逆バイアスについて、上記特許文献1には、5T・1C型の画素回路において、有機発光ダイオードOLED（有機EL素子）を逆バイアスした状態で閾値電圧補正を行う制御が記載されている（上記特許文献1の第1および第2実施形態参照、例えば第1実施形態における段落[0046]等の記載参照）。特許文献1では、1つの画素に対する駆動のみに着目した説明をしているため記載されていないが、実際の有機ELディスプレイにおいては、有機EL素子の逆バイアスは、1フィールド前の画面表示期間（1F）における発光終点から開始され、補正期間を経て次の発光時に解消される。そのため、逆バイアスの長さ（始点）が、有機EL素子の発光許可期間の長さに依存し、時として変化する。

【0017】

有機EL素子は、流れる電流が極端に大きくなると経時変化により、その特性が低下する。この特性の低下は、前述した閾値電圧や移動度の補正である程度補償（補正）されるが、極端な特性低下は完全に補正できないため、特性低下は最初から小さいほうが望ましい。このため、発光輝度を上げる制御を行う場合、駆動電流量を上げるのではなく発光許可期間を長くする制御（パルスのデューティ比制御）を行うことがある。

また、電流周囲の環境が明るいときは全体の発光輝度を上げて画面を見やすくするために、上記補正の限界を考慮して発光許可期間を長くする制御を行うことがある。さらに、低消費電力化の要請から輝度を下げるが、このとき駆動電流量を下げるのではなく発光時間を短くして対処する場合がある。

【0018】

画面の明るさを、平均的な画素の発光輝度を上下して変化させる場合、その画面の切り替え時に「フラッシュ現象」が観測されることから、逆バイアス期間の長短に依存して、フラッシュ現象の出方が変わってくる。この観点から、本発明者らは、発光ダイオード（有機EL素子等）を逆バイアスするときに、発光ダイオードの等価容量値が時間的に変化し、これが補正の精度に影響を与えるため、輝度が画面全体で変化しているという結論を

10

20

30

40

50

得ている。

なお、発光ダイオードの非発光設定（発光している場合は発光停止）は、上述のように逆バイアス状態の設定によって行われることが一般的であるが、逆バイアス状態にしなくとも、例えばバイアスゼロでも非発光設定は可能である。

【0019】

よって、本発明の上述した第1～第10形態では、発光ダイオードの非発光設定（発光している場合は発光停止、例えば逆バイアス状態設定）の動作と、補正準備のために行う逆バイアス状態設定との間に、発光ダイオードの非発光状態から駆動トランジスタの予備の閾値電圧補正（空V<sub>th</sub>補正）を行い、この空V<sub>th</sub>補正から後の逆バイアス設定期間（一般には補正準備期間）を一定としている。空V<sub>th</sub>補正は、その後に行う閾値電圧補正の本動作と制御自体は似ており、保持キャパシタに閾値電圧を保持させる動作である。しかしながら、空V<sub>th</sub>補正の後に保持キャパシタの保持電圧初期化（補正準備）が行われるため、空V<sub>th</sub>補正で行った閾値電圧補正は無効となる（本動作の閾値電圧補正に寄与しない）。空V<sub>th</sub>補正は初期化で行われる逆バイアス設定の始点を決める作用があり、これにより再度の初期化が一定期間だけ行われる。

10

【0020】

保持電圧の初期化期間、即ち逆バイアス設定期間を一定期間とするには、たとえば、駆動トランジスタに対する電源電圧接続の解除期間を一定とするという、より具体的な制御手法が採用できる（第2形態）。また、保持電圧の初期化と、閾値電圧補正の本動作と、移動度補正とを、一定の期間内に発光ダイオードを逆バイアスした状態で行う場合（第4形態）、閾値電圧補正の本動作と、移動度補正の動作は、それぞれ一定の期間に決められるとするならば、保持電圧の初期化における逆バイアス設定期間も一定となる。

20

【0021】

なお、第4形態のような場合、空V<sub>th</sub>補正期間の最中も発光ダイオードが逆バイアスされることがあるが、空V<sub>th</sub>補正時に発光ダイオードの一方電極に対し電荷の移動があるため、それまでの発光ダイオードが受けている逆バイアスのための強い電気的なストレスが一旦緩和され、発光ダイオードの等価容量値もほぼリセットされる。このため、移動度補正の精度に關係する電気的ストレスに起因した発光ダイオードの等価容量値変化は、実質上、空V<sub>th</sub>補正の終了後から再び開始されることになり、この電気的ストレスを受ける期間が一定なため、補正精度が向上する。

30

【0022】

複数の画素回路が画素アレイ内で行列状に配置され、その画素行ごとに画面表示期間が決められている場合、駆動回路によって、直前の他の画面表示期間における発光終了を、非発光設定の開始により変更可能に制御してよい（第3形態参照）。この形態では、他の画面表示期間の発光終了から非発光設定が開始されるが、非発光設定を逆バイアス設定により行う場合、逆バイアス状態の設定期間が、上記発光終了をどの時点にするかによって変動する。しかし、他の形態と同様、空V<sub>th</sub>補正期間が存在し、その後に改めて（若しくは初めて）逆バイアス設定を行うため、閾値電圧補正の本動作や移動度補正精度に關係する実効的な逆バイアス設定期間が一定となる。

40

【発明の効果】

【0023】

本発明によれば、閾値電圧や移動度の補正に關係する直前の実効的な逆バイアス設定期間を一定にできることから、同じデータ電圧が入力されているならば、画素の発光強度はほぼ一定となり、結果として、いわゆるフラッシュ現象を有効に防止または抑制可能である。

【発明を実施するための最良の形態】

【0024】

以下、本発明の実施形態を、2T・1C型の画素回路を有する有機ELディスプレイを例として、図面を参照して説明する。

【0025】

50

## &lt;全体構成&gt;

図1に、本発明の実施形態に関わる有機ELディスプレイの主要構成を示す。

図解する有機ELディスプレイ1は、複数の画素回路(PXLC)3(i,j)がマトリクス状に配置されている画素アレイ2と、画素アレイ2を駆動する垂直駆動回路(Vスキャナ)4および水平駆動回路(Hセレクタ:HSEL)5とを含む。

Vスキャナ4は、画素回路3の構成により複数設けられている。ここではVスキャナ4が、水平画素ライン駆動回路(Drive Scan)41と、書き込み信号走査回路(Write Scan)42とを含んで構成されている。Vスキャナ4およびHセレクタ5は「駆動回路」の一部であり、「駆動回路」は、Vスキャナ4とHセレクタ5の他に、これらにクロック信号を与える回路や制御回路(CPU等)など、不図示の回路も含む。

10

## 【0026】

図1に示す画素回路の符号「3(i,j)」は、当該画素回路が垂直方向(縦方向)のアドレスi(i=1,2)と、水平方向(横方向)のアドレスj(j=1,2,3)を持つことを意味する。これらのアドレスiとjは最大値をそれぞれ「n」と「m」とする1以上の整数をとる。ここでは図の簡略化のためn=2、m=3の場合を示す。

このアドレス表記は、以後の説明や図面において画素回路の素子、信号や信号線ならびに電圧等についても同様に適用する。

## 【0027】

画素回路3(1,1)、3(2,1)が垂直方向の映像信号線DTL(1)に接続されている。同様に、画素回路3(1,2)、3(2,2)が垂直方向の映像信号線DTL(2)に接続され、画素回路3(1,3)、3(2,3)が垂直方向の映像信号線DTL(3)に接続されている。映像信号線DTL(1)～DTL(3)は、Hセレクタ5によって駆動される。

20

第1行の画素回路3(1,1)、3(1,2)および3(1,3)が書き走査線WSL(1)に接続されている。同様に、第2行の画素回路3(2,1)、3(2,2)および3(2,3)が書き走査線WSL(2)に接続されている。書き走査線WSL(1)、WSL(2)は、水平画素ライン駆動回路41によって駆動される。

また、第1行の画素回路3(1,1)、3(1,2)および3(1,3)が電源走査線DSL(1)に接続されている。同様に、第2行の画素回路3(2,1)、3(2,2)および3(2,3)が電源走査線DSL(2)に接続されている。電源走査線DSL(1)、DSL(2)は、書き込み信号走査回路42によって駆動される。

30

## 【0028】

映像信号線DTL(1)～DTL(3)を含むm本の映像信号線の何れか1本を、以下、符号「DTL(j)」により表記する。同様に、書き走査線WSL(1)、WSL(2)を含むn本の書き走査線の何れか1本を符号「WSL(i)」により表記し、電源走査線DSL(1)、DSL(2)を含むn本の電源走査線の何れか1本を符号「DSL(i)」により表記する。

映像信号線DTL(j)に対し、表示画素行(表示ラインともいう)を単位として一齊に映像信号が排出される線順次駆動、あるいは、同一行の映像信号線DTL(j)に順次、映像信号が排出される点順次駆動があるが、本実施形態では、そのどの駆動法でもよい。

40

## 【0029】

## &lt;画素回路&gt;

図2に、画素回路3(i,j)の一構成例を示す。

図解する画素回路3(i,j)は、有機発光ダイオードOLEDを制御する回路である。画素回路は、有機発光ダイオードOLEDの他に、NMOSタイプのTFTからなる駆動トランジスタM<sub>d</sub>およびサンプリングトランジスタM<sub>s</sub>と、1つの保持キャパシタC<sub>s</sub>とを有する。

## 【0030】

有機発光ダイオードOLEDは、特に図示しないが、例えば上面発光型の場合、透明ガラス等からなる基板に形成されたTFT構造の上にアノード電極を最初に形成し、その上に、正孔輸送層、発光層、電子輸送層、電子注入層等を順次堆積させて有機多層膜を構成

50

する積層体を形成し、この積層体の上に透明電極材料からなるカソード電極を形成した構造を有する。アノード電極が正側の電源に接続され、カソード電極が負側の電源に接続される。

【0031】

有機発光ダイオードOLEDのアノードとカソードの電極間に所定の電界が得られるバイアス電圧を印加すると、注入された電子と正孔が発光層において再結合する際に有機多層膜が自発光する。有機発光ダイオードOLEDは、有機多層膜を構成する有機材料を適宜選択することで赤(R), 緑(G), 青(B)の各色での発光が可能であることから、この有機材料を、例えば各行の画素にR, G, Bの発光が可能に配列することで、カラー表示が可能となる。あるいは、白色発光の有機材料を用いて、フィルタの色でR, G, Bの区別を行ってもよい。R, G, Bの他にW(ホワイト)を加えた4色構成でもよい。

10

【0032】

駆動トランジスタM<sub>d</sub>は、有機発光ダイオードOLEDに流す電流量を制御して表示階調を規定する電流制御手段として機能する。

駆動トランジスタM<sub>d</sub>のドレインが、電源電圧V<sub>DD</sub>の供給を制御する電源走査線D<sub>S</sub><sub>L</sub>(i)に接続され、ソースが有機発光ダイオードOLEDのアノードに接続されている。

【0033】

サンプリングトランジスタM<sub>s</sub>は、画素階調を決めるデータ電位V<sub>sig</sub>の供給線(映像信号線D<sub>TL</sub>(j))と駆動トランジスタM<sub>d</sub>のゲート(制御ノードN<sub>DC</sub>)との間に接続されている。サンプリングトランジスタM<sub>s</sub>のソースとドレインの一方が駆動トランジスタM<sub>d</sub>のゲート(制御ノードN<sub>DC</sub>)に接続され、もう片方が映像信号線D<sub>TL</sub>(j)に接続されている。映像信号線D<sub>TL</sub>(j)に、Hセレクタ5(図1参照)からデータ電位V<sub>sig</sub>を持つデータパルスが所定の間隔で供給される。サンプリングトランジスタM<sub>s</sub>は、データ電位の供給期間(データパルスの持続時間(duration time))の適正なタイミングで、当該画素回路で表示すべきレベルのデータをサンプリングする。これは、サンプリングすべき所望のデータ電位V<sub>sig</sub>を持つデータパルスの前部または後部における、レベルが不安定な遷移期間の表示映像に与える影響を排除するためである。

20

【0034】

駆動トランジスタM<sub>d</sub>のゲートとソース(有機発光ダイオードOLEDのアノード)との間に、保持キャパシタC<sub>s</sub>が接続されている。保持キャパシタC<sub>s</sub>の役割については、後述の動作説明で明らかにする。

30

【0035】

図2では、水平画素ライン駆動回路41により、低電位V<sub>cc\_L</sub>を基準とした高電位V<sub>cc\_H</sub>の波高値が電源電圧V<sub>DD</sub>となる電源駆動パルスD<sub>S</sub>(i)が駆動トランジスタM<sub>d</sub>のドレインに供給され、駆動トランジスタM<sub>d</sub>の補正時や有機発光ダイオードOLEDが実際に発光する時の電源供給が行われる。

40

また、書き込み信号走査回路42により、比較的短い持続時間の書き込み駆動パルスW<sub>S</sub>(i)がサンプリングトランジスタM<sub>s</sub>のゲートに供給され、サンプリング制御が行われる。

なお、電源供給の制御は、駆動トランジスタM<sub>d</sub>のドレインと電源電圧V<sub>DD</sub>の供給線との間にトランジスタをもう1つ挿入し、そのゲートを水平画素ライン駆動回路41により制御する構成であってもよい(後述の変形例参照)。

【0036】

図2では有機発光ダイオードOLEDのアノードが駆動トランジスタM<sub>d</sub>を介して正側の電源から電源電圧V<sub>DD</sub>の供給を受け、有機発光ダイオードOLEDのカソードがカソード電位V<sub>cath</sub>を供給する所定の電圧線(負側の電源線)に接続されている。

【0037】

通常、画素回路内の全てのトランジスタはTFTで形成されている。TFTのチャネルが形成される薄膜半導体層は、多結晶シリコン(ポリシリコン)または非晶質シリコン(アモルファスシリコン)等の半導体材料からなる。ポリシリコンTFTは移動度を高くと

50

れるが特性ばらつきが大きいため、表示装置の大画面化に適さない。よって、大画面を有する表示装置では、一般に、アモルファスシリコン TFT が用いられる。ただし、アモルファスシリコン TFT では P チャネル型 TFT が形成し難いため、上述した画素回路 3(i, j) のように、すべての TFT を N チャネル型とすることが望ましい。

#### 【 0 0 3 8 】

ここで、以上の画素回路 3(i, j) は、本実施形態で適用可能な画素回路の一例、即ち 2 トランジスタ (2T) · 1 キャパシタ (1C) 型の基本構成例である。よって、本実施形態で用いることができる画素回路は、上記画素回路 3(i, j) を基本構成として、さらにトランジスタやキャパシタを付加した画素回路であってもよい(後述の変形例参照)。また、基本構成において、保持キャパシタ Cs を電源電圧 VDD の供給線と駆動トランジスタ Md のゲートとの間に接続するものもある。

具体的に、本実施形態で採用可能な 2T · 1C 型以外の画素回路として、後述する変形例で幾つかを簡単に述べるが、例えば、4T · 1C 型、4T · 2C 型、5T · 1C 型、3T · 1C 型などであってもよい。

#### 【 0 0 3 9 】

図 2 の構成を基本とする画素回路では、閾値電圧補正時や移動度補正時に有機発光ダイオード OLED を逆バイアスすると、詳細は後述するが、有機発光ダイオード OLED の逆バイアス時の等価容量値が保持キャパシタ Cs の値より十分大きくできるため、有機発光ダイオード OLED のアノードが電位的にほぼ固定され、補正精度が向上する。このため、逆バイアス状態で補正を行うことが望ましい。

カソード電位 Vcath を接地せずに、カソードを所定の電圧線に接続しているのは、逆バイアスを行うためである。有機発光ダイオード OLED を逆バイアスするには、例えば、電源駆動パルス DS(i) の基準電位(低電位 Vcc\_L) より、カソード電位 Vcath を小さくする。

#### 【 0 0 4 0 】

##### < 表示制御 >

図 2 の回路におけるデータ書き込み時の動作を、閾値電圧と移動度の補正動作と併せて説明する。これらの一連の動作を「表示制御」という。

最初に、補正対象となる駆動トランジスタと有機発光ダイオード OLED の特性について説明する。

#### 【 0 0 4 1 】

図 2 に示す駆動トランジスタ Md の制御ノード Ndc には、保持キャパシタ Cs が結合されている。映像信号線 DTL(j) を伝送するデータパルスの有効電位であるデータ電位 Vsig がサンプリングトランジスタ Ms でサンプリングされ、これにより得られた電位が制御ノード Ndc に印加され、保持キャパシタ Cs で保持される。駆動トランジスタ Md のゲートに所定の電位が印加された時、そのドレイン電流 Ids は、印加電位に応じた値を持つゲートソース間電圧 Vgs に応じて決まる。

ここで駆動トランジスタ Md のソース電位 Vs を、上記データパルスの基準電位(データ基準電位 Vo) に初期化してから、サンプリングを行うとする。サンプリング後のデータ電位 Vsig、より正確には、データ基準電位 Vo とデータ電位 Vsig との電位差で規定されるデータ電圧 Vin の大きさに応じたドレイン電流 Ids が駆動トランジスタ Md に流れ、これがほぼ有機発光ダイオード OLED の駆動電流 Id となる。

よって、駆動トランジスタ Md のソース電位 Vs がデータ基準電位 Vo で初期化されている場合、有機発光ダイオード OLED がデータ電位 Vsig に応じた輝度で発光する。

#### 【 0 0 4 2 】

図 3 に、有機発光ダイオード OLED の I - V 特性のグラフと、駆動トランジスタ Md のドレイン電流 Ids (OLED の駆動電流 Id にほぼ相当) の一般式を示す。

有機発光ダイオード OLED は、よく知られているように、経時変化により I - V 特性が図 3 のように変化する。このとき、図 2 の画素回路では、駆動トランジスタ Md が一定のドレイン電流 Ids を流そうとしても、図 3 に示すグラフから分かるように有機発光ダ

10

20

30

40

50

イオードO L E Dの印加電圧が大きくなるため、有機発光ダイオードO L E Dのソース電位 $V_s$ が上昇する。このとき駆動トランジスタM dのゲートはフローティング状態であるため、ほぼ一定のゲートソース間電圧 $V_{gs}$ が維持されるように、ソース電位と共にゲート電位も上昇し、ドレイン電流 $I_{ds}$ はほぼ一定に保たれ、このことが有機発光ダイオードO L E Dの発光輝度を変化させないように作用する。

#### 【0043】

しかしながら、画素回路ごとに駆動トランジスタM dの閾値電圧 $V_{th}$ 、移動度 $\mu$ が異なっているため、図3の式に応じて、ドレイン電流 $I_{ds}$ にバラツキが生じ、表示画面内で与えられているデータ電位 $V_{sig}$ が同じ2つの画素であっても、当該2つの画素間で発光輝度が異なる。

10

#### 【0044】

なお、図3の式において、符号“ $I_{ds}$ ”は、飽和領域で動作する駆動トランジスタM dのドレインとソース間に流れる電流を表す。また、当該駆動トランジスタM dにおいて、“ $V_{th}$ ”が閾値電圧を、“ $\mu$ ”が移動度を、“ $W$ ”が実効チャネル幅（実効ゲート幅）を、“ $L$ ”が実効チャネル長（実効ゲート長）を、それぞれ表す。また、“ $C_{ox}$ ”が当該駆動トランジスタM dの単位ゲート容量、即ち単位面積当たりのゲート酸化膜容量と、ソースやドレインとゲート間のフリンジング容量との総和を表す。

#### 【0045】

Nチャネル型の駆動トランジスタM dを有する画素回路は、駆動能力が高く製造プロセスを簡略化できる利点があるが、閾値電圧 $V_{th}$ や移動度 $\mu$ のばらつきを抑えるため、それらの補正動作を、発光可能なバイアス設定に先立って行う必要がある。

20

#### 【0046】

図4(A)～図4(E)は、表示制御における各種信号や電圧の波形を示すタイミングチャートである。ここでの表示制御では行単位でデータ書き込みを順次行うものとする。図4では、第1行の画素回路3(1,j)が書き込み対象の行（表示ライン）であり、第1行の表示ラインに対し、フィールドF(1)において表示制御を行う場合を示している。なお、図4では、それより前のフィールドF(0)の制御については、その一部（発光停止の制御）を示している。

#### 【0047】

図4(A)は、映像信号 $S_{sig}$ の波形図である。図4(B)は、書込対象の表示ラインに供給される書込駆動パルス $W_S$ の波形図である。図4(C)は、書込対象の表示ラインに供給される電源駆動パルス $D_S$ の波形図である。図4(D)は、書込対象の表示ラインに属する1つの画素回路3(1,j)における駆動トランジスタM dのゲート電位 $V_g$ （制御ノード $N_{Dc}$ の電位）の波形図である。図4(E)は、書込対象の表示ラインに属する1つの画素回路3(1,j)における駆動トランジスタM dのソース電位 $V_s$ （有機発光ダイオードO L E Dのアノード電位）の波形図である。

30

#### 【0048】

##### [期間の定義]

図4(A)の上部に記載しているように、1フィールド（または1フレーム）前画面の発光許可期間（ $L M(0)$ ）の後に時系列の順で、前画面の発光停止期間（ $L M - S T O P$ ）、「空 $V_{th}$ 補正」を行う空 $V_{th}$ 補正期間（ $V T C 0$ ）、「補正準備」を行う初期化期間（ $I N T$ ）、「閾値電圧補正の本動作正」を行う閾値電圧補正期間（ $V T C$ ）、書込み＆移動度補正期間（ $W \& \mu$ ）を経て、当該第1行の画素回路3(1,j)の発光許可期間（ $L M(1)$ ）に処理が推移する。

40

#### 【0049】

##### [駆動パルスの概略]

図4では、波形図の適当な箇所に時間表示を、符号“ $T 0 C, T 0 D, T 1 0, T 1 1, \dots, T 1 9, T 1 A, T 1 B, \dots, T 1 D$ ”により示している。時間“ $T 0 C, T 0 D$ ”がフィールドF(0)に対応し、時間“ $T 1 0 \sim T 1 D$ ”がフィールドF(1)に対応する。

#### 【0050】

50

書込駆動パルス W S は、図 4 ( B ) に示すように、“ L ” レベルで非アクティブ、“ H ” レベルでアクティブの所定数のサンプリングパルス S P 0 ~ S P e を含む。サンプリングパルス S P 0 と S P 1 の出現周期は一定であるが、サンプリングパルス S P 1 と S P e の間にサンプリングパルスは出現しない。3 つのサンプリングパルスのうち、サンプリングパルス S P 1 のみ、その後に書き込みパルス W P が重畠されている。このように、サンプリングパルス S P 0 ~ S P e と書き込みパルス W P から書込駆動パルス W S が構成される。

#### 【 0 0 5 1 】

m 本 ( 数百 ~ 千数百本 ) の映像信号線 D T L ( j ) ( 図 1 および図 2 参照 ) に供給される映像信号 S sig は、線順次表示では m 本の映像信号線 D T L ( j ) に同時に供給される。そして、映像信号 S sig をサンプリング後に得られるデータ電圧を反映した信号振幅 V in は、図 4 ( A ) に示すように、データ基準電位 V o を基準とした映像信号パルス P P の波高値に相当する。以下、信号振幅 V in をデータ電圧 V in と呼ぶ。

図 4 ( A ) に 2 つ示す映像信号パルス P P ( 2 ), P P ( 1 ) うち、第 1 行にとって重要な映像信号パルスは、書き込みパルス W P と時間的に重なる映像信号パルス P P ( 1 ) である。映像信号パルス P P ( 1 ) のデータ基準電位 V o からの波高値が、図 4 に示す表示制御で表示させたい ( 書き込みたい ) 階調値、即ちデータ電圧 V in に該当する。この階調値 (= V in ) は、第 1 行の各画素で同じ場合 ( 単色表示の場合 ) もあるが、通常、表示画素行の階調値に応じて変化している。

#### 【 0 0 5 2 】

図 4 は、主として、第 1 行内における 1 つの画素についての動作を説明するためのものであるが、同一行の他の画素では、この表示階調値が異なることがある以外、制御自体は、図示の画素駆動制御と時間をずらして並列に実行される。

#### 【 0 0 5 3 】

駆動トランジスタ M d のドレイン ( 図 2 参照 ) に供給される電源駆動パルス D S の電位は、図 4 ( C ) に示すように、時間 T 0 C から空 V th 補正期間 ( V T C 0 ) の開始 ( 時間 T 1 0 ) まで非アクティブの “ L ” レベル、すなわち低電位 V c c \_ L で保持され、空 V th 補正期間 ( V T C 0 ) の開始とほぼ同時に ( 時間 T 1 0 ) 、アクティブの “ H ” レベル、すなわち高電位 V c c \_ H に推移する。高電位 V c c \_ H の保持は空 V th 補正期間 ( V T C 0 ) の終了 ( 時間 T 1 3 ) で終了し、そこから始まる初期化期間 ( I N T 、時間 T 1 3 ~ T 1 6 ) は、電源駆動パルス D S の電位が再び低電位 V c c \_ L に戻される。電源駆動パルス D S の電位は、時間 T 1 6 で高電位 V c c \_ H に戻された後は、発光許可期間 ( L M ( 1 ) ) が終了するまで続く。

#### 【 0 0 5 4 】

本実施形態の表示制御の特徴は、空 V th 補正期間 ( V T C 0 ) が存在することである。本実施形態において、このことを別の観点で言うと、電源駆動パルス D S の電位が共に低電位 V c c \_ L である発光停止期間 ( L M - S T O P ) と初期化期間 ( I N T ) を、その 2 つの期間の間に空 V th 補正期間 ( V T C 0 ) を挿入することにより時間的に分離することである。

#### 【 0 0 5 5 】

最後のサンプリングパルス S P e は、発光停止期間 ( L M - S T O P ) の低電位 V c c \_ L の保持期間中に “ L ” レベルから “ H ” レベルに推移する。また、サンプリングパルス S P 1 は、初期化期間 ( I N T ) の低電位 V c c \_ L の保持期間中に “ L ” レベルから “ H ” レベルに推移し、初期化期間 ( I N T ) が終了して電源駆動パルス D S の電位が高電位 V c c \_ H で保持されている期間途中で “ H ” レベルから “ L ” レベルに推移する。

#### 【 0 0 5 6 】

なお、第 2 行 ( の画素回路 3 ( 2, j ) ) 、第 3 行 ( の画素回路 3 ( 3, j ) ) については、特に図示しないが、例えば、1 水平期間ずつ各パルス ( 書込駆動パルス W S と電源駆動パルス D S ) が順次遅れて印加される。

よって、ある行に対して「閾値電圧補正」と「書き込み & 移動度補正」とを行っている期

10

20

30

40

50

間に、それより前の行に対しては「空Vth補正」や「初期化」が実行されることから、「閾値電圧補正」と「書き込み&移動度補正」に限ってみると行単位でシームレスな処理が実行される。よって、無駄な期間は発生しない。

#### 【0057】

つぎに、以上のパルス制御の下における、図4(D)および図4(E)に示す駆動トランジスタM<sub>d</sub>のソースやゲートの電位変化と、それに伴う動作を、図4(A)に示す期間ごとに説明する。

なお、ここでは図5(A)～図8(B)に示す第1行の画素回路3(1,j)の動作説明図、ならびに、図2等を適宜参照する。

#### 【0058】

##### 〔前画面の発光許可期間(LM(0))〕

第1行の画素回路3(1,j)について、時間T<sub>0C</sub>以前のフィールドF(0)(以下、前画面ともいう)における発光許可期間(LM(0))では、図4(B)に示すように書き駆動パルスWSが“L”レベルであるため、サンプリングトランジスタMsがオフしている。このとき図4(C)に示すように、電源駆動パルスDSが高電位V<sub>cc\_H</sub>の印加状態にある。

#### 【0059】

図5(A)に示すように、前画面のデータ書き込み動作によって駆動トランジスタM<sub>d</sub>のゲートにデータ電圧V<sub>in0</sub>が入力され保持されている。このときデータ電圧V<sub>in0</sub>に応じて、有機発光ダイオードOLEDが発光状態にあるとする。駆動トランジスタM<sub>d</sub>は飽和領域で動作するように設定されているため、有機発光ダイオードOLEDに流れる駆動電流I<sub>d</sub>(=I<sub>ds</sub>)は、保持キャパシタCsに保持されている駆動トランジスタM<sub>d</sub>のゲートソース間電圧V<sub>gs</sub>に応じて、前述した図3に示す式から算出される値をとる。

#### 【0060】

##### 〔発光停止期間(LM-STOP)〕

図4において時間T<sub>0C</sub>で発光停止処理が開始される。

時間T<sub>0C</sub>になると、水平画素ライン駆動回路41(図2参照)が、図4(C)に示すように、電源駆動パルスDSを高電位V<sub>cc\_H</sub>から低電位V<sub>cc\_L</sub>に切り替える。駆動トランジスタM<sub>d</sub>は、今までドレインとして機能していたノードの電位が低電位V<sub>cc\_L</sub>にまで急激に落とされ、ソースとドレインの電位が逆転するため、今までドレインであったノードをソースとし、今までソースであったノードをドレインとして、当該ドレインの電荷(ただし、図の表記ではソース電位V<sub>s</sub>のままとする)を引き抜くディスチャージ動作が行われる。

したがって、図5(B)に示すように、今までとは逆向きのドレイン電流I<sub>ds</sub>が駆動トランジスタM<sub>d</sub>に流れる。

#### 【0061】

発光停止期間(LM-STOP)が開始すると、図4(E)に示すように、時間T<sub>0C</sub>を境に駆動トランジスタM<sub>d</sub>のソース(現実の動作上はドレイン)が急激に放電され、ソース電位V<sub>s</sub>が低電位V<sub>cc\_L</sub>の近くまで低下する。サンプリングトランジスタMsのゲートはフローティング状態であるため、ソース電位V<sub>s</sub>の低下に伴ってゲート電位V<sub>g</sub>も低下する。

このとき、低電位V<sub>cc\_L</sub>が有機発光ダイオードOLEDの発光閾値電圧V<sub>tholed</sub>とカソード電位V<sub>cath</sub>の和よりも小さいとき、つまり“V<sub>cc\_L</sub> < V<sub>tholed</sub> + V<sub>cath</sub>”であれば有機発光ダイオードOLEDは消光する。

#### 【0062】

次に、書き込み信号走査回路42(図2参照)が、図4(B)に示すように、時間T<sub>0D</sub>にて書き走査線WSL(1)の電位を“L”レベルから“H”レベルに遷移させて発生するサンプリングパルスSP0を、サンプリングトランジスタMsのゲートに与える。

時間T<sub>0D</sub>までには、映像信号S<sub>sig</sub>の電位がデータ基準電位V<sub>o</sub>に切り替えられている。したがって、サンプリングトランジスタMsは、映像信号S<sub>sig</sub>のデータ基準電位V

10

20

30

40

50

oをサンプリングして、サンプリング後のデータ基準電位V oを駆動トランジスタM dのゲートに伝達する。

このサンプリング動作によって、図4(D)および図4(E)に示すように、ゲート電位V gの値がデータ基準電位V oに収束し、それに伴ってソース電位V sの値は低電位V c c \_ Lに収束する。

ここでデータ基準電位V oは、電源駆動パルスD Sの高電位V c c \_ Hより低く、低電位V c c \_ Lより高い所定の電位である。

#### 【0063】

このサンプリング動作は、後述する初期化と同じ動作であるが、本実施形態では必ずしも初期化する必要はなく、次の空V th補正の動作が開始できる程度の電位低下であればよい。

初期化の場合、駆動トランジスタM dのゲートソース間電圧V gsが駆動トランジスタM dの閾値電圧V th以上となるように電源駆動パルスD Sの低電位V c c \_ Lを設定している。具体的には、図5(C)に示すように、ゲート電位V gがデータ基準電位V oになると、これに連動してソース電位V sが電源駆動パルスD Sの低電位V c c \_ Lとなるため、保持キャパシタC sの保持電圧が低下し、“V o - V c c \_ L”となる。この保持電圧“V o - V c c \_ L”はゲートソース間電圧V gsそのものであり、ゲートソース間電圧V gsが駆動トランジスタM dの閾値電圧V thよりも大きくなないと、その後に閾値電圧補正動作を行なうことができないために、“V o - V c c \_ L > V th”とするように電位関係が決められている。

#### 【0064】

図4(B)に示す最後のサンプリングパルスS P eは、時間T 0 Dから十分な時間が経過した時間にて終了し、サンプリングトランジスタM sが一旦オフする。

その後、時間T 1 0でフィールドF(1)に対する処理が開始される。

#### 【0065】

##### [空V th補正期間(V T C 0)]

時間T 1 0では図4(B)に示すように最初のサンプリングパルスS P 0が立ち上がりつてあり、サンプリングトランジスタM sがオンしている。この状態で、時間T 1 0にて電源駆動パルスD Sの電位が低電位V c c \_ Lから高電位V c c \_ Hに切り替わり、空V th補正期間(V T C 0)が開始する。

#### 【0066】

空V th補正期間(V T C 0)の開始時(時間T 1 0)の直前において、オン状態のサンプリングトランジスタM sがデータ基準電位V oをサンプリングしている状態であるため、図6(A)に示すように、駆動トランジスタM dのゲート電位V gは、一定のデータ基準電位V oで電気的に固定された状態にある。

この状態で時間T 1 0にて、電源駆動パルスD Sの電位が低電位V c c \_ Lから高電位V c c \_ Hに遷移すると、駆動トランジスタM dのソースとドレイン間に“電源駆動パルスD Sの波高値に相当する電圧が印加される。そのため、駆動トランジスタM dに電源からドレイン電流I d sが流れるようになる。

#### 【0067】

ドレイン電流I d sによって駆動トランジスタM dのソースが充電され、図4(E)に示すようにソース電位V sが上昇するため、それまで“V o - V c c \_ L”的値をとっていた駆動トランジスタM dのゲートソース間電圧V gs(保持キャパシタC sの保持電圧)は、徐々に小さくなっていく(図6(A)参照)。

ゲートソース間電圧V gsの低下速度が速い場合、図4(E)に示すように、空V th補正期間(V T C 0)内にソース電位V sの上昇が飽和する。この飽和は駆動トランジスタM dがソース電位上昇によりカットオフするために起こる。よって、ゲートソース間電圧V gs(保持キャパシタC sの保持電圧)は、駆動トランジスタM dの閾値電圧V thとほぼ等しい値に収束する。

#### 【0068】

10

20

30

40

50

なお、図6(A)の動作では、駆動トランジスタM<sub>d</sub>を流れるドレイン電流I<sub>ds</sub>が保持キャパシタC<sub>s</sub>の一方電極を充電する以外に、有機発光ダイオードOLEDの容量C<sub>oled</sub>を充電する。このとき、有機発光ダイオードOLEDの容量C<sub>oled</sub>が保持キャパシタC<sub>s</sub>より十分大きいという前提では、ドレイン電流I<sub>ds</sub>の殆どが保持キャパシタC<sub>s</sub>の充電に使用され、その場合、ゲートソース間電圧V<sub>gs</sub>の収束点が閾値電圧V<sub>th</sub>にほぼ等しい値をとる。

上記正確な閾値電圧補正を保証するには、容量C<sub>oled</sub>を十分大きくする意図で有機発光ダイオードOLEDを逆バイアスすることが望ましいが、ここでは正確な閾値電圧補正是不要なので、有機発光ダイオードOLEDを逆バイアスすることは必須ではない。ただし、有機発光ダイオードOLEDを確実に消灯するようにカソード電位V<sub>cath</sub>が決められている。

#### 【0069】

空V<sub>th</sub>補正期間(V<sub>T</sub>C0)は時間T13で終了するが、その前の時間T11で書込駆動パルスWSが非アクティブにされサンプリングパルスSP0が終了している。これにより、図6(B)に示すように、サンプリングトランジスタM<sub>s</sub>がオフし、駆動トランジスタM<sub>d</sub>のゲートがフローティング状態となる。このときのゲート電位V<sub>g</sub>はデータ基準電位V<sub>o</sub>を維持している。

サンプリングパルスSP0が時間T11で終了し、次のサンプリングパルスSP1が印加されるまでの間(時間T11～T15)に、2行目のデータ書き込み等に必要な映像信号パルスPP(2)の通過を待つ必要がある。

#### 【0070】

##### 【初期化期間(INT)】

本実施形態では、サンプリングトランジスタM<sub>s</sub>をオフした状態で電源駆動パルスDSの電位を高電位V<sub>cc\_H</sub>から低電位V<sub>cc\_L</sub>に切り替え、これにより初期化期間(INT)が開始する。

初期化では、図7(A)に示すように電源駆動パルスDSの電位が低電位V<sub>cc\_L</sub>となるため、発光停止期間(LM-STOP)の放電と同様、駆動トランジスタM<sub>d</sub>のソースとドレインが入れ替わり、駆動トランジスタM<sub>d</sub>がオンして、ソース(実際にはドレイン)の電荷が放電され、ソース電位V<sub>s</sub>が低電位V<sub>cc\_L</sub>付近まで急速に低下する。

#### 【0071】

ソース電位V<sub>s</sub>の低下に伴って、フローティング状態のゲートの電位(V<sub>g</sub>)も低下する。このとき、ソース電位V<sub>s</sub>の低下量がそのままゲート電位V<sub>g</sub>の低下量とはならず、所定の容量結合比に応じて、ソース電位V<sub>s</sub>の低下量の一部がゲート電位V<sub>g</sub>の低下量となる。そのため、保持キャパシタC<sub>s</sub>の保持電圧は、元の閾値電圧相当量より若干大きくなる。

#### 【0072】

次に、書き込み信号走査回路42(図2参照)が、図4(B)に示すように、時間T15にて書込駆動パルスWSを“L”レベルから“H”レベルに遷移させてサンプリングパルスSP1を、サンプリングトランジスタM<sub>s</sub>のゲートに与える。

時間T15より前の時間T14で、映像信号パルスPP(2)の印加が終了し、映像信号S<sub>sig</sub>の電位がデータ基準電位V<sub>o</sub>に切り替えられている。したがって、時間T15でオンするサンプリングトランジスタM<sub>s</sub>は、映像信号S<sub>sig</sub>のデータ基準電位V<sub>o</sub>をサンプリングして、サンプリング後のデータ基準電位V<sub>o</sub>を駆動トランジスタM<sub>d</sub>のゲートに伝達する。

このサンプリング動作によって、図4(D)に示すようにゲート電位V<sub>g</sub>が上昇してデータ基準電位V<sub>o</sub>に収束する。これに伴ってソース電位V<sub>s</sub>も一旦上昇するが、駆動トランジスタM<sub>d</sub>が引き続きオンするため、ソース電位V<sub>s</sub>は低下に転じ、初期化期間(INT)が終了する時間T16までにはソース電位V<sub>s</sub>が低電位V<sub>cc\_L</sub>にまで低下して、駆動トランジスタM<sub>d</sub>はオフする。

#### 【0073】

10

20

30

40

50

以上の初期化動作において、発光停止期間 (L M - S T O P) の放電時と同様、データ基準電位  $V_o$  は、電源駆動パルス D S の高電位  $V_{c c\_H}$  より低く、低電位  $V_{c c\_L}$  より高い所定の電位である。また、その後に閾値電圧補正動作を行なうことができるよう “ $V_o - V_{c c\_L} > V_{th}$ ” とするように電位関係が決められている。

初期化動作では有機発光ダイオード O L E D を逆バイアスするようにカソード電位  $V_{ca th}$  が、低電位  $V_{c c\_L}$  より高い所定の電位に予め制御されている。

#### 【0074】

##### [ 閾値電圧補正期間 ( V T C ) ]

その後、時間 T 1 6 で電源駆動パルス D S の電位が低電位  $V_{c c\_L}$  から高電位  $V_{c c\_H}$  に切り替わると、閾値電圧補正期間 ( V T C )、即ち閾値電圧補正の本動作が開始する。閾値電圧補正期間 ( V T C ) の動作自体は、空  $V_{th}$  補正期間 ( V T C 0 ) についての図 6 ( A ) および図 6 ( B ) と同じである。

#### 【0075】

時間 T 1 6 の時点で図 4 ( B ) に示すように 2 つ目のサンプリングパルス S P 1 が既に立ち上がっており、サンプリングトランジスタ M s がオンしている。このため、図 6 ( A ) と同様に、駆動トランジスタ M d のゲート電位  $V_g$  は、一定のデータ基準電位  $V_o$  で電気的に固定された状態にある。

この状態で時間 T 1 6 にて、電源駆動パルス D S の電位が低電位  $V_{c c\_L}$  から高電位  $V_{c c\_H}$  に遷移すると、駆動トランジスタ M d のソースとドレイン間に “電源駆動パルス D S の波高値に相当する電圧が印加される。そのため、駆動トランジスタ M d がオンし、ドレイン電流  $I_{d s}$  が流れる。

#### 【0076】

ドレイン電流  $I_{d s}$  によって駆動トランジスタ M d のソースが充電され、図 4 ( E ) に示すようにソース電位  $V_s$  が上昇するため、それまで “ $V_o - V_{c c\_L}$ ” の値をとっていた駆動トランジスタ M d のゲートソース間電圧  $V_{gs}$  ( 保持キャパシタ C s の保持電圧 ) は、徐々に小さくなっていく ( 図 6 ( A ) 参照 ) 。

ゲートソース間電圧  $V_{gs}$  の低下速度が速い場合、図 4 ( E ) に示すように、空  $V_{th}$  補正期間 ( V T C 0 ) 内にソース電位  $V_s$  の上昇が飽和する。この飽和は駆動トランジスタ M d がソース電位上昇によりカットオフするために起こる。よって、ゲートソース間電圧  $V_{gs}$  ( 保持キャパシタ C s の保持電圧 ) は、駆動トランジスタ M d の閾値電圧  $V_{th}$  とほぼ等しい値に収束する。

#### 【0077】

なお、図 6 ( A ) の動作では、駆動トランジスタ M d を流れるドレイン電流  $I_{d s}$  が保持キャパシタ C s の一方電極を充電する以外に、有機発光ダイオード O L E D の容量 C o l e d. を充電する。このとき、有機発光ダイオード O L E D の容量 C o l e d. が保持キャパシタ C s より十分大きいという前提では、ドレイン電流  $I_{d s}$  の殆どが保持キャパシタ C s の充電に使用され、その場合、ゲートソース間電圧  $V_{gs}$  の収束点が閾値電圧  $V_{th}$  にほぼ等しい値をとる。

上記正確な閾値電圧補正を保証するために、閾値電圧補正期間 ( V T C ) では、有機発光ダイオード O L E D が逆バイアスされた状態で閾値電圧補正を行う。逆バイアス状態では有機発光ダイオード O L E D の消灯が維持される。

#### 【0078】

閾値電圧補正期間 ( V T C ) は時間 T 1 9 で終了するが、その前の時間 T 1 7 で書込駆動パルス W S が非アクティブにされサンプリングパルス S P 1 が終了している。これにより、図 6 ( B ) と同様に、サンプリングトランジスタ M s がオフし、駆動トランジスタ M d のゲートがフローティング状態となる。このときのゲート電位  $V_g$  はデータ基準電位  $V_o$  を維持している。

サンプリングパルス S P 1 が時間 T 1 7 で終了し、時間 T 1 9 までの時間 T 1 8 にて映像信号パルス P P ( 1 ) を印加する、即ち映像信号 S sig の電位をデータ電位  $V_{sig}$  に遷移させる必要がある。これは、時間 T 1 9 のデータサンプリング時にデータ電位  $V_{sig}$  が安定

10

20

30

40

50

な所定レベルとなって、データ電圧  $V_{in}$  を正しく書き込むために、データ電位  $V_{sig}$  の安定化を待つためである。よって時間  $T_{18} \sim T_{19}$  の長さは、データ電位安定化に十分な時間に設定されている。

### 【0079】

#### [ 閾値電圧補正の効果 ]

ここで仮に、駆動トランジスタのゲートソース間電圧が “ $V_{in}$ ” だけ大きくなつたとすると、ゲートソース間電圧は “ $V_{in} + V_{th}$ ” となる。また、閾値電圧  $V_{th}$  が大きい駆動トランジスタと、これが小さい駆動トランジスタを考える。

前者の閾値電圧  $V_{th}$  が大きい駆動トランジスタは、閾値電圧  $V_{th}$  が大きい分だけゲートソース間電圧が大きく、逆に閾値電圧  $V_{th}$  が小さい駆動トランジスタは、閾値電圧  $V_{th}$  が小さいためゲートソース間電圧が小さくなる。よって、閾値電圧  $V_{th}$  に關していえば、閾値電圧補正動作により、そのバラツキをキャンセルして、同じデータ電圧  $V_{in}$  なら同じドレイン電流  $I_{ds}$  を駆動トランジスタに流すことができる。

### 【0080】

なお、閾値電圧補正期間 (  $V_{TC}$  ) においては、ドレイン電流  $I_{ds}$  が専ら保持キャパシタ  $C_s$  の一方電極側、有機発光ダイオード OLED の容量  $C_{oled}$  の一方電極側に流入することにのみ消費され、有機発光ダイオード OLED がオンしないようにする必要がある。有機発光ダイオード OLED のアノード電圧を “ $V_{oled}$ ” 、その発光閾値電圧を “ $V_{th\_oled}$ ” 、そのカソード電位を “ $V_{cath}$ ” と表記すると、有機発光ダイオード OLED をオフ状態に維持する条件は、“ $V_{oled} = V_{cath} + V_{th\_oled}$ ” が常に成り立つことである。

### 【0081】

ここで有機発光ダイオード OLED のカソード電位  $V_{cath}$  を低電位  $V_{c\_c\_L}$  ( 例えは接地電圧  $GND$  ) で一定とした場合、発光閾値電圧  $V_{th\_oled}$  が非常に大きいときは、この式を常に成立させることも可能である。しかし、発光閾値電圧  $V_{th\_oled}$  は有機発光ダイオード OLED の作製条件で決まり、また、低電圧で効率的な発光のためには発光閾値電圧  $V_{th\_oled}$  を余り大きくできない。よって、本実施形態では、閾値電圧補正期間 (  $V_{TC}$  ) が終了するまでは、カソード電位  $V_{cath}$  を低電位  $V_{c\_c\_L}$  より大きく設定することによって、有機発光ダイオード OLED を逆バイアスさせておく。

### 【0082】

逆バイアスのためのカソード電位  $V_{cath}$  は、図 4 に示す期間中ずっと一定のままである。ただし、空  $V_{th}$  補正によって逆バイアスが解除される値に、カソード電位  $V_{cath}$  の一定電位が設定される。したがって、閾値電圧補正時よりソース電位  $V_s$  が高くなる時間  $T_{19}$  より後に、逆バイアスが解除され、この状態で移動度補正や発光のための処理が行われ、その後の発光停止処理で再び有機発光ダイオード OLED が逆バイアス状態となる。

### 【0083】

#### [ 書込み & 移動度補正期間 ( $W$ & $\mu$ ) ]

時間  $T_{19}$  から、書込み & 移動度補正期間 (  $W$  &  $\mu$  ) が開始する。このときの状態は図 6 ( B ) と同じであり、サンプリングトランジスタ  $M_s$  がオフ、駆動トランジスタ  $M_d$  がカットオフしている。駆動トランジスタ  $M_d$  のゲートがデータ基準電位  $V_o$  で保持され、ソース電位  $V_s$  が “ $V_o - V_{th}$ ” 、ゲートソース間電圧  $V_{gs}$  ( 保持キャパシタ  $C_s$  の保持電圧 ) が “ $V_{th}$ ” となっている。

### 【0084】

図 4 ( B ) に示すように、映像信号パルス  $PP(1)$  を印加中の時間  $T_{19}$  で、書き込みパルス  $WP$  がサンプリングトランジスタ  $M_s$  のゲートに供給される。すると、図 8 ( A ) に示すように、サンプリングトランジスタ  $M_s$  がオンし、映像信号線  $DTL(j)$  のデータ電位  $V_{sig}$  ( =  $V_{in} + V_o$  ) のうち、ゲート電位  $V_g$  ( =  $V_o$  ) との差分、すなわちデータ電圧  $V_{in}$  が、駆動トランジスタ  $M_d$  のゲートに入力される。この結果、ゲート電位  $V_g$  が “ $V_o + V_{in}$ ” となる。

ゲート電位  $V_g$  がデータ電圧  $V_{in}$  だけ上昇すると、これに連動してソース電位  $V_s$  も上

10

20

30

40

50

昇する。このとき、データ電圧  $V_{in}$  がそのままソース電位  $V_s$  に伝達される訳ではなく、容量結合比  $g$  に応じた比率の変化分  $V_s$ 、すなわち “ $g * V_{in}$ ” だけソース電位  $V_s$  が上昇する。このことを次式(1)に示す。

【0085】

[数1]

$$V_s = V_{in} (= V_{sig} - V_o) \times C_s / (C_s + C_{oled.}) \dots (1)$$

ここで保持キャパシタ  $C_s$  の容量値を同じ符号 “ $C_s$ ” により示す。符号 “ $C_{oled.}$ ” は有機発光ダイオード OLE D の等価容量値である。

以上より、移動度補正を考慮しなければ、変化後のソース電位  $V_s$  は “ $V_o - V_{th} + g * V_{in}$ ” となる。その結果、駆動トランジスタ  $M_d$  のゲートソース間電圧  $V_{gs}$  は、“ $(1 - g) V_{in} + V_{th}$ ” となる。 10

【0086】

ここで、移動度  $\mu$  によるバラツキについて説明する。

先に行った閾値電圧補正で、実は、ドレイン電流  $I_{ds}$  を流すたびに移動度  $\mu$  による誤差が含まれていたものの、閾値電圧  $V_{th}$  のバラツキが大きいため移動度  $\mu$  による誤差成分を厳密に議論しなかった。このとき容量結合比  $g$  を用いずに、単に “上昇(up)” や “低下(down)” により表記して説明したのは、移動度のバラツキを説明することによる煩雑さを回避するためである。

一方、既に説明したことであるが、厳密に閾値電圧補正が行われた後は、そのとき保持キャパシタ  $C_s$  に閾値電圧  $V_{th}$  が保持されているため、その後、駆動トランジスタ  $M_d$  をオンさせると、閾値電圧  $V_{th}$  の大小によってドレイン電流  $I_{ds}$  が変動しない。そのため、この閾値電圧補正後の駆動トランジスタ  $M_d$  の導通で、仮に、当該導通時の駆動電流  $I_d$  によって保持キャパシタ  $C_s$  の保持電圧（ゲートソース間電圧  $V_{gs}$ ）の値に変動が生じたとすると、その変動量  $V$ （正または負の極性をとることが可能）は、駆動トランジスタ  $M_d$  の移動度  $\mu$  のバラツキ、より厳密には、半導体材料の物性パラメータである純粹な意味での移動度のほかに、トランジスタの構造上あるいは製造プロセス上で電流駆動力に影響を与える要因の総合的なバラツキを反映したものとなる。 20

【0087】

以上のことと踏まえた上で動作説明に戻ると、図 8 (A)において、サンプリングトランジスタ  $M_s$  がオンしてゲート電位  $V_g$  にデータ電圧  $V_{in}$  が加わったときに、駆動トランジスタ  $M_d$  は、そのデータ電圧  $V_{in}$ （階調値）に応じた大きさのドレイン電流  $I_{ds}$  をソースとドレイン間に流そうとする。このときドレイン電流  $I_{ds}$  が移動度  $\mu$  に応じてばらつき、その結果、ソース電位  $V_s$  は、“ $V_o - V_{th} + g * V_{in}$ ” に上記移動度  $\mu$  による変動量  $V$  を加えた “ $V_o - V_{th} + g * V_{in} + V$ ” となる。 30

【0088】

このとき有機発光ダイオード OLE D を発光させないためには、“ $V_s (= V_o - V_{th} + g * V_{in} + V) < V_{th\_oled.} + V_{cath}$ ” が満たされるように、データ電圧  $V_{in}$  や容量結合比  $g$  等に応じたカソード電位  $V_{cath}$  を予め設定するとよい。

この設定を予め行っていると、有機発光ダイオード OLE D は逆バイアスされ、ハイインピーダンス状態にあるため発光することではなく、また、ダイオード特性ではなく単純な容量特性を示すようになる。 40

【0089】

このとき “ $V_s (= V_o - V_{th} + g * V_{in} + V) < V_{th\_oled.} + V_{cath}$ ” の式が満たされている限り、ソース電位  $V_s$  が、有機発光ダイオード OLE D の発光閾値電圧  $V_{th\_oled.}$  とカソード電位  $V_{cath}$  の和を越えないため、ドレイン電流  $I_{ds}$ （駆動電流  $I_d$ ）は保持キャパシタ  $C_s$  の容量値（同じ符号  $C_s$  で表記）と有機発光ダイオード OLE D の逆バイアス時等価容量の容量値（寄生容量と同じ符号  $C_{oled.}$  で表記）と駆動トランジスタ  $M_d$  のゲートソース間に存在する寄生容量（ $C_{gs}$  と表記）とを加算した容量 “ $C = C_s + C_{oled.} + C_{gs}$ ” を充電するために用いられる。これにより、駆動トランジスタ  $M_d$  のソース電位  $V_s$  は上昇していく。このとき、駆動トランジスタ  $M_d$  の閾値電圧補正動作は 50

完了しているため、駆動トランジスタM d が流すドレイン電流I d s は移動度 $\mu$ を反映したものとなる。

【0090】

図4(D)および(E)で“(1-g)V in + V th - V”的式により示しているように、保持キャパシタC s に保持されるゲートソース間電圧V gsにおいては、ソース電位V s に加わる変動量 V が閾値電圧補正後のゲートソース間電圧V gs (= (1-g)V in + V th) から差し引かれることになるため、負帰還がかかるように当該変動量 V が保持キャパシタC s に保持される。よって、以下、変動量 V を「負帰還量」ともいう。

この負帰還量 V は、有機発光ダイオードO L E D に逆バイアスをかけた状態では、 $V = t * I d s / (C_{oled.} + C s + C gs)$  という式で表すことができる。この式から、変動量 V は、ドレイン電流I d s の変動に比例して変化するパラメータであることが分かる。

【0091】

上記負帰還量 V の式から、ソース電位V s に付加される負帰還量 V は、ドレイン電流I d s の大きさ(この大きさは、データ電圧V in の大きさ、即ち階調値と正の相関関係にある)と、ドレイン電流I d s が流れる時間、すなわち、図4(B)に示す、移動度補正に要する時間T 1 9 から時間T 1 Aまでの時間( t )に依存している。つまり、階調値が大きいほど、また、時間( t )を長くとるほど、負帰還量 V が大きくなる。

したがって、移動度補正の時間( t )は必ずしも一定である必要はなく、逆にドレイン電流I d s (階調値)に応じて調整することが好ましい場合がある。たとえば、白表示に近くドレイン電流I d s が大きい場合、移動度補正の時間( t )は短めにし、逆に、黒表示に近くなりドレイン電流I d s が小さくなると、移動度補正の時間( t )を長めに設定するとよい。この階調値に応じた移動度補正時間の自動調整は、その機能を図2に示す書き込み信号走査回路42等に予め設けることにより実現可能である。

【0092】

[発光許可期間( L M(1) )]

時間T 1 A で書き込み&移動度補正期間( W &  $\mu$  )が終了すると、発光許可期間( L M(1) )が開始する。

時間T 1 A で書き込みパルスW P が終了するためサンプリングトランジスタM s がオフし、駆動トランジスタM d のゲートが電気的にフローティング状態となる。

【0093】

ところで、発光許可期間( L M(1) )より前の書き込み&移動度補正期間( W &  $\mu$  )においては、駆動トランジスタM d はデータ電圧V in に応じたドレイン電流I d s を流そうとするが、実際に流せるとは限らない。その理由は、有機発光ダイオードO L E D に流れる電流値( I d )が駆動トランジスタM d に流れる電流値( I ds )に比べて非常に小さいなら、サンプリングトランジスタM s がオンしているため、駆動トランジスタM d のゲート電圧V g が“V ofs + V in”に固定され、そこから閾値電圧V th 分下がった電位( “V ofs + V in - V th” )にソース電位V s が収束しようとするからである。よって、移動度補正の時間( t )を幾ら長くしてもソース電位V s は上記収束点を超える電位にはなれない。移動度補正は、その収束までの速さの違いで移動度 $\mu$ の違いをモニタし、補正するものである。このため、最大輝度の白表示のデータ電圧V in が入力された場合でも、上記収束になる前に移動度補正の時間( t )の終点が決められる。

【0094】

発光許可期間( L M(1) )が開始して駆動トランジスタM d のゲートがフローティングとなると、そのソース電位V s は、さらに上昇可能となる。よって、駆動トランジスタM d は、入力されたデータ電圧V in に応じた駆動電流I d を流すように動作する。

その結果、ソース電位V s (有機発光ダイオードO L E D のアノード電位)が上昇し、図8(B)に示すように、ドレイン電流I d s が駆動電流I d として有機発光ダイオードO L E D に流れ始めるため、有機発光ダイオードO L E D が実際に発光を開始する。発光が開始して暫くすると、駆動トランジスタM d は、入力されたデータ電圧V in に応じたド

10

20

30

40

50

レイン電流  $I_{ds}$  で飽和し、ドレイン電流  $I_{ds}$  ( $= I_d$ ) が一定となると、有機発光ダイオード OLED がデータ電圧  $V_{in}$  に応じた輝度の発光状態となる。

#### 【0095】

発光許可期間 (LM(1)) の開始から輝度が一定となるまでの間に有機発光ダイオード OLED のアノード電位の上昇は、駆動トランジスタ  $M_d$  のソース電位  $V_s$  の上昇に他ならず、これを、有機発光ダイオード OLED のアノード電圧  $V_{oled}$  の上昇量という意味で “ $V_{oled}$ ” とする。駆動トランジスタ  $M_d$  のソース電位  $V_s$  は、 $V_o - V_{th} + g^* V_{in} + V + V_{oled}$  となる (図 4 (E) 参照)。

一方、ゲート電位  $V_g$  は、ゲートがフローティング状態であるため、図 4 (D) に示すように、ソース電位  $V_s$  に連動して、その上昇量  $V_{oled}$  と同じだけ上昇し、ドレイン電流  $I_{ds}$  の飽和に伴ってソース電位  $V_s$  が飽和すると、ゲート電位  $V_g$  も飽和する。

その結果、ゲートソース間電圧  $V_{gs}$  (保持キャパシタ  $C_s$  の保持電圧) について、移動度補正時の値 (“ $(1 - g) V_{in} + V_{th} - V$ ”) が、発光許可期間 (LM(1)) 中も維持される。

#### 【0096】

発光許可期間 (LM(1)) においては、駆動トランジスタ  $M_d$  が定電流源として動作することから、有機発光ダイオード OLED の  $I - V$  特性が経時変化し、これに伴って駆動トランジスタ  $M_d$  のソース電位  $V_s$  が変化することがある。

しかしながら、有機発光ダイオード OLED の  $I - V$  特性が経時変化の有無に關係なく、保持キャパシタ  $C_s$  の保持電圧が (“ $(1 - g) V_{in} + V_{th} - V$ ”) に保たれる。そして、保持キャパシタ  $C_s$  の保持電圧は、駆動トランジスタ  $M_d$  の閾値電圧  $V_{th}$  を補正する成分 ( $+ V_{th}$ ) と、移動度  $\mu$  による変動を補正する成分 ( $- V$ ) とを含むことから、閾値電圧  $V_{th}$  や移動度  $\mu$  が、異なる画素間でばらついても駆動トランジスタ  $M_d$  のドレイン電流  $I_{ds}$  、つまり、有機発光ダイオード OLED の駆動電流  $I_d$  が一定に保たれる。

#### 【0097】

具体的には、駆動トランジスタ  $M_d$  は、閾値電圧  $V_{th}$  が大きいほど、上記保持電圧の閾値電圧補正成分 ( $+ V_{th}$ ) によってソース電位  $V_s$  を下げて、ドレイン電流  $I_{ds}$  (駆動電流  $I_d$ ) をより流すようにソースドレイン間電圧を大きくする。このため閾値電圧  $V_{th}$  の変動があつてもドレイン電流  $I_{ds}$  は一定となる。

また、駆動トランジスタ  $M_d$  は、移動度  $\mu$  が小さくて上記変動量  $V$  が小さい場合は、保持キャパシタ  $C_s$  の保持電圧の移動度補正成分 ( $- V$ ) によって当該保持電圧の低下量も小さくなるため、相対的に、大きなソースドレイン間電圧が確保され、その結果、ドレイン電流  $I_{ds}$  (駆動電流  $I_d$ ) をより流すように動作する。このため移動度  $\mu$  の変動があつてもドレイン電流  $I_{ds}$  は一定となる。

#### 【0098】

図 9 は、閾値電圧と移動度の補正を行っていない初期状態 ((A))、閾値電圧補正のみ行った状態 ((B))、閾値電圧と移動度の補正を行った状態 ((C)) における、データ電位  $V_{sig}$  の大きさとドレイン電流  $I_{ds}$  との関係 (駆動トランジスタ  $M_d$  の入出力特性) の変化を模式的に示す。

図 9 から、大きく乖離していた画素 A と画素 B の特性カーブが、まず閾値電圧補正で大きく近づき、つぎに移動度補正を行うとほとんど同じとみなせる程度まで近づくことが分かる。

#### 【0099】

以上より、画素間で駆動トランジスタ  $M_d$  の閾値電圧  $V_{th}$  や移動度  $\mu$  がばらついても、さらに、駆動トランジスタ  $M_d$  の特性が経時変化しても、データ電圧  $V_{in}$  が同じである限り、有機発光ダイオード OLED の発光輝度も一定に保たれる。

#### 【0100】

つぎに、本実施形態で空  $V_{th}$  補正を行うことによる効果を、空  $V_{th}$  補正を行わない場合を比較例として説明する。

#### 【0101】

10

20

30

40

50

## &lt; 比較例 &gt;

図10(A)～図10(E)は、比較例の発光制御における各種信号や電圧の波形を示すタイミングチャートである。図10において、図4と重複するパルス、時間(タイミング)、電位変化等は全て同じ符号を付して表している。よって、同じ符号に関する限り、今までの説明は当該比較例においても適用される。以下、図10の制御が図4の制御と異なる点のみ説明する。

## 【0102】

図10を図4と比較すると明らかなように、図10に示す制御では、図4に示す制御における空V<sub>th</sub>補正期間(VTC0)と、これに続く初期化期間(INT)を省略し、フィールドF(1)の処理の開始と同時に、時間T10から閾値補正期間(VTC)を始めている。図4における時間T10ではサンプリングパルスSP0が活性レベルであったが、図10では、前述した[閾値補正期間(VTC)]の説明をそのまま適用するため時間T10ではサンプリングパルスSP1が活性レベルであるとする。前述した[閾値補正期間(VTC)]の説明は、“時間16”を“時間T10”に読み替えた上で、当該比較例でも重複適用される。

10

## 【0103】

図10に示す制御においては、フィールドF(0)の発光停止期間(LM-STOP)の処理が、図4における初期化期間(INT)の処理に代わるものである。よって、閾値電圧補正の本動作(閾値補正期間(VTC)の処理)の直前に行う補正準備(初期化)は、発光停止期間(LM-STOP)で行われる。

20

## 【0104】

ところが、発光停止期間(LM-STOP)は有機ELディスプレイ1を搭載したシステム(機器)の仕様により、その長さが変更される場合があり、そのことが原因となって、次に説明する、いわゆる“フラッシュ現象”が生じる。

## 【0105】

図11は、フラッシュ現象の原因を説明するための図である。

図11(A)には、図10(C)に約1フィールド(1F)分だけ示していた電源駆動パルスDSの波形を、4フィールド(4F)に亘って示している。

30

先に説明した図10において、発光許可期間(LM(0), LM(1))に比べて閾値補正期間(VTC)、書き込み&移動度補正期間(W&μ)は時間的に僅かである。このため、図11(A)では閾値補正期間(VTC)と書き込み&移動度補正期間(W&μ)の図示を省略し、1F期間の最初から発光許可期間(LM)が始まっている。ここで発光許可期間(LM)は電源駆動パルスDSの電位が高電位V<sub>cc-H</sub>をとる期間であり、その後の低電位V<sub>cc-L</sub>の期間は、図10に示す発光停止期間(LM-STOP)に相当する。

## 【0106】

図11(B)に、図11(A)と同期したタイミングで変化する発光強度Lを模式的に示している。ここではデータ電圧V<sub>in</sub>が同じ画素行を4F期間連続表示した場合を示している。

40

図1(A)に示すように、最初の2F期間は、発光停止期間(LM-STOP)が比較的短いのに対し、その後の2F期間は発光停止期間(LM-STOP)が比較的長くなっている。この制御は、有機ELディスプレイ1を搭載するシステム(機器)において、例えば機器を屋外から屋内に移動させたこと等に対応して機器内のCPU等(不図示)が、周辺環境が暗くなつたと判断し、見易さ向上のために表示の明るさを全体的に下げる場合がある。同じような処理は、低消費電力モードへの移行によって行われることもある。一方、有機発光ダイオードOLEDの長寿命化を意図して駆動電流を常に一定とする制御をCPU等が行う場合がある。例えば、データ電圧V<sub>in</sub>が大きいときは駆動電流が上がり過ぎることを阻止するため駆動電流は一定で発光許可期間(LM)を長くすることにより上記データ電圧V<sub>in</sub>に応じた発光輝度の確保を行う。その逆の場合、即ち図示のように駆動電流は大きい値で一定のまま発光許可期間(LM)を短くすることにより、データ電圧V<sub>in</sub>の低下に対応して所定の発光輝度を得る場合がある。

50

## 【0107】

有機発光ダイオードOLEDに逆バイアスがかかる時間を決めるのは発光停止期間（LM - STOP）の長さである。よって、図示のように発光許可期間（LM）の長さが表示途中で切り替わると、それに伴って有機発光ダイオードOLEDに実際に逆バイアスがかかる時間が変化する。

## 【0108】

有機発光ダイオードOLEDは、逆バイアスを印加して図5（A）等に示す容量 $C_{oled}$ の値が安定するまでに時間がかかる。この時間は1F期間に比べて長く、ゆっくりと容量値が変化することが原因で、逆バイアス期間が長いほど容量 $C_{oled}$ の値が大きくなる。このため、前述した式(1)から、容量 $C_{oled}$ の値が大きいほどソース電位 $V_s$ の変化分

$V_s$ が小さくなり、駆動トランジスタMdのゲートソース間電圧 $V_{gs}$ が、同じデータ電圧 $V_{in}$ を入力していた時間的に前の他のフィールドよりも大きくなる。このゲートソース間電圧 $V_{gs}$ がフィールド間で大きくなると、図11（C）に示すように、次のフィールドの表示から発光強度 $L$ が“ $L$ ”だけ増大し、表示面全体が一瞬のうちに明るくなる“フラッシュ現象”が発生する。

これとは逆に、発光停止期間（LM - STOP）が急に短くなると、逆バイアス期間が小さくなり、上記と逆の理由からゲートソース間電圧 $V_{gs}$ が急に小さくなるため、発光強度 $L$ が下がって表示画面が一瞬のうちに暗くなる現象（フラッシュ現象の一種）が発生する。

## 【0109】

上記フラッシュ現象を防止するために、本実施形態に関わる図4に示す表示制御では、システムの要求で長さが変動することがある発光停止期間（LM - STOP）の直後に空 $V_{th}$ 補正期間（VTC0）を設け、その後の補正準備のために設けられている初期化期間（INT）を一定としている。

閾値補正期間（VTC）においては、駆動トランジスタMdのソースが上昇するため、発光停止期間（LM - STOP）でかかっていた逆バイアスが一旦解除され、その後に初期化期間（INT）が始まると同時に新たに逆バイアスが有機発光ダイオードOLEDに印加される。したがって、発光強度 $L$ に影響する逆バイアス期間は常に一定となり、上述したフラッシュ現象が有效地に防止される。

## 【0110】

本実施形態における変形例を述べる。

## 【0111】

<変形例1>

図4の表示制御では、空 $V_{th}$ 補正期間（VTC0）を1画面（1フィールド）の最初に行つたが、空 $V_{th}$ 補正期間は、これに限定されない。例えば、発光許可期間（LM）の直後に空 $V_{th}$ 補正を行ってもよい。

図12は、発光許可期間の後に空 $V_{th}$ 補正を行う場合の説明図である。

図12の表示制御では、発光許可期間（LM(0)）の後に発光停止期間（LM - STOP）を行い、その後に空 $V_{th}$ 補正期間（VTC0）を行っている。その後、非発光状態が続いてから次のフィールドF(1)が開始する。このためフィールドF(1)の最初に、一定期間の逆バイアス状態で行う初期化期間（INT）が行われ、その後、閾値補正期間（VTC）、書き込み＆移動度補正期間（W &  $\mu$ ）、発光許可期間（LM(1)）が続く。

図12に示す変形例1は、発光停止期間（LM - STOP）、空 $V_{th}$ 補正期間（VTC0）、初期化期間（INT）、閾値補正期間（VTC）、書き込み＆移動度補正期間（W &  $\mu$ ）、発光許可期間（LM）の順番としては前述した図4の場合と同様である。

## 【0112】

<変形例2>

画素回路は図2に示すものに限定されない。

図2の画素回路ではデータ基準電位 $V_o$ は映像信号 $S_{sig}$ のサンプリングにより与えられるが、データ基準電位 $V_o$ を、別のトランジスタを介して駆動トランジスタMdのソ-

10

20

30

40

50

スやゲートに与えることもできる。

図2の画素回路ではキャパシタは保持キャパシタCsのみであるが、他の保持キャパシタを、例えば駆動トランジスタMdのドレインとゲート間にもう1つ設けてもよい。

【0113】

<変形例3>

画素回路が有機発光ダイオードOLEDの発光と非発光を制御する駆動方法には、画素回路内のトランジスタを走査線により制御する方法と、電源電圧の供給線を駆動回路によりAC駆動する方法（電源AC駆動方法）とがある。

図2の画素回路は、後者の電源AC駆動方法の一例であるが、この方法において有機発光ダイオードOLEDのカソード側をAC駆動して駆動電流を流す、流さないを制御してもよい。

一方、前者の発光制御を走査線により制御する方法では、駆動トランジスタMdのドレイン側、または、ソースと有機発光ダイオードOLEDとの間に、他のトランジスタを挿入し、そのゲートを電源駆動制御の走査線で駆動する。

【0114】

<変形例4>

図4に示す表示制御は、閾値補正期間（VTC）を1回の補正で行っていたが、複数回の連続した（初期化を間に挟まないとの意味）処理によって閾値補正を行ってもよい。

その場合、初期化を間に挟まないことから、電源駆動パルスDSの電位を最初の閾値補正時に低電位Vcc\_Lから高電位Vcc\_Hに上げた後は、発光停止まで高電位Vcc\_Hが維持される。この点で、連続した処理による閾値補正動作は、空Vth補正と閾値補正の本動作の間に電源駆動パルスDSの電位を低電位Vcc\_Lに一時的に下げる、図4に示す本実施形態の動作と根本的に異なる。

【0115】

<変形例5>

図4に示す表示制御では空Vth補正動作は1回であるが、ソース充電速度が遅いため1回の空Vth補正では逆バイアス解除がばらつきも含めて十分でない場合、上記変形例3の「連続した処理による閾値補正動作」と同様に、電源駆動パルスDSの電位を高電位Vcc\_Hとしたままで空Vth補正を連続して複数回行ってもよい。

【0116】

本実施形態によれば、フィールドごとに発光許可期間を変更しても、逆バイアス印加時間の長短が原因で非発光許可期間（発光停止期間）中に生じていた有機発光ダイオードのバイアス変動の影響を受けることなく、同じデータ電圧が入力されたのであればフィールドごとの輝度が同じになるため、いわゆるフラッシュ現象を有效地に防止できるという利益が得られる。

【図面の簡単な説明】

【0117】

【図1】本発明の実施形態に関わる有機ELディスプレイの主要構成例を示すブロック図である。

【図2】本発明の実施形態に関わる画素回路の基本構成を含むブロック図である。

【図3】有機発光ダイオードの特性を示すグラフと式を示す図である。

【図4】本発明の実施形態に関わる表示制御における各種信号や電圧の波形を示すタイミングチャートである。

【図5】発光停止期間までの動作説明図である。

【図6】空Vth補正終了前までの動作説明図である。

【図7】初期化期間までの動作説明図である。

【図8】発光許可期間までの動作説明図である。

【図9】補正効果の説明図である。

【図10】本発明の実施形態に対する比較例に關わり、表示制御における各種信号や電圧の波形を示すタイミングチャートである。

10

20

30

40

50

【図11】比較例で生じるフラッシュ現象を説明するための信号波形と発光強度の変化を示すタイミングチャートである。

【図12】本発明の実施形態の変形例1に関わり、表示制御における各種信号や電圧の波形を示すタイミングチャートである。

【符号の説明】

【0118】

1...有機ELディスプレイ、2...画素アレイ、3...画素回路、4...Vスキャナ、5...Hセレクタ、41...水平画素ライン駆動回路、42...書き込み信号走査回路、OLED...有機発光ダイオード、Md...駆動トランジスタ、Ms...サンプリングトランジスタ、Cs...保持キャパシタ、NDc...制御ノード、DSL...電源走査線、DS...電源駆動パルス、DTL...映像信号線、WSL...書き込み走査線、WS...書き込み駆動パルス、Vsig, Vin...データ電位、V0...データ基準電位

10

【図1】



【図2】



【図3】



$$I_{ds} = \frac{1}{2} \mu \frac{W}{L} C_{ox} (V_{gs} - V_{th})^2$$

【図4】



【図5】



【図6】



【図7】



【図8】



【図9】



【図10】



【図 1 1】



【図 1 2】



## フロントページの続き

| (51)Int.Cl. | F I           | テーマコード(参考) |
|-------------|---------------|------------|
|             | G 0 9 G 3/20  | 6 4 1 P    |
|             | G 0 9 G 3/20  | 6 2 1 A    |
|             | G 0 9 G 3/20  | 6 2 4 B    |
|             | H 0 5 B 33/14 | A          |

|                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                            |         |            |
|----------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------|------------|
| 专利名称(译)        | <无法获取翻译>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                   |         |            |
| 公开(公告)号        | <a href="#">JP2009151152A5</a>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                             | 公开(公告)日 | 2010-04-30 |
| 申请号            | JP2007329845                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               | 申请日     | 2007-12-21 |
| [标]申请(专利权)人(译) | 索尼公司                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |         |            |
| 申请(专利权)人(译)    | 索尼公司                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |         |            |
| [标]发明人         | 富田昌嗣<br>浅野慎                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |         |            |
| 发明人            | 富田 昌嗣<br>浅野 慎                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                              |         |            |
| IPC分类号         | G09G3/30 G09G3/20 H01L51/50                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                |         |            |
| CPC分类号         | G09G3/3233 G09G3/3266 G09G3/3291 G09G2300/0819 G09G2300/0842 G09G2300/0866 G09G2310 /0256 G09G2320/043 G09G2320/045                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |         |            |
| FI分类号          | G09G3/30.J G09G3/30.K G09G3/20.611.E G09G3/20.611.H G09G3/20.641.D G09G3/20.641.P G09G3 /20.621.A G09G3/20.624.B H05B33/14.A                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |         |            |
| F-TERM分类号      | 3K107/AA01 3K107/BB01 3K107/CC31 3K107/EE03 3K107/HH04 3K107/HH05 5C080/AA06 5C080 /BB05 5C080/DD06 5C080/DD29 5C080/EE28 5C080/EE29 5C080/FF11 5C080/JJ02 5C080/JJ03 5C080/JJ04 5C080/JJ05 5C380/AA01 5C380/AB06 5C380/AB11 5C380/AB22 5C380/AB23 5C380 /AB34 5C380/AB36 5C380/AB37 5C380/AB46 5C380/AC04 5C380/BA01 5C380/BA31 5C380/BA38 5C380/BA39 5C380/BA43 5C380/BA46 5C380/BB02 5C380/BB09 5C380/BB21 5C380/BB22 5C380 /BD02 5C380/CA08 5C380/CA09 5C380/CA12 5C380/CA53 5C380/CA54 5C380/CB01 5C380/CB18 5C380/CB20 5C380/CB27 5C380/CC02 5C380/CC03 5C380/CC04 5C380/CC05 5C380/CC06 5C380 /CC07 5C380/CC26 5C380/CC27 5C380/CC30 5C380/CC33 5C380/CC39 5C380/CC41 5C380/CC62 5C380/CC71 5C380/CC72 5C380/CD012 5C380/CD022 5C380/CF62 5C380/CF68 5C380/DA02 5C380 /DA06 5C380/DA19 5C380/DA46 5C380/DA47 5C380/DA50 5C380/FA06 5C380/FA09 5C380/HA03 5C380/HA05 |         |            |
| 代理人(译)         | 佐藤隆久                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                       |         |            |
| 其他公开文献         | JP5115180B2<br>JP2009151152A                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                               |         |            |

## 摘要(译)

要解决的问题：防止或抑制屏幕瞬间亮度变化（闪烁现象）。

ŽSOLUTION：一种自发光显示装置，包括：像素电路3(i,j)；用于驱动像素电路3(i,j)的驱动电路，其中每个像素电路包括发光二极管(OLED)，驱动晶体管Md和保持电容器Cs。在发光二极管可以发光之前对驱动晶体管Md执行至少阈值电压和迁移率校正的时段期间，驱动电路执行驱动晶体管Md的初步阈值电压校正(即，虚拟Vth)校正)，在OLED处于非发光状态的情况下，驱动电路接下来通过反向偏置OLED并初始化由保持电容器C保持的电压来执行固定周期的校正准备，并且驱动电路执行实际的校正准备后的阈值电压校正和迁移率校正。Ž