

(19) 日本国特許庁(JP)

## (12) 公開特許公報(A)

(11) 特許出願公開番号

特開2006-72382

(P2006-72382A)

(43) 公開日 平成18年3月16日(2006.3.16)

(51) Int.C1.

G02F 1/1345 (2006.01)  
G09F 9/30 (2006.01)

F 1

G02F 1/1345  
G09F 9/30 330Z

テーマコード(参考)

2H092  
5C094

審査請求 有 請求項の数 11 O L (全 10 頁)

(21) 出願番号 特願2005-308582 (P2005-308582)  
 (22) 出願日 平成17年10月24日 (2005.10.24)  
 (62) 分割の表示 特願平9-345997の分割  
 原出願日 平成9年12月16日 (1997.12.16)

(71) 出願人 000002185  
 ソニー株式会社  
 東京都品川区北品川6丁目7番35号  
 (74) 代理人 100086298  
 弁理士 船橋 國則  
 (72) 発明者 猪野 益充  
 東京都品川区北品川6丁目7番35号 ソ  
 ニー株式会社内  
 F ターム(参考) 2H092 GA32 GA40 GA45 JA25 JA26  
 NA25 PA06  
 5C094 AA15 BA03 BA43 CA19 DB02  
 EA10

(54) 【発明の名称】 液晶表示装置

## (57) 【要約】

【課題】外部回路との接続を行う接続端子の占める長さを短くして液晶表示装置の小型化すること。

【解決手段】基板に所定のピッチで複数の画素がマトリクス状に配列された画像表示領域と、基板の画像表示領域の周辺に設けられる余白領域と、画像表示領域の各画素へ信号を送るドライバIC10との接続を行うため、余白領域に形成された複数の入力端子Tとを備える液晶表示装置において、複数の入力端子TのピッチをA、画像表示領域の複数の画素のピッチをC、複数の入力端子Tの1つから複数の画素へ時分割で信号を送る際の時分割数をnとした場合、 $A / n < C$ の関係を満足することにより、複数の入力端子Tの占める長さが画像表示領域の全体の長さより短くなっているものである。

【選択図】図1



## 【特許請求の範囲】

## 【請求項 1】

基板に所定のピッチで複数の画素がマトリクス状に配列された画像表示領域と、  
前記基板の画像表示領域の周辺に設けられる余白領域と、  
前記画像表示領域の各画素へ信号を送る外部回路との接続を行うため、前記余白領域に  
形成された複数の接続端子とを備える液晶表示装置であって、  
前記複数の接続端子のピッチを A、前記画像表示領域の複数の画素のピッチを C、前記  
複数の接続端子の 1 つから前記複数の画素へ時分割で信号を送る際の時分割数を n とした  
場合、

$$A / n < C$$

10

の関係を満足することにより、前記余白領域における前記複数の接続端子の占める長さ  
が前記画像表示領域の全体の長さより短くなっている

ことを特徴とする液晶表示装置。

## 【請求項 2】

基板に所定のピッチで複数の画素がマトリクス状に配列された画像表示領域と、  
前記基板の画像表示領域の周辺に設けられる余白領域と、  
前記画像表示領域における複数画素単位で構成される組毎にその組内の各画素への信号  
入力を時分割で切り換える複数のスイッチ回路と、  
前記複数のスイッチ回路へ信号を与える外部回路との接続を行うため、前記組毎に対応  
して前記余白領域に設けられる複数の接続端子とを備える液晶表示装置であって、

20

前記画像表示領域における各組内の複数の画素のピッチを C、前記複数の接続端子のピ  
ッヂを A、前記複数のスイッチ回路における時分割数を n とした場合、

$$A / n < C$$

の関係を満足することにより、前記余白領域における前記複数の接続端子の占める長さ  
が前記画像表示領域の全体の長さより短くなっている

ことを特徴とする液晶表示装置。

## 【請求項 3】

前記複数のスイッチ回路のピッチを B とした場合、  
 $A / n < B$   
の関係を満足することにより、前記複数の接続端子の占める長さが前記複数のスイッチ  
回路の占める長さより短くなっている  
ことを特徴とする請求項 2 記載の液晶表示装置。

30

## 【請求項 4】

前記複数のスイッチ回路のピッチを B とした場合、  
 $B < C$   
の関係を満足することにより、前記複数のスイッチ回路の占める長さが前記画像表示領域  
の全体の長さ以下となっている  
ことを特徴とする請求項 2 記載の液晶表示装置。

## 【請求項 5】

基板に所定のピッチで複数の画素がマトリクス状に配列された画像表示領域と、  
前記基板の画像表示領域の周辺に設けられる余白領域と、  
前記画像表示領域の各画素へ信号を送る外部回路との接続を行うため、前記余白領域に  
形成された複数の接続端子とを備える液晶表示装置であって、  
前記複数の接続端子の 1 本に対して前記画素へ信号を与える 1 本の信号ラインが接続さ  
れる場合、前記複数の接続端子のピッチを前記複数の画素のピッチ以下にすることで、前  
記余白領域における前記複数の接続端子の占める長さが前記画像表示領域の全体の長さよ  
り短くなっている  
ことを特徴とする液晶表示装置。

40

## 【請求項 6】

基板に所定のピッチで複数の画素がマトリクス状に配列された画像表示領域と、

50

前記基板の画像表示領域の周辺に設けられる余白領域と、  
前記画像表示領域の各画素へ信号を送るドライバＩＣと、  
前記ドライバＩＣとの接続を行うため、前記余白領域に設けられる複数の接続端子とを備える液晶表示装置であって、

前記複数の接続端子のピッチをA、前記画像表示領域の複数の画素のピッチをC、前記複数の接続端子の1つから前記複数の画素へ時分割で信号を送る際の時分割数をnとした場合、

$$A / n < C$$

の関係を満足することにより、前記余白領域における前記複数の接続端子の占める長さが前記画像表示領域の全体の長さより短くなっている  
ことを特徴とする液晶表示装置。 10

【請求項7】

基板に所定のピッチで複数の画素がマトリクス状に配列された画像表示領域と、  
前記基板の画像表示領域の周辺に設けられる余白領域と、  
前記画像表示領域における複数画素単位で構成される組毎にその組内の各画素への信号入力を時分割で切り換える複数のスイッチ回路と、

前記複数のスイッチ回路へ信号を与えるドライバＩＣと、  
前記ドライバＩＣとの接続を行うため、前記組毎に対応して前記余白領域に設けられる複数の接続端子とを備える液晶表示装置であって、

前記画像表示領域における各組内の複数の画素のピッチをC、前記複数の接続端子のピッチをA、前記複数のスイッチ回路における時分割数をnとした場合、 20

$$A / n < C$$

の関係を満足することにより、前記余白領域における前記複数の接続端子の占める長さが前記画像表示領域の全体の長さより短くなっている  
ことを特徴とする液晶表示装置。 20

【請求項8】

前記複数のスイッチ回路のピッチをBとした場合、  
A / n < B  
の関係を満足することにより、前記複数の接続端子の占める長さが前記複数のスイッチ回路の占める長さより短くなっている 30

ことを特徴とする請求項7記載の液晶表示装置。

【請求項9】

前記複数のスイッチ回路のピッチをBとした場合、  
B < C  
の関係を満足することにより、前記複数のスイッチ回路の占める長さが前記画像表示領域の全体の長さ以下となっている  
ことを特徴とする請求項7記載の液晶表示装置。 30

【請求項10】

基板に所定のピッチで複数の画素がマトリクス状に配列された画像表示領域と、  
前記基板の画像表示領域の周辺に設けられる余白領域と、  
前記画像表示領域の各画素へ信号を送るドライバＩＣと、 40

前記ドライバＩＣとの接続を行うため、前記余白領域に形成された複数の接続端子とを備える液晶表示装置であって、

前記複数の接続端子の1本に対して前記画素へ信号を与える1本の信号ラインが接続される場合、前記複数の接続端子のピッチを前記複数の画素のピッチ以下にすることで、前記余白領域における前記複数の接続端子の占める長さが前記画像表示領域の全体の長さより短くなっている  
ことを特徴とする液晶表示装置。 40

【請求項11】

前記複数の接続端子は、前記基板の片側の余白領域に設けられている 50

ことを特徴とする請求項 1 ~ 10 のうちいずれか 1 項に記載の液晶表示装置。

【発明の詳細な説明】

【技術分野】

【0001】

本発明は、マトリクス状に配列された複数の画素にドライバ回路から信号を与えて画像の表示を行う液晶表示装置に関する。

【背景技術】

【0002】

液晶表示装置は、例えば各画素に対応した TFT (Thin Film Transistor) が形成された駆動側基板と、カラーフィルタ等が形成された対向側基板との間に液晶を封入したもの 10 を備えており、TFT を駆動することによって画素に対応した液晶の配向を切り換えて所望の画像表示を行っている。

【0003】

図 5 は従来の液晶表示装置を説明する回路図 (その 1) である。この液晶表示装置では、ドライバ IC 10 から図中縦方向に出力される複数本の信号ライン SL と図中横方向に配線される複数本のゲートライン GL とを備えており、各信号ライン SL と各ゲートライン GL とが交差する位置に各画素が設けられている。また、各画素には、液晶 LC を駆動するための TFT とコンデンサ C とが設けられている。

【0004】

このゲートライン GL が ON となると、ゲートライン GL に接続された TFT が ON になる。この状態でドライバ IC 10 から信号ラインを介して画像に対応した信号が与えられることで ON になった TFT を介してその信号がコンデンサ C に充電される。

【0005】

これによって、信号が与えられた画素の液晶 LC の透過率が変化するとともに、コンデンサ C の充電電圧によって光の透過状態を次に TFT が ON になるまで維持できるようになっている。

【0006】

また、図 6 は従来の液晶表示装置を説明する回路図 (その 2) である。この液晶表示装置は多階調表示を行うもので、複数画素の組に対応した出力線を備えるドライバ IC 10 と、このドライバ IC 10 の出力線を対応する組の各画素の信号ライン SL に時分割で切り換えるスイッチ回路 SW1 ~ SW5 とを備えている。

【0007】

例えば、3 本単位のデジタル画像データから各々 8 ビットの信号がドライバ IC 10 に入力され、このドライバ IC 10 からは 8 ビットの信号に対応したアナログ信号が順に出力される。

【0008】

スイッチ回路 SW1 ~ SW5 では、このドライバ IC 10 から順に出力されるアナログ信号を時分割で切り換えて対応する画素の信号ライン SL へ送るようにしている。これによって、各画素 8 階調の画像表示を行うことができるようになっている (例えば、特許文 40 献 1 参照。)。

【0009】

【特許文献 1】特開平 4 - 52684 号公報

【発明の開示】

【発明が解決しようとする課題】

【0010】

しかしながら、いずれの液晶表示装置においても、ドライバ IC と基板に形成された画素へのゲートラインとの接続を行う端子のピッチを規定しておらず、その端子を用いた TAB (Tape Automated Bonding) の接続範囲に無駄が生じている。つまり、画像表示を行う領域よりも接続範囲の方が広く、画像表示領域の周辺に多くの余白 (いわゆる額縁領域) が存在することになる。これによって液晶表示装置の小型化を妨げたり、製造歩留りの 50

低下を招いている。

【課題を解決するための手段】

【0011】

本発明はこのような課題を解決するために成された液晶表示装置である。すなわち、本発明は、基板に所定のピッチで複数の画素がマトリクス状に配列された画像表示領域と、基板の画像表示領域の周辺に設けられる余白領域と、画像表示領域の各画素へ信号を送る外部回路との接続を行うため、余白領域に形成された複数の接続端子とを備える液晶表示装置において、複数の接続端子のピッチをA、画像表示領域の複数の画素のピッチをC、複数の接続端子の1つから複数の画素へ時分割で信号を送る際の時分割数をnとした場合、 $A / n < C$ の関係を満足することにより、余白領域における複数の接続端子の占める長さが画像表示領域の全体の長さより短くなっているものである。

【0012】

また、本発明は、基板に所定のピッチで複数の画素がマトリクス状に配列された画像表示領域と、基板の画像表示領域の周辺に設けられる余白領域と、画像表示領域における複数画素単位で構成される組毎にその組内の各画素への信号入力を時分割で切り換える複数のスイッチ回路と、複数のスイッチ回路へ信号を与える外部回路との接続を行うため、組毎に対応して余白領域に設けられる複数の接続端子とを備える液晶表示装置において、画像表示領域における各組内の複数の画素のピッチをC、複数の接続端子のピッチをA、複数のスイッチ回路における時分割数をnとした場合、 $A / n < C$ の関係を満足することにより、余白領域における複数の接続端子の占める長さが画像表示領域の全体の長さより短くなっているものである。

【0013】

また、本発明は、基板に所定のピッチで複数の画素がマトリクス状に配列された画像表示領域と、基板の画像表示領域の周辺に設けられる余白領域と、画像表示領域の各画素へ信号を送る外部回路との接続を行うため、余白領域に形成された複数の接続端子とを備える液晶表示装置において、複数の接続端子の1本に対して画素へ信号を与える1本の信号ラインが接続される場合、前記複数の接続端子のピッチを前記複数の画素のピッチ以下にすることで、余白領域における複数の接続端子の占める長さが画像表示領域の全体の長さより短くなっているものである。

【0014】

また、本発明は、基板に所定のピッチで複数の画素がマトリクス状に配列された画像表示領域と、基板の画像表示領域の周辺に設けられる余白領域と、画像表示領域の各画素へ信号を送るドライバICと、ドライバICとの接続を行うため、余白領域に設けられる複数の接続端子とを備える液晶表示装置において、複数の接続端子のピッチをA、画像表示領域の複数の画素のピッチをC、複数の接続端子の1つから複数の画素へ時分割で信号を送る際の時分割数をnとした場合、 $A / n < C$ の関係を満足することにより、余白領域における複数の接続端子の占める長さが画像表示領域の全体の長さより短くなっているものである。

【0015】

また、本発明は、基板に所定のピッチで複数の画素がマトリクス状に配列された画像表示領域と、基板の画像表示領域の周辺に設けられる余白領域と、画像表示領域における複数画素単位で構成される組毎にその組内の各画素への信号入力を時分割で切り換える複数のスイッチ回路と、複数のスイッチ回路へ信号を与えるドライバICと、ドライバICとの接続を行うため、組毎に対応して余白領域に設けられる複数の接続端子とを備える液晶表示装置において、画像表示領域における各組内の複数の画素のピッチをC、複数の接続端子のピッチをA、複数のスイッチ回路における時分割数をnとした場合、 $A / n < C$ の関係を満足することにより、余白領域における複数の接続端子の占める長さが画像表示領域の全体の長さより短くなっている

【0016】

また、本発明は、基板に所定のピッチで複数の画素がマトリクス状に配列された画像表

10

20

30

40

50

示領域と、基板の画像表示領域の周辺に設けられる余白領域と、画像表示領域の各画素へ信号を送るドライバＩＣと、ドライバＩＣとの接続を行うため、余白領域に形成された複数の接続端子とを備える液晶表示装置において、複数の接続端子の1本に対して画素へ信号を与える1本の信号ラインが接続される場合、複数の接続端子のピッチを複数の画素のピッチ以下にすることで、余白領域における複数の接続端子の占める長さが画像表示領域の全体の長さより短くなっているものである。

【0017】

このような本発明では、複数の接続端子のピッチが、画像表示領域の複数の画素におけるピッチ以下または画像表示領域の複数画素から構成される複数の組のピッチ以下になっていることから、複数の接続端子における全体の長さを画像表示領域の全体の長さ以下にすることことができ、画像表示領域の周辺領域（余白領域）を小さくすることができるようになる。

【発明の効果】

【0018】

したがって、本発明によれば次のような効果がある。すなわち、外部回路との接続を行う複数の接続端子のピッチを画素のピッチ以下または複数画素から構成される複数の組のピッチ以下にすることで、複数の接続端子における全体の長さを画像表示領域の全体の長さ以下にすることことができ、画像表示領域の周辺領域（余白領域）を小さくすることが可能となる。これにより、画像表示領域の周辺における無駄な部分を小さくでき、液晶表示装置全体の小型化を図ることが可能となる。

【0019】

また、液晶表示装置全体の小型化を図ることができることから、同じ面積の基板から数多くの液晶表示装置用パネルを製造することができ、液晶表示装置の製造歩留りを向上させることができとなる

【発明を実施するための最良の形態】

【0020】

以下に、本発明の液晶表示装置における実施の形態を図に基づいて説明する。図1は本実施形態の液晶表示装置を説明する回路図である。すなわち、この液晶表示装置は、デジタル画像データをシフトレジスタ／レベルシフタ／ラッチ回路11および第1スイッチ回路SW10を介して受けてアナログデータに変換するドライバＩＣ（D/A回路）10と、ドライバＩＣ10の出力線の1本に対して複数の信号ラインSLに対応した入力端子Tと、複数の信号ラインSLに各々設けられた第2スイッチ回路SW1～SW5と、マトリクス状に配置された画素の液晶LCを駆動するTFTおよびコンデンサCとを備えている。

【0021】

特に、本実施形態の液晶表示装置では、外部回路であるドライバＩＣ10の出力線と内部回路である第2スイッチ回路SW1～SW5への入力線とを接続する入力端子TのピッチAを、画素のピッチCや複数画素から成る組のピッチに基づいて規定することで、全ての入力端子Tの占める長さ（図中横方向の長さ。以下説明において同様）を画像表示領域の全体の長さ以下にしている点に特徴がある。

【0022】

図2は本実施形態で適用されるTFTの構造を説明する断面図であり、（a）は逆スタガ型、（b）はスタガ型を示している。すなわち、（a）に示す逆スタガ型では、ガラス等の基板100の上にゲート電極101が形成され、その上にゲート絶縁膜102を介してポリシリコンP-Siが形成されている。なお、ポリシリコンP-Siの代わりにアモルファスシリコンを形成してもよい。

【0023】

また、このポリシリコンP-Siのゲート電極101と対応する部分の両側にはN<sup>-</sup>領域から成るソース領域およびドレイン領域が形成されている。そのうちのソース領域にはソース電極SDが接続され、ドレイン領域にはドレイン電極DDが接続されている。

10

20

30

40

50

## 【0024】

(b) に示すスタガ型では、ガラス等の基板 100 の上にポリシリコン P-Si が形成され、その上にゲート絶縁膜 102 を介してゲート電極 101 が形成されている。また、このポリシリコン P-Si のゲート電極 101 と対応する部分の両側に N- 領域から成るソース領域およびドレイン領域が形成され、そのうちのソース領域にはソース電極 SD が接続され、ドレイン領域にはドレイン電極 DD が接続されている。

## 【0025】

いずれの TFT であっても、そのゲート電極 101 が図 1 に示すゲートライン GL に接続され、このゲートライン GL に電圧が印加されることによって TFT が ON 状態となる。また、ソース電極 SD は図 1 に示す信号ライン SL に接続され、ドレイン電極 DD は対向電極電位 VCOM に接続されている。

## 【0026】

すなわち、ゲートライン GL に電圧が印加された状態で信号ライン SL に信号が与えられると、TFT のソース電極 SD からドレイン電極 DD へ電流が流れ、図 1 に示す液晶 LC の光の透過状態を変えることができるようになる。

## 【0027】

なお、第 2 スイッチ回路 SW1 ~ SW5 も上記と同様な TFT によって構成されている。

## 【0028】

次に、入力端子 T のピッチ A と、第 2 スイッチ回路 SW1 ~ SW5 のピッチ B と、画素のピッチ C との関係について説明する。図 3 は入力端子のピッチ、第 2 スイッチ回路のピッチ、画素のピッチの関係を説明する模式図である。なお、この図では、1 つの入力端子に 4 つの第 2 スイッチ回路が接続されている例を示している。

## 【0029】

入力端子 T1 の出力線は 4 本の信号ラインに接続され、各信号ラインには第 2 スイッチ SW11 ~ SW14 が各々設けられている。また、入力端子 T2 の出力線は 4 本の信号ラインに接続され、各信号ラインには第 2 スイッチ SW21 ~ SW24 が各々設けられている。

## 【0030】

第 2 スイッチ回路 SW11 ~ SW14、SW21 ~ SW24 は時分割で切り換えが行われ、入力端子 T1、T2 から出力される信号を順に対応する画素へ与えるようになっている。この例では、4 分割周期で切り換えが行われる。

## 【0031】

このような構成の液晶表示装置において、本実施形態ではその入力端子 T1、T2 のピッチ A と画素のピッチ C との関係として、以下の(1)式を満たすようにしている。

## 【0032】

$$A / n = C \quad \dots (1)$$

ここで、n は時分割数である。

## 【0033】

つまり、上記の例では、時分割数が 4 であるから、ピッチ A の 1/4 がピッチ C 以下となるようにする。

## 【0034】

これによって、全ての入力端子の占める長さを全ての画素の占める長さ（すなわち、有効画像領域の長さ）以下にすることが可能となる。

## 【0035】

また、本実施形態では入力端子 T1、T2 のピッチ A と第 2 スイッチ回路 SW11 ~ SW14 のピッチ B との関係として、以下の(2)式を満たすようにしている。

## 【0036】

$$A / n = B \quad \dots (2)$$

ここで、n は時分割数である。

10

20

30

40

50

## 【0037】

つまり、上記の例では、時分割数が4であるから、ピッチAの1/4がピッチB以下となるようになる。

## 【0038】

これによって、全ての入力端子の占める長さを全ての第2スイッチ回路の占める長さ以下にすることが可能となる。

## 【0039】

さらに、本実施形態では第2スイッチ回路SW11～SW14のピッチBと画素のピッチCとの関係として、以下の(3)式を満たすようにしている。

## 【0040】

B C ... (3)

## 【0041】

すなわち、第2スイッチ回路SW11～SW14のピッチBを画素のピッチC以下にすることで、全ての第2スイッチ回路の占める長さを全ての画素の占める長さ(すなわち、有効画像領域の長さ)以下にすることが可能となる。

## 【0042】

また、図3に示す例では、入力端子1本に対して4本の信号ラインが接続され、これを時分割で切り換えて対応する画素へ信号を与えるものについて説明したが、入力端子1本に対して1本の信号ラインが接続されているものの場合は、その入力端子のピッチを画素のピッチ以下にするようとする。これによって上記と同様、全ての入力端子の占める長さを全ての画素の占める長さ(すなわち、有効画像領域の長さ)以下にすることが可能となる。

## 【0043】

図4は液晶表示装置の平面視面積を説明する図で、(a)が従来の液晶表示装置、(b)が本実施形態の液晶表示装置の例である。

## 【0044】

すなわち、(a)に示す従来の液晶表示装置では、複数のドライバIC10a～10dをフレキシブル配線Fによって基板100の接続領域TSに接続しているが、上記説明したような画素ピッチと接続領域TSでの入力端子ピッチとの関係が規定されていないことから、有効画像領域Sの長さより接続領域TSの長さの方が長くなっている。

## 【0045】

一方、(b)に示す本実施形態の液晶表示装置でも、従来と同様に複数のドライバIC10a～10dをフレキシブル配線Fによって基板100の余白領域の片側にある接続領域TSに接続しているが、上記説明のような画素ピッチと接続領域TSでの入力端子ピッチとの関係を規定していることで、接続領域TSの長さと有効画像領域Sの長さとを等しく(または、短く)できるようになっている。

## 【0046】

本実施形態では、このように従来に比べて接続領域TSの長さを短くできることから、有効画像領域Sの周辺に形成される余白領域(いわゆる額縁領域)を大幅に縮小することができ、液晶表示装置の平面視面積を小さくすることが可能となる。

## 【図面の簡単な説明】

## 【0047】

【図1】本実施形態の液晶表示装置を説明する回路図である。

【図2】本実施形態で適用されるTFTの構造を説明する断面図である。

【図3】各ピッチの関係を説明する模式図である。

【図4】液晶表示装置の平面視面積を説明する図である。

【図5】従来の液晶表示装置を説明する回路図(その1)である。

【図6】従来の液晶表示装置を説明する回路図(その2)である。

## 【符号の説明】

## 【0048】

10

20

30

40

50

10 ... ドライバ I C、T ... 入力端子、GL ... ゲートライン、SL ... 信号ライン、SW1 ~ SW5 ... 第2スイッチ回路

【図1】



【図2】



【図3】



【図4】



【図5】



【図6】



|                |                                                                                                                                                 |         |            |
|----------------|-------------------------------------------------------------------------------------------------------------------------------------------------|---------|------------|
| 专利名称(译)        | 液晶表示装置                                                                                                                                          |         |            |
| 公开(公告)号        | <a href="#">JP2006072382A</a>                                                                                                                   | 公开(公告)日 | 2006-03-16 |
| 申请号            | JP2005308582                                                                                                                                    | 申请日     | 2005-10-24 |
| [标]申请(专利权)人(译) | 索尼公司                                                                                                                                            |         |            |
| 申请(专利权)人(译)    | 索尼公司                                                                                                                                            |         |            |
| [标]发明人         | 猪野益充                                                                                                                                            |         |            |
| 发明人            | 猪野 益充                                                                                                                                           |         |            |
| IPC分类号         | G02F1/1345 G09F9/30                                                                                                                             |         |            |
| FI分类号          | G02F1/1345 G09F9/30.330.Z G09F9/30.330                                                                                                          |         |            |
| F-TERM分类号      | 2H092/GA32 2H092/GA40 2H092/GA45 2H092/JA25 2H092/JA26 2H092/NA25 2H092/PA06 5C094 /AA15 5C094/BA03 5C094/BA43 5C094/CA19 5C094/DB02 5C094/EA10 |         |            |
| 代理人(译)         | 船桥 国则                                                                                                                                           |         |            |
| 外部链接           | <a href="#">Espacenet</a>                                                                                                                       |         |            |

### 摘要(译)

解决的问题：通过缩短用于与外部电路连接的连接端子所占据的长度来使液晶显示装置小型化。一种图像显示区域，其中以预定间距将多个像素以矩阵形式排列在基板上；在基板的图像显示区域周围设置有空白区域；以及用于向图像显示区域中的每个像素发送信号的驱动器。在具有形成在与IC 10连接的空白区域中的多个输入端子T的液晶显示装置中，多个输入端子T的间距为A，图像显示区域中的多个像素的间距为C，并且如果n是将信号从T的输入端子T之一发送到时分的多个像素时的时分数目，则A / n

