

(19) 日本国特許庁 (JP)

(12) 公開特許公報(A)

(11) 特許出願公開番号

特開2008-299355  
(P2008-299355A)

(43) 公開日 平成20年12月11日(2008.12.11)

| (51) Int.Cl.                | F 1  |      |      | テーマコード (参考) |
|-----------------------------|------|------|------|-------------|
| <b>G09G</b> 3/36 (2006.01)  | G09G | 3/36 |      | 2 H093      |
| <b>G09G</b> 3/20 (2006.01)  | G09G | 3/20 | 623B | 5C006       |
| <b>G02F</b> 1/133 (2006.01) | G09G | 3/20 | 623D | 5C080       |
|                             | G09G | 3/20 | 623F |             |
|                             | G09G | 3/20 | 623G |             |

|            |                                     |
|------------|-------------------------------------|
| (21) 出願番号  | 特願2008-226756 (P2008-226756)        |
| (22) 出願日   | 平成20年9月4日 (2008.9.4)                |
| (62) 分割の表示 | 特願2006-225135 (P2006-225135)<br>の分割 |
| 原出願日       | 平成8年11月21日 (1996.11.21)             |

(71) 出願人 501426046  
エルジー ディスプレイカンパニー リ  
ミテッド  
大韓民国 ソウル, ヨンドゥンポーク, ヨ  
イドードン 20

(74) 代理人 100064447  
弁理士 岡部 正夫

(74) 代理人 100085176  
弁理士 加藤 伸晃

(74) 代理人 100094112  
弁理士 岡部 譲

(74) 代理人 100096943  
弁理士 白井 伸一

(74) 代理人 100101498  
弁理士 越智 隆夫

(54) 【発明の名称】 液晶表示装置の駆動装置

(57) 【要約】

【課題】高周波で動作されることにより発生する問題点を解決し、メイン駆動周波数を減少させた液晶表示装置のデータドライバを提供する。

【解決手段】ラッチクロック信号を出力し、第1クロック信号に相応するスタート信号を受信するためのm(整数)-ビットレジスタ回路21と、それぞれn(整数)-ビットデータを有する全ての映像信号を同時に受信し、ソース映像信号に当たる少なくとも2セットの3種の映像信号をラッチし出力するデータラッチ回路22, 23と、第3信号発生回路のロード信号に基づいて映像信号を貯蔵及び出し、前記レジスタのラッチクロック信号に相応する前記データラッチ回路の映像信号をラッチするラインラッチ回路25と、ラインラッチの映像信号をアナログ信号に変換するD/A変換回路27と、D/A変換回路からアナログ信号を出力させるデータ出力回路29とを備えた单一集積回路と；で構成されることを特徴とする。

### 【選択図】図 5



## 【特許請求の範囲】

## 【請求項 1】

2 m 個のラインを含むアクティブマトリックス型液晶パネルと該液晶パネルの一方の側辺に配置された液晶パネル駆動装置とからなる液晶表示装置において、該駆動装置は、

ソースクロックパルスの 1 / 2 周波数を有するクロック信号 (SCL) とスタートパルス (SSP) とに応答して前記クロック信号 (SCL) 間隔だけシフトした m 個のラッチクロックパルス (SR01, SR02, ···) を発生させるシフトレジスタ (21)、

デジタルの画素データの系列で連続する奇数ライン画素データと偶数ライン画素データの 2 個の画素データそれを一時保持するラッチ部 (22, 23)、

前記シフトレジスタ (21) で出力された m 個のラッチクロックパルス (SR01, SR02, ···) のそれぞれに同期して前記ラッチ部 (22, 23) でラッチされた奇数ライン画素データを読み込む第 1 の奇数ラインラッチ、そして同時に偶数ライン画素データを読み込む第 1 の偶数ラインラッチであって、一水平ライン分の m 個の奇数ライン画素データと m 個の偶数ライン画素データとを保持する第 1 の奇数ラインラッチ及び偶数ラインラッチ部 (25a, 26a)、

一水平走査期間毎にロード信号に応答して前記第 1 奇数ラインラッチ及び偶数ラインラッチ部 (25a, 26a) に保持されている一水平ライン分の 2 m 個の画素データを一度にラッチする第 2 の奇数ラインラッチ及び偶数ラインラッチ部 (25b, 26b) 及び

該第 2 の奇数ラインラッチ及び偶数ラインラッチ部 (25b, 26b) に保持されているデジタルの画素データを同時にアナログ信号に変換して、該液晶パネルの m 個の奇数ライン ( $Y_1, Y_3 \sim Y_{383}$ ) と m 個の偶数ライン ( $Y_2, Y_4 \sim Y_{384}$ ) に与えている D/A 変換器 (27) からなるものである、液晶表示装置。

## 【請求項 2】

3 m 個のラインを含むアクティブマトリックス型液晶パネルと該液晶パネルの一方の側辺に配置された液晶パネル駆動装置とからなる液晶表示装置において、該駆動装置は、

ソースクロックパルスの 1 / 3 周波数を有するクロック信号とスタートパルスとに応答して前記クロック信号間隔だけシフトした m 個のラッチクロックパルスを発生するシフトレジスタ (31)、

デジタルの画素データの系列で連続する i 番目、 i + 1 番目及び i + 2 番目 (i = 1 ~ m) の 3 つのライン画素データのそれを一時保持するラッチ部 (32, 33, 34)

前記シフトレジスタで出力された m 個のラッチクロックパルスのそれぞれに同期して前記ラッチ部でラッチされた i 番目ライン画素データを読み込む第 1 の i 番目ラインラッチ、同時に i + 1 番目ライン画素データを読み込む第 1 の i + 1 番目ラインラッチそして同時に i + 2 番目ライン画素データを読み込む第 1 の i + 2 番目ラインラッチであって、一水平ライン分の m 個の i 番目ライン画素データ、 m 個の i + 1 番目ライン画素データ及び m 個の i + 2 番目ライン画素データとを保持する第 1 の i 番目ラインラッチ、 i + 1 番目ラインラッチ及び i + 2 番目ラインラッチ (36a, 37a, 38a)、

一水平走査期間毎にロード信号に応答して前記 i 番目、 i + 1 番目及び i + 2 番目ラインラッチに保持されている一水平ライン分の 3 m 個の画素データを一度にラッチする第 2 の i 番目ラインラッチ、 i + 1 番目ラインラッチ及び i + 2 番目ラインラッチ部 (36b, 37b, 38b)、及び

10

20

30

40

50

該第2のi番目ラインラッチ、i+1番目ラインラッチ及びi+2番目ラインラッチ部に保持されているデジタル画素データを同時にアナログ信号に変換して、該液晶パネルの3m個のラインに与えているD/A変換器(39, 40, 41)からなるものである、液晶表示装置。

【発明の詳細な説明】

【技術分野】

【0001】

本発明は、液晶表示装置の駆動装置に関するもので、特に液晶表示装置のデータドライバに関するものである。

10

【背景技術】

【0002】

一般的なアクティブマトリックス型(Active Matrix)液晶表示装置は、図1に示すように、ゲートライン(G1~Gn)及びデータライン(D1~Dn)と、各画素をスイッチングする薄膜トランジスタと、画素電極とが配列されている下板と、色相を示すためのカラーフィルタ及び共通電極で構成される上板と、そして前記2枚の上下板の間に埋められている液晶で構成される液晶パネル1と、前記液晶パネル1の各ゲートライン(G1~Gn)に駆動信号を順次に印加するゲートドライバ2と、前記液晶パネル1の各データライン(D1~Dn)に映像データを印加するデータドライバ3とを備える。

【0003】

このように構成された一般的な液晶表示装置において、最近は液晶パネル1の大型化、高解像度化が指向されている。このように、大型化、高解像度化されていくと、液晶表示装置を駆動するために各ドライバ2、3の駆動周波数が高くなるが、このような高周波で直接駆動可能なドライバICの開発は難しい。又、直接可能なドライバICが開発されても、高周波EMIの問題のため、直接駆動が不可能である。

20

【0004】

よって、図2に示すように、奇数ラインと偶数ラインとに分離して液晶パネル1の両側にデータドライバ3a, 3bを形成し、駆動周波数を半減させたことがあった。しかし、図2のような液晶表示装置においては、ドライバが両側に形成されるため、液晶表示装置全体で実際に映像をディスプレイする液晶パネルの占める面積が相対的に狭くなり、これにより、大型画面を得るには限界があった。

30

【0005】

上述した従来の液晶表示装置の図1のデータドライバ3を添付図面に基づき説明する。

【0006】

図3は、従来の液晶表示装置のデータドライバの構成ブロック図である。

【0007】

従来の液晶表示装置のデータドライバは、ソーススタートパルス(SSP)をソースパルスクロック(SCL)によりシフトさせてラッチクロックを出力させるmビットシフトレジスタ11と、ソースクロック(SCL)によりディスプレイデータの3種(DA(n), DB(n), DC(n))をラッチ(Latch)させて出力するデータラッチ部12と、反転(Inversion)のために外部のPOL信号により水平区間ごとに極性を切り換えるライン変換ロジック(Line Conversion Logic)14と、前記シフトレジスタ11から出力されたラッチクロックにより前記データラッチ部12から出力された一水平ラインの全てのディスプレイデータを外部のロード(LOAD)信号及び前記ライン変換ロジック14の出力によりライン別にラッチさせ貯蔵する3m×nビットの2ラインラッチ部13と、前記ラインラッチ部12から出力されたデータを液晶に印加するアナログ信号に変換するために外部基準電圧により形成された2n個のレベルのうちの1つの電圧を選択して出力するD/A変換器15と、前記D/A変換器15から出力される信号を充分な駆動能力と出力電圧偏差の少ない安定された電圧に増幅して液晶に印加するデータ出力回路16とを備える。

40

【0008】

50

このように構成された従来のデータドライバの動作について説明する。

【0009】

図4は、従来のデータドライバの動作タイミング図である。

【0010】

まず、シフトレジスタ11は、ソースクロック(SCL)とソーススタートパルス(SSP)を入力してm個のラッチクロック(SR01, SR02, SR03, …, SR0m)(m=64)を順次にラインラッチ部13へ出力する。ソースクロック(SCL)は、XGAで約65MHzの周波数を有するクロック信号である。

【0011】

そして、データラッチ部12は、nビットディスプレイデータの3種(DA(n), DB(n), DC(n))を前記ソースクロック(SCL)の下降エッジにラッチさせてラインラッチ部13へ出力する。したがって、ラインラッチ部13は、前記ソースクロックの下降エッジにラッチされたnビットディスプレイデータを前記シフトレジスタ11から出力されたラッチクロック(SR01, SR02, SR03, …, SR0m)により3m×nビットの1番目のラインラッチ部13aにラッチさせる。一ラインデータは一水平ラインのディスプレイデータを貯蔵した後に外部のロード(LOAD)信号により一度に2番目のラインラッチ部13bへ貯蔵される。同時に次のラインデータはシフトレジスタ11から出力されたラッチクロック(SR01, SR02, SR03, …, SR0m)により1番目のラインラッチ部にラッチされる。このような動作は繰り返し行われる。

【0012】

このようにラインラッチ部13により貯蔵されたラインデータはD/A変換器15へ出力される。

【0013】

D/A変換器15は、内部のデータで外部基準電圧(VREF)により形成された2n個のレベルのうちの前記ラインラッチ部13から入力されたラインデータに相応する1つの電圧を選択して出力する。この際、外部のPOL信号によりライン変換ロジック14はラインごとの極性を転換して反転を容易にする。

【0014】

前記D/A変換器15から選択されて出力されたアナログ信号はデータ出力回路16により充分な駆動能力と出力電圧偏差の少ない安定な電圧として液晶に印加されてディスプレイされる。

【発明の開示】

【発明が解決しようとする課題】

【0015】

しかし、このような従来のデータドライバにおいては、次のような問題点があった。

【0016】

最近の液晶表示装置の大画面・高解像度の傾向にしたがい、液晶ノートパソコン、モニタなどの応用において、最大の難題は、解像度に応ずる高い動作周波数の問題(XGAは65MHz、EWSは107MHz)であり、既存のデータドライバICの動作周波数は5V駆動時に55MHz(3.3V駆動時に40MHz)であるため、直接駆動が不可能である。又、直接駆動可能なドライバICが開発されるとても、高周波EMIの問題のため、直接駆動が不可能である。

【0017】

一方、上記のような従来のデータドライバの外部にラインメモリを設け、データの2分割駆動、又はIC別分割駆動を介して周波数を1/2に低くすることはできる。しかし、この場合にはラインメモリの使用により製品のコスト及び重量が増加する。したがって、消費電力及び体積も増加する。

【0018】

本発明は、前述した問題点を解決するためのもので、その目的は、高周波で動作されることにより発生する問題点を解決し、メイン駆動周波数を減少させた液晶表示装置のデー

10

20

30

40

50

タドライバを提供することにある。

【課題を解決するための手段】

【0019】

このような目的を達成するための本発明の液晶表示装置の駆動装置は、スタート信号を外部に出力する第1信号発生回路と；第1クロック信号を外部に出力する第2信号発生回路と；ロード信号を外部に出力する第3信号発生回路と；周波数を有するソース映像信号を外部に出力させるための発生手段と；そしてラッチクロック信号を出力し、前記第1クロック信号に相応するスタート信号を受信するためのm(整数)-ビットレジスタ回路と、それぞれn(整数)-ビットデータを有する前記全ての映像信号を同時に受信し、ソース映像信号に当たる少なくとも2セットの3種の映像信号をラッチし出力するデータラッチ回路と、前記第3信号発生回路のロード信号に基づいて映像信号を貯蔵及び出力し、前記レジスタのラッチクロック信号に相応する前記データラッチ回路の映像信号をラッチするラインラッチ回路と、ラインラッチの映像信号をアナログ信号に変換するD/A変換回路と、D/A変換回路からアナログ信号を出力させるデータ出力回路とを備えた单一集積回路と；で構成され、前記第1クロック信号の周波数が3種の映像信号のセット数により前記ソース映像信号の周波数に比べて減少されることを特徴とする。

10

【0020】

又、本発明の液晶表示装置の駆動装置は、ソーススタート信号を外部に出力する第1信号発生回路と；第1クロック信号を外部に出力する第2信号発生回路と；ロード信号を外部に出力する第3信号発生回路と；極性信号を外部に出力する第4信号発生回路と；そしてラッチクロック信号を出力し、前記第1クロック信号に相応する前記ソーススタート信号をシフティングするm(整数)-ビットレジスタ回路と、各映像信号はn(整数)-ビットデータを有し、各セットの映像信号はLCDの1つのピクセルを表示するようにした全ての映像信号を同時に受信し、少なくとも2セットの3種の映像信号をラッチし出力するデータラッチ回路と、前記第3信号発生回路のロード信号に基づいて映像信号を貯蔵及び出力し、前記レジスタのラッチクロック信号に相応する前記データラッチ回路の映像信号をラッチする3m×nラインラッチ回路と、データラッチから映像信号の極性を反転させる極性反転回路と、ラインラッチの映像信号をアナログ信号に変換するD/A変換回路と、前記D/A変換回路からアナログ信号を出力させるデータ出力回路とを備えた单一集積回路と；で構成され、前記3種の映像信号のセット数により駆動装置の駆動周波数が減少されることを特徴とする。

20

【0021】

又、本発明の液晶表示装置の駆動装置は、ソーススタート信号を外部に出力する第1信号発生回路と；第1クロック信号を外部に出力する第2信号発生回路と；ロード信号を外部に出力する第3信号発生回路と；極性信号を外部に出力する第4信号発生回路と；そして第1クロック信号に相応するソーススタート信号をシフティングさせ、サンプリングクロック信号を出力するレジスタ回路と、LCDピクセルにそれぞれ表れる全ての映像信号を同時に受信し、少なくとも2セットの3種の映像信号をサンプリングし出力するデータサンプリング回路と、前記第3信号発生回路のロード信号に基づいて映像信号を貯蔵及び出力し、前記シフトレジスタのラッチクロック信号に相応する前記データラッチの映像信号をラッチし、前記第3信号発生回路のロード信号に相応する前記映像信号を貯蔵して出力する3m×nラインラッチ回路と、データラッチから映像信号の極性を反転させる極性反転回路と、前記ラッチ回路の映像信号をアナログ信号に変換するD/A変換回路と、前記D/A変換回路からアナログ信号を出力させるデータ出力回路とを備えた单一集積回路と；で構成され、前記3種の映像信号の数により駆動装置の駆動周波数が減少されることを特徴とする。

30

【発明の効果】

【0022】

上述したような本発明の液晶表示装置の駆動装置は、次のような効果がある。

40

【0023】

50

すなわち、本発明の駆動装置はメイン駆動周波数を1/2又は1/3にドライバ自体で低くすることにより、外部のメモリ及び回路を無くし、高周波EMI等に有利であるモジュールにより作ることができ、共にコストの節減、製品の目方及び体積の減少、消費電力の減少等の効果が得られる。

【0024】

又、ノートパソコン用コンピューター及びモニタにXGA、EWS解像度をシングル、又はダブル構造で実現できる。

【発明を実施するための最良の形態】

【0025】

発明の実施の形態1.

10

以下、図面に基づき本発明の実施の形態1を説明する。

【0026】

図5は、データラインの奇数部分と偶数部分に印加されるデータを分離して並列に処理することによりデータドライバの動作周波数を半減させた実施の形態1のIC構造であり、図7は、その動作の波形である。なお、図5において、スタート信号(SSP)を外部に出力する第1信号発生回路と、第1クロック信号を外部に出力する第2信号発生回路と、コード信号(LOAD)を外部に出力する第3信号発生回路と、周波数を有するソース映像信号を外部に出力させるための発生手段と、極性を有する信号を外部に出力するための第4信号発生回路と、データラッチから映像信号の極性を反転させる極性反転回路は図示が省略されている。また、3種の映像信号A-Cは、例えば、それぞれ各ピクセルのR、G、Bの値である。

20

【0027】

mビットのシフトレジスタ21には、周波数の1/2のソースクロック(SCL)が印加され、このソースクロックとソーススタートパルス(SSP)によりラッチパルス(図7のSR01, SR02, ...)を発生する。又、ドライバICの外部で奇数、偶数に分離されたデータは、第1データラッチ部22と第2データラッチ部23にそれぞれラッチされる。そして、第1、第2ラッチ部22、23にラッチされたnビット奇数データの3種と偶数データの3種はシフトレジスタ27のラッチパルスにより3m×nビットの奇数ラインの第1ラッチ25aと偶数ラインの第1ラッチ26aにそれぞれラッチされる。

30

【0028】

第1ラッチライン25a、26aに貯蔵された一水平ラインのディスプレイデータは、コード信号の1度で、奇数と偶数の第2ラインラッチ25b、26bに貯蔵されると共に次のラインのデータはシフトレジスタのラッチパルスにより第1ラインラッチ25a、26aに順次にラッチされる。奇数と偶数の第2ラインラッチ25b、26bに貯蔵されたラインデータはそれぞれのD/A変換器27、28により2つの基準電圧の中で該電圧を選択するようになる。

【0029】

この際、ライン変換ロジック24は、電圧の極性を切換って反転(Inversion)を容易にする。選択された基準電圧は、データ出力回路29、30を介して充分な駆動能力と出力電圧偏差の少ない安定された電圧として液晶に印加される。

40

【0030】

一方、上記の実施の形態において、データを到着する順序どおりに第1、第2ラッチ部22、23に貯蔵させて動作させ、2つのデータ出力回路29、30の出力端子を3個ずつ交互に液晶パネルのデータラインと連結させる方法もある。

【0031】

発明の実施の形態2.図6は、本発明の実施の形態2である。

【0032】

実施の形態1では、データを奇数と偶数と分離したが、本実施の形態では、3つのデータラッチ部32、33、34を設け、第1データラインのデータは第1ラッチ部32に、第2データラインのデータは第2ラッチ部33に、第3データラインのデータは第3ラッ

50

チ部 3 4 に印加し、第 4 データライン、第 5 データライン、第 6 データラインのデータを再び第 1、第 2、第 3 ラッチ部にそれぞれ印加する方法でデータを分離する。

【0033】

又、シフトレジスタ 3 1 には並列駆動しない場合の 1 / 3 の周波数を印加することにより、結局、データドライバ I C の動作周波数を 1 / 3 に減少させ得る。

【0034】

その以外の動作は、実施の形態 1 と同様である。

【0035】

上記の発明の実施の形態 1、2 は、データドライバを液晶パネルの一方にのみ取り付けた場合であるが、このようなドライバを図 2 に示すようにダブル構造に形成すると、メイン駆動周波数を 2 倍も減少させ得る。

10

【図面の簡単な説明】

【0036】

【図 1】一般的な液晶表示装置の構成ブロック図。

【図 2】一般的なダブルドライバを有する液晶表示装置の構成ブロック図。

【図 3】従来の液晶表示装置のデータドライバの構成ブロック図。

【図 4】図 3 のドライバの動作タイミング図。

【図 5】本発明の実施の形態 1 の液晶表示装置のデータドライバの構成ブロック図。

【図 6】本発明の実施の形態 2 の液晶表示装置のデータドライバの構成ブロック図。

【図 7】本発明の実施の形態 1 のドライバの動作タイミング図。

20

【符号の説明】

【0037】

2 1、3 1 シフトレジスタ

2 2、2 3、3 2、3 3、3 4 データラッチ部

2 4、3 5 ライン変換ロジック

2 5、2 6、3 6、3 7、3 8 ラインラッチ部

2 5 a、2 5 b、2 6 a、2 6 b、3 6 a、3 6 b、3 7 a、3 7 b、3 8 a、3 8 b

ラインメモリ

2 7、2 8、3 9、4 0、4 1 D / A 変換器

2 9、3 0、4 2、4 3、4 4 データ出力回路

30

【図1】



【図2】



【図3】



【図4】



【図5】



【図6】



【図7】



## フロントページの続き

(51)Int.Cl.

F I

テーマコード(参考)

|         |       |         |
|---------|-------|---------|
| G 0 9 G | 3/20  | 6 2 3 H |
| G 0 9 G | 3/20  | 6 2 3 W |
| G 0 9 G | 3/20  | 6 1 1 A |
| G 0 9 G | 3/20  | 6 1 1 C |
| G 0 2 F | 1/133 | 5 5 0   |

(74)代理人 100104352

弁理士 朝日 伸光

(72)発明者 ヨン ヒ ギュン

大韓民国 ソウル ドボン - グ ドボン - ドン 5 6 8 - 4 3

F ターム(参考) 2H093 NA16 NA43 NC12 NC13 NC15 NC22 NC24 NC26 NC34 ND39

ND54

5C006 AA21 AC11 AC21 BB16 BC02 BC06 BC16 BC20 BF03 BF04

FA32 FA47

5C080 AA10 BB05 DD12 DD26 FF11 JJ02 JJ04

|                |                                                                                                                                                                                                                                                                                                                                                                 |         |            |
|----------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------|------------|
| 专利名称(译)        | 液晶显示装置的驱动装置                                                                                                                                                                                                                                                                                                                                                     |         |            |
| 公开(公告)号        | <a href="#">JP2008299355A</a>                                                                                                                                                                                                                                                                                                                                   | 公开(公告)日 | 2008-12-11 |
| 申请号            | JP2008226756                                                                                                                                                                                                                                                                                                                                                    | 申请日     | 2008-09-04 |
| [标]申请(专利权)人(译) | 乐金显示有限公司                                                                                                                                                                                                                                                                                                                                                        |         |            |
| 申请(专利权)人(译)    | Eruji显示有限公司                                                                                                                                                                                                                                                                                                                                                     |         |            |
| [标]发明人         | ヨンヒギュン                                                                                                                                                                                                                                                                                                                                                          |         |            |
| 发明人            | ヨンヒギュン                                                                                                                                                                                                                                                                                                                                                          |         |            |
| IPC分类号         | G09G3/36 G09G3/20 G02F1/133                                                                                                                                                                                                                                                                                                                                     |         |            |
| FI分类号          | G09G3/36 G09G3/20.623.B G09G3/20.623.D G09G3/20.623.F G09G3/20.623.G G09G3/20.623.H G09G3/20.623.W G09G3/20.611.A G09G3/20.611.C G02F1/133.550                                                                                                                                                                                                                  |         |            |
| F-TERM分类号      | 2H093/NA16 2H093/NA43 2H093/NC12 2H093/NC13 2H093/NC15 2H093/NC22 2H093/NC24 2H093/NC26 2H093/NC34 2H093/ND39 2H093/ND54 5C006/AA21 5C006/AC11 5C006/AC21 5C006/BB16 5C006/BC02 5C006/BC06 5C006/BC16 5C006/BC20 5C006/BF03 5C006/BF04 5C006/FA32 5C006/FA47 5C080/AA10 5C080/BB05 5C080/DD12 5C080/DD26 5C080/FF11 5C080/JJ02 5C080/JJ04 2H193/ZA04 2H193/ZF36 |         |            |
| 代理人(译)         | 白井伸一<br>朝日伸光                                                                                                                                                                                                                                                                                                                                                    |         |            |
| 外部链接           | <a href="#">Espacenet</a>                                                                                                                                                                                                                                                                                                                                       |         |            |

## 摘要(译)

要解决的问题：提供液晶显示装置的数据驱动器，其解决了由高频操作引起的问题并降低了主驱动频率。一种m（整数）位寄存器电路，用于输出锁存时钟信号并用于接收对应于第一时钟信号的起始信号，以及m（整数）位寄存器电路，用于输出所有视频信号数据锁存电路22和23，用于锁存和输出对应于源视频信号的至少两组三种视频信号，并根据第三信号发生电路的负载信号存储和输出视频信号，用于锁存数据的视频信号的线锁存电路25锁存对应于寄存器，视频信号线锁存器和d的锁存时钟信号电路/A转换电路27，其从d的模拟信号转换/A转换器以及用于输出模拟信号的数据输出电路29。点域5

