

(19)日本国特許庁( J P )

(12) 公開特許公報 (A) (11)特許出願公開番号

特開2002 - 296612

(P2002 - 296612A)

(43)公開日 平成14年10月9日(2002.10.9)

|                          |      |                |                 |           |
|--------------------------|------|----------------|-----------------|-----------|
| (51) Int.Cl <sup>7</sup> | 識別記号 | F I            | マークコード(参考)      |           |
| G 0 2 F 1/1343           |      | G 0 2 F 1/1343 | 2 H 0 8 8       |           |
| 1/133                    | 505  | 1/133          | 505             | 2 H 0 9 2 |
| 1/139                    |      | 1/139          |                 | 2 H 0 9 3 |
| G 0 9 G 3/20             | 611  | G 0 9 G 3/20   | 611 A 5 C 0 0 6 |           |
|                          | 622  |                | 622 N 5 C 0 8 0 |           |

審査請求 未請求 請求項の数 210 L (全 13数) 最終頁に続く

(21)出願番号 特願2001 - 102429(P2001 - 102429)

(71)出願人 000006079

(22)出願日 平成13年3月30日(2001.3.30)

大阪府大阪市中央区安土町二丁目3番13号

大阪国際ビル

八木 司

大阪府大阪市中

大阪国際ビル ミノルタ株式会社内

浅井 克彦

大阪府大阪市中央区安土町二丁目3番13号

大阪国際ビ

100091432

(54)【発明の名称】 液晶表示素子及び液晶表示装置

最終頁に続く

(57) 【要約】

**【課題】** 解像度を高くして、表示品位を損なうことなくインターレース走査が可能な液晶表示素子及び液晶表示装置を得る。

【解決手段】 走査電極  $R_{m+1} \sim R_M$  が配置された第 1 表示領域 1 1 と、走査電極  $R_1 \sim R_m$  が配置された第 2 表示領域 1 2 を備えた液晶表示素子。これらの走査電極と信号電極  $C_1 \sim C_n$  とで第 1 表示領域 1 1 には複数の画素  $L_{Rm+1} \sim C_1 \sim L_{RM} \sim C_n$  がマトリクス状に構成され、第 2 表示領域 1 2 には複数の画素  $L_{R1} \sim C_1 \sim L_{Rm} \sim C_n$  がマトリクス状に構成されている。第 2 表示領域 1 2 に配置された走査電極の幅及びピッチは、第 1 表示領域に配置された走査電極の幅及びピッチの 1 / 2 である。この第 2 表示領域 1 2 に対しては、液晶を一旦リセットしてから書き込みを行う駆動パルスを用いて、1 フレームを複数のフィールドに分割するインターレース走査により画像を書き込む。



## 【特許請求の範囲】

【請求項1】 マトリクス状に配置された複数の画素を含む第1表示領域と、マトリクス状に配置された複数の画素を含む第2表示領域とを備え、前記第1表示領域及び第2表示領域に含まれる画素は、それぞれ、行方向及び列方向に所定のピッチを有し、前記第2表示領域に含まれる画素の列方向長さは、前記第1表示領域に含まれる画素の列方向長さよりも短いこと、  
を特徴とする液晶表示素子。

【請求項2】 前記第1表示領域及び第2表示領域に含まれる画素の行方向長さは、それぞれ等しいことを特徴とする請求項1記載の液晶表示素子。

【請求項3】 前記第2表示領域に含まれる画素の列方向長さ及びピッチは、前記第1表示領域に含まれる画素の列方向長さ及びピッチの $1/n$  ( $n$ は2以上の整数)であることを特徴とする請求項1又は請求項2記載の液晶表示素子。

【請求項4】 前記第1表示領域及び第2表示領域に含まれる画素は、第1表示領域及び第2表示領域ごとに分割された信号電極によって駆動されることを特徴とする請求項1、請求項2又は請求項3記載の液晶表示素子。

【請求項5】 互いに交差する複数の走査電極及び複数の信号電極と、走査電極が所定の幅及びピッチを有している第1表示領域と、走査電極が前記第1の表示領域より小さい幅及び小さいピッチを有している第2表示領域と、を備えたことを特徴とする液晶表示素子。

【請求項6】 前記第2表示領域に配置された走査電極の幅及びピッチは、前記第1表示領域に配置された走査電極の幅及びピッチの $1/n$  ( $n$ は2以上の整数)であることを特徴とする請求項5記載の液晶表示素子。

【請求項7】 前記信号電極は前記第1表示領域及び第2表示領域ごとに独立して配置されていることを特徴とする請求項5又は請求項6記載の液晶表示素子。

【請求項8】 前記画素は、室温でコレステリック相を示す液晶組成物を含むことを特徴とする請求項1、請求項2、請求項3、請求項4、請求項5、請求項6又は請求項7記載の液晶表示素子。

【請求項9】 請求項1、請求項2、請求項3、請求項4、請求項5、請求項6、請求項7又は請求項8記載の液晶表示素子と、その駆動手段を備えたことを特徴とする液晶表示装置。

【請求項10】 前記駆動手段は前記第2表示領域に対してインターレース走査を行うことを特徴とする請求項9記載の液晶表示装置。

【請求項11】 前記駆動手段は前記第2表示領域に対して動画を表示させることを特徴とする請求項10記載の液晶表示装置。

\* 【請求項12】 前記駆動手段は前記第1表示領域に対して線順次走査を行うことを特徴とする請求項9記載の液晶表示装置。

【請求項13】 前記駆動手段は前記第1表示領域に対して静止画を表示させることを特徴とする請求項12記載の液晶表示装置。

【請求項14】 前記駆動手段は前記第2表示領域に対して前記第1表示領域よりも高い頻度で表示更新を行うことを特徴とする請求項9記載の液晶表示装置。

10 【請求項15】 前記駆動手段は複数の走査駆動素子を含み、該走査駆動素子の配列ピッチが前記第1表示領域及び第2表示領域で異なることを特徴とする請求項9記載の液晶表示装置。

【請求項16】 前記第2表示領域に含まれる画素の列方向長さ及び列方向ピッチ、又は、第2表示領域に配置された走査電極の幅とピッチが前記インターレース走査のフィールド分割数に対応付けられていることを特徴とする請求項10記載の液晶表示装置。

【請求項17】 前記駆動手段は複数の走査駆動素子を含み、該走査駆動素子の配列ピッチが前記第1表示領域及び第2表示領域で等しいことを特徴とする請求項9記載の液晶表示装置。

【請求項18】 前記複数の走査駆動素子が前記第2表示領域の両端部に分けて配置されていることを特徴とする請求項17記載の液晶表示装置。

【請求項19】 前記駆動手段は各画素の液晶をリセットした後に書き込みを行う駆動パルスを用いて画像を表示させることを特徴とする請求項9記載の液晶表示装置。

【請求項20】 前記駆動手段は、液晶をホメオトロピック状態にリセットするリセット期間と、液晶の最終的な表示状態を選択するための選択期間と、該選択期間で選択された状態を確立するための維持期間とで液晶を駆動することを特徴とする請求項9記載の液晶表示装置。

【請求項21】 前記液晶表示素子は複数の表示層が積層されたものであることを特徴とする請求項9記載の液晶表示装置。

## 【発明の詳細な説明】

## 【0001】

【発明の属する技術分野】本発明は、液晶表示素子及び液晶表示装置、特に、マトリクス状に配置された複数の画素を液晶にて構成した液晶表示素子及び該素子を備えた液晶表示装置に関する。

## 【0002】

【従来の技術とその課題】近年、室温でコレステリック相を示すカイラルネマティック液晶を用いた液晶表示素子が、電力の供給を停止しても表示状態を維持するメモリ性を有することから、注目されている。

【0003】しかしながら、この種の液晶表示素子では、液晶を一旦リセットしてから画像を書き込む必要があり、表示が完成するまでに時間を要していた。このよ

うな表示が完成するまでの間、書換え対象部分は素子の背景である光吸収層が黒線として観察され（ブラックアウト）、画面が見にくくなるという問題点を有していた。

【0004】そこで、本発明の目的は、解像度を高くして、表示品位を損なうことなくインターレース走査が可能な液晶表示素子及び液晶表示装置を提供することにある。

【0005】本発明の他の目的は、製造が容易でコストの低減が可能な液晶表示素子及び液晶表示装置を提供することにある。

【0006】さらに、本発明の他の目的は、画像データ転送用クロック信号の周波数が高くなるのが防止され、低消費電力化を達成できる液晶表示素子及び液晶表示装置を提供することにある。

#### 【0007】

【発明の構成、作用及び効果】以上の目的を達成するため、第1の発明に係る液晶表示素子は、マトリクス状に配置された複数の画素を含む第1表示領域と、マトリクス状に配置された複数の画素を含む第2表示領域とを備え、前記第1表示領域及び第2表示領域に含まれる画素は、それぞれ、行方向及び列方向に所定のピッチを有し、前記第2表示領域に含まれる画素の列方向長さは、前記第1表示領域に含まれる画素の列方向長さよりも短いことを特徴とする。

【0008】第1の発明に係る液晶表示素子においては、第2表示領域に含まれる画素の列方向長さが、第1表示領域に含まれる画素の列方向長さよりも短いため、第2表示領域では列方向の解像度が高くなり、ブラックアウトが目立たなくなり、表示品位を高めた状態でインターレース走査が可能となる。また、第1表示領域に含まれる画素は比較的大きいため、製造が容易であり、コストを抑えることができる。

【0009】さらに、列方向の解像度をあえて増加させる必要はなく、画像データ転送用クロック信号の周波数が高くなることはない。従って、高価な駆動ICの増加を抑え、消費電力の低減を図ることができる。

【0010】第1の発明に係る液晶表示素子においては、第2表示領域に含まれる画素の列方向長さ及びピッチは、前記第1表示領域に含まれる画素の列方向長さ及びピッチの $1/n$ （nは2以上の整数）であってもよい。

【0011】また、第1表示領域及び第2表示領域に含まれる画素は、第1表示領域及び第2表示領域で共通の信号電極によって駆動してもよく、あるいは、第1表示領域及び第2表示領域ごとに分割された信号電極によって駆動してもよい。後者にあっては、第2表示領域に画像を表示する際に第1表示領域に対するクロストークの影響を回避することができる。

【0012】第2の発明に係る液晶表示素子は、互いに

交差する複数の走査電極及び複数の信号電極と、走査電極が所定の幅及びピッチを有している第1表示領域と、走査電極が前記第1の表示領域より小さい幅及び小さいピッチを有している第2表示領域とを備えたことを特徴とする。

【0013】第2の発明に係る液晶表示素子においては、第2表示領域に配置された走査電極の幅及びピッチが、第1表示領域に配置された走査電極の幅及びピッチよりも小さいため、第2表示領域では走査電極の配列方向の解像度が高くなり、ブラックアウトが目立たなくなり、表示品位を高めた状態でインターレース走査が可能となる。また、第1表示領域に配置された走査電極の幅及びピッチは比較的大きいため、製造が容易であり、コストを抑えることができる。

【0014】さらに、信号電極の配列方向の解像度をあえて増加させる必要はなく、画像データ転送用クロック信号の周波数が高くなることはない。従って、高価な駆動ICの増加を抑え、消費電力の低減を図ることができる。

【0015】第2の発明に係る液晶表示素子にあっては、第2表示領域に配置された走査電極の幅及びピッチは、第1表示領域に配置された走査電極の幅及びピッチの $1/n$ （nは2以上の整数）であってもよい。

【0016】また、第1表示領域及び第2表示領域の信号電極は、第1表示領域及び第2表示領域で共通に配置してもよく、あるいは、第1表示領域及び第2表示領域ごとに独立して配置してもよい。後者にあっては、第2表示領域に画像を表示する際に第1表示領域に対するクロストークの影響を回避することができる。

【0017】第3の発明に係る液晶表示装置は、前記第1又は第2の発明に係る液晶表示素子と、その駆動手段を備えたことを特徴とする。この駆動手段は第2表示領域に対してインターレース走査を行うことが好ましい。

【0018】第3の発明に係る液晶表示装置においては、前記第1又は第2の発明に係る液晶表示素子の作用効果を奏する。

【0019】第3の発明に係る液晶表示装置にあっては、第2表示領域に含まれる画素の列方向長さ及び列方向ピッチ、又は、第2表示領域に配置された走査電極の幅とピッチがインターレース走査のフィールド分割数に対応付けられていることが好ましい。さらに、駆動手段は各画素の液晶をリセットした後に書き込みを行う駆動パルスを用いて画像を表示させることができ。この場合、駆動手段は、液晶をホメオトロピック状態にリセットするリセット期間と、液晶の最終的な表示状態を選択するための選択期間と、該選択期間で選択された状態を確立するための維持期間とで液晶を駆動することにより、高速での画像の更新が可能となる。

【0020】

【発明の実施の形態】以下、本発明に係る液晶表示素子

及び液晶表示装置の実施形態について、添付図面を参照して説明する。

【0021】(液晶表示素子、図1参照)まず、本発明の一実施形態であるコレステリック相を示す液晶を含む液晶表示素子について説明する。

【0022】図1は単純マトリクス駆動方式による反射型のフルカラー液晶表示素子を示す。この液晶表示素子100は、光吸收層121の上に、赤色の選択反射と透明状態の切換えにより表示を行う赤色表示層111Rを配し、その上に緑色の選択反射と透明状態の切換えにより表示を行う緑色表示層111Gを積層し、さらに、その上に青色の選択反射と透明状態の切り換えにより表示を行う青色表示層111Bを積層したものである。

【0023】各表示層111R, 111G, 111Bは、それぞれ透明電極113, 114を形成した透明基板112間に樹脂製柱状構造物115、液晶116及びスペーサ117を挟持したものである。透明電極113, 114上には必要に応じて絶縁膜118、配向制御膜119が設けられる。また、基板112の外周部(表示領域外)には液晶116を封止するためのシール材120が設けられる。

【0024】透明電極113, 114はそれぞれ駆動I C131, 132(図2参照)に接続されており、透明電極113, 114の間にそれぞれ所定のパルス電圧が印加される。この印加電圧に応答して、液晶116が可視光を透過する透明状態と特定波長の可視光を選択的に反射する選択反射状態との間で表示が切り換えられる。

【0025】各表示層111R, 111G, 111Bに設けられている透明電極113, 114は、それぞれ微細な間隔を保って平行に並べられた複数の帯状電極となり、その帯状電極の並ぶ向きが互いに直角方向となるように対向させてある。これら上下の帯状電極に順次通電が行われる。即ち、各液晶116に対してマトリクス状に順次電圧が印加されて表示が行われる。これをマトリクス駆動と称し、電極113, 114が交差する部分が各画素を構成することになる。このようなマトリクス駆動を各表示層ごとに行うことにより液晶表示素子100にフルカラー画像の表示を行う。

【0026】詳しくは、2枚の基板間にコレステリック相を示す液晶を挟持した液晶表示素子では、液晶の状態をプレーナー状態とフォーカルコニック状態に切り換えて表示を行う。液晶がプレーナー状態の場合、コレステリック液晶の螺旋ピッチをP、液晶の平均屈折率をnとすると、 $\lambda = P \cdot n$ の光が選択的に反射される。また、フォーカルコニック状態では、コレステリック液晶の選択反射波長が赤外光域にある場合には散乱し、それよりも短い場合には可視光を透過する。そのため、選択反射波長を可視光域に設定し、素子の観察側と反対側に光吸収層を設けることにより、プレーナー状態で選択反射色の表示、フォーカルコニック状態で黒の表示が可能にな

る。また、選択反射波長を赤外光域に設定し、素子の観察側と反対側に光吸収層を設けることにより、プレーナー状態では赤外光域の波長の光を反射するが可視光域の波長の光は透過するので黒の表示、フォーカルコニック状態で散乱による白の表示を行う透過-散乱モードでの使用も可能になる。

【0027】各表示層111R, 111G, 111Bを積層した液晶表示素子100は、青色表示層111B及び緑色表示層111Gを液晶がフォーカルコニック配列10となつた透明状態とし、赤色表示層111Rを液晶がプレーナー配列となつた選択反射状態とすることにより、赤色表示を行うことができる。また、青色表示層111Bを液晶がフォーカルコニック配列となつた透明状態とし、緑色表示層111G及び赤色表示層111Rを液晶がプレーナー配列となつた選択反射状態とすることにより、イエローの表示を行うことができる。同様に、各表示層の状態を透明状態と選択反射状態とを適宜選択することにより赤色、緑色、青色、白色、シアン、マゼンタ、イエロー、黒色の表示が可能である。さらに、各表示層111R, 111G, 111Bの状態として中間の選択反射状態を選択することにより中間色の表示が可能となり、フルカラー表示素子として利用できる。

【0028】液晶116としては、室温でコレステリック相を示すものが好ましく、特に、ネマティック液晶にカイラル材を添加することによって得られるカイラルネマティック液晶が好適である。

【0029】カイラル材は、ネマティック液晶に添加された場合にネマティック液晶の分子を捩る作用を有する添加剤である。カイラル材をネマティック液晶に添加することにより、所定の捩れ間隔を有する液晶分子の螺旋構造が生じ、これによりコレステリック相を示す。

【0030】なお、メモリ性液晶自体は必ずしもこの構成に限定されるわけではなく、従来公知の高分子の3次元網目構造のなかに液晶が分散された、あるいは、液晶中に高分子の3次元網目構造が形成された、いわゆる高分子分散型の液晶複合膜として液晶表示層を構成することも可能である。

【0031】(駆動回路、図2参照)前記液晶表示素子100の画素構成は、図2に示すように、複数本の走査電極R<sub>1</sub> ~ R<sub>m</sub>、R<sub>m+1</sub> ~ R<sub>M</sub>と、複数本の信号電極C<sub>1</sub> ~ C<sub>n</sub>(m, M, nはそれぞれ自然数であり、mはMよりも小さい)とのマトリクスで表される。各走査電極は走査駆動I C131の出力端子に接続され、各信号電極は信号駆動I C132の出力端子に接続されている。

【0032】これらの走査電極及び信号電極の交差部分が1単位の表示画素として定義される。走査電極R<sub>m+1</sub> ~ R<sub>M</sub>は、専ら静止画を表示するための第1表示領域11を構成し、画素L R<sub>m+1</sub> ~ C<sub>1</sub> ~ L R<sub>M</sub> - C<sub>n</sub>が含まれる。走査電極R<sub>1</sub> ~ R<sub>m</sub>は、専ら動画を表示するための第2表示領域12を構成し、画素L R<sub>1</sub> ~ C<sub>1</sub> ~ L R<sub>m</sub> - C<sub>n</sub>

が含まれる。

【0033】第1表示領域11を構成する走査電極 $R_{m+1} \sim R_M$ と信号電極 $C_1 \sim C_n$ の幅及びピッチは互いにほぼ等しく、各画素 $L R_{m+1} \sim C_1 \sim L R_M \sim C_n$ はほぼ正方形形状とされている。第2表示領域12を構成する走査電極 $R_1 \sim R_m$ の幅は走査電極 $R_{m+1} \sim R_M$ のほぼ1/2、ピッチはほぼ2倍とされ、各画素 $L R_1 \sim C_1 \sim L R_m \sim C_n$ は横長の長方形形状とされている。

【0034】なお、第1表示領域11と第2表示領域12におけるそれぞれの走査電極の幅、ピッチの比率は、図2に示した1:2以外に種々の値を採用することができる。例えば、1:3であってもよい(図3(B)参照)。

【0035】また、図2では、青色表示層111Bの画素構成を示しているが、他の表示層111G, 111Rにおいても同様の画素構成を有している。さらに、通常、駆動IC131, 132は各表示層111B, 111G, 111Rごとに設けられる。但し、走査駆動IC131に関しては、各表示層において共通化することができる。

【0036】走査駆動IC131は、走査電極 $R_1 \sim R_m$ のうち所定のものに選択信号を出力して選択状態とする一方、その他の走査電極には非選択信号を出力して非選択状態とする。走査駆動IC131は、所定の時間間隔で走査電極を切り換えるながら順次各走査電極 $R_1 \sim R_m$ に選択信号を印加してゆく。一方、信号駆動IC132は、選択状態にある走査電極上の各画素を書き換えるべく、画像データに応じた信号を各信号電極 $C_1 \sim C_n$ に同時に output する。例えば、走査電極 Ra が選択されると(aはa Mを満たす自然数)、この走査電極 Ra と各信号電極 $C_1 \sim C_n$ との交差部分の画素 $L R_a \sim C_1 \sim L R_a \sim C_n$ が同時に書き換えられる。これにより、各画素における走査電極と信号電極との電圧差が画素の書き換え電圧となり、各画素がこの書き換え電圧に応じて書き換えられる。

【0037】駆動回路は中央処理装置135、画像処理装置136、画像メモリ137及びLCDコントローラ138にて構成されている。画像メモリ137に記憶された画像データに基づいてLCDコントローラ138が駆動IC131, 132を制御し、液晶表示素子100の各走査電極及び信号電極間に順次電圧を印加し、液晶表示素子100に画像を書き込む。

【0038】ここで、コレステリック相を示す液晶の捩れを解くための第1の閾値電圧をVth1とすると、電圧Vth1を十分な時間印加した後に電圧を第1の閾値電圧Vth1よりも小さい第2の閾値電圧Vth2以下に下げるプレーナ状態になる。また、Vth2以上でVth1以下の電圧を十分な時間印加するとフォーカルコニック状態になる。この二つの状態は電圧印加を停止した後でも安定に維持される。また、Vth1～Vth2間の電圧を印加

することにより、中間調の表示、即ち、階調表示が可能である。

【0039】なお、部分的に書き換えを行う場合は、書き換える部分を含むように特定の走査ラインのみを順次選択するようにすればよい。これにより、必要な部分のみを短時間で書き換えることができる。

【0040】(画素構成、図3参照)ここで、専ら動画を表示するために用いられる第2表示領域12における画素構成の第1例を図3(A)に示し、第2例を図3

10 (B)に示す。画素構成例1, 2にあっては、走査電極 $R_1 \sim R_m$ の幅を信号電極 $C_1 \sim C_n$ の幅より小さくすることによって、各画素 $L R_1 \sim C_1 \sim L R_m \sim C_n$ を横長の長方形形状としている。

【0041】図3(A), (B)において、それぞれ点線で囲った領域が画像データにおける1画素である。構成例1では、画像データの1画素をさらに走査電極の配列方向に約1/2に細分化して表示することになる。例えば、信号電極の配列方向に沿った水平方向の画素密度を90dpiとすると、走査電極の配列方向に沿った垂直方向の画素密度は180dpiである。また、構成例2では、画像データの1画素をさらに走査電極の配列方向に約1/3に細分化して表示することになる。例えば、信号電極の配列方向に沿った画素密度を90dpiとすると、走査電極の配列方向に沿った画素密度は270dpiである。

【0042】各画素の縦横比は、基本的には、以下に説明するインターレース走査におけるフィールド分割数に基づいて決定される。例えば、インターレース走査例1では2フィールドに分割していることに基づいて、各画素の縦横比は1:2とされる。また、インターレース走査例2では3フィールドに分割していることに基づいて、各画素の縦横比は1:3とされる。各画素の縦横比とインターレース走査のフィールド分割数とは必ずしも一致している必要はない、例えば、構成例1を3フィールドに分割してインターレース走査してもよく、構成例2を2フィールドに分割してインターレース走査してもよい。

【0043】また、各画素の縦横比を1:3よりさらに大きくしても構わないし、インターレース走査のフィールド分割数を3より多くしても構わない。但し、各画素の縦横比を大きくするほど、電極の加工・形成が難しくなる。また、フィールド分割数を多くすると、液晶のブラックアウトによる黒帯が観察されやすくなる。従つて、各画素の縦横比を1:2、インターレース走査のフィールド分割数を2にすることが最も実用的である。

【0044】(駆動ICの配置例、図4, 5参照)走査駆動IC131及び信号駆動IC132は、いずれも、複数本の電極ごとに複数のものを使用することができます。図4に示す配置例1では、表示領域11, 12の一方の端部に全ての走査駆動IC131が配置されてい

る。図5に示す配置例2では、ピッチの細かい第2表示領域12のみその両端部に分けて走査駆動IC131が配置されている。例えば、偶数ラインに接続する走査駆動IC131は右側に、奇数ラインに接続する走査駆動IC131は左側に配置する。但し、表示素子のサイズが小さい場合は、全ての電極を一つの走査駆動IC131及び信号駆動IC132でまかなくようにしてもよい。

【0045】(駆動例1、図6参照)次に、駆動方法の第1例について説明する。なお、図6において(図7でも同じ)、ロウ1～3とは順に選択される3本の走査電極を意味し、カラムとは前記各走査電極に交差する1本の信号電極を意味し、LCD1～3とはロウ1～3とカラムとの交差部に形成される三つの画素に相当する液晶層を意味する。

【0046】この駆動例1は、リセット期間と選択期間と維持期間とクロストーク(表示)期間とから構成されている。リセット期間では、まず最初に、書き込みを行う走査電極上の画素に所定の電圧を印加することにより、液晶をホメオトロピック状態にリセットする。

【0047】選択期間はさらに三つの期間(前選択期間、選択パルス印加期間、後選択期間)から構成されている。選択期間のうちの一部分(選択パルス印加期間)にのみ画像データに応じた選択パルスが印加され、前選択期間及び後選択期間には実質的に液晶に印加する電圧をゼロとする。この選択パルスは、最終的にプレーナ状態を選択したい画素とフォーカルコニック状態を選択したい画素とでは、電圧ないしパルスの形状が異なる。プレーナ状態を選択する場合には、選択パルス印加期間に所定電圧の選択パルスを印加する。

【0048】その後の維持期間では、書き込みを行う走査電極上の画素に所定電圧のパルス電圧を印加する。そして、クロストーク期間において、液晶に印加される電圧をゼロにすることにより、プレーナ状態が選択される。

【0049】一方、最終的にフォーカルコニック状態を選択したい場合には、選択パルス印加期間に、液晶にかかる電圧を実質的にゼロにする。

【0050】その後の維持期間では、プレーナ状態を選択する場合と同様に、書き込みを行う走査ライン上の画素に所定電圧のパルス電圧を印加することにより、液晶をフォーカルコニック状態へと遷移させる。クロストーク期間では、プレーナ状態を選択する場合と同様に、液晶に印加される電圧をゼロにする。フォーカルコニック状態の液晶は電圧をゼロにしても、フォーカルコニック状態のまま固定される。

【0051】選択期間の中央の短い時間、即ち、選択パルス印加期間に印加する選択パルスにより、最終的な液晶の表示状態が選択できる。また、この選択パルスのパルス幅を調整することにより、具体的には、信号電極に印加するパルスの形状を画像データに応じて変化させる

ことにより、中間調の表示が可能である。

【0052】選択パルスは書き込み対象画素に表示させる画像データにより形状を変える必要があり、カラムには画像データに応じて異なる形状の選択パルスを印加しなければならない。一方、前選択期間及び後選択期間では、常に画素内の液晶には電圧ゼロを印加するので、電圧ゼロを得られるような、ロウ、カラムともにある決まったパルス波形の組合せを用いることができる。図6に示す駆動例1では、このことを利用して、複数の走査電極上の画素に対して、リセットと維持と表示とを同時にしている。

【0053】例えば、LCD2が前選択期間にあるとき、ロウ2及びロウ3には互いに異なる位相のパルス電圧+V1を印加し、ロウ1には+V1/2の電圧を印加する。このとき、カラムにロウ3と異なる位相のパルス電圧+V1を印加すると、LCD3には電圧±VR=±V1のリセットパルスが、LCD2には電圧ゼロが、LCD1には電圧±Ve=±V1/2の維持パルスが印加される。

【0054】LCD2が選択パルス印加期間にあるときは、カラムからは画像データによって異なる形状のデータパルス(電圧+V1)が印加されるため、ロウ1、ロウ3ともに電圧+V1/2のパルスを印加して、LCD1、LCD3には±V1/2の電圧がかかるようになる。ロウ2には電圧+V1のパルスを印加し、カラムに印加するデータパルスとの電圧差(±V1又はゼロ)が、電圧±Vs<sub>e</sub>の選択パルスとしてLCD2に印加される。カラムに印加するデータパルスの形状を変化させることで、選択パルスのパルス幅を変化させることができる。

【0055】後選択期間では、前選択期間と同様のことを行う。即ち、ロウ2及びロウ3には互いに異なる位相のパルス電圧+V1を印加し、ロウ1には+V1/2の電圧を印加する。そして、カラムにロウ3と異なる位相のパルス電圧+V1を印加することにより、LCD3に電圧±VR=±V1のリセットパルス、LCD2に電圧ゼロ、LCD1に電圧±Ve=±V1/2の維持パルスを印加する。

【0056】リセット期間、選択期間及び維持期間以外の期間は、各走査電極には、他の走査電極の前選択期間及び後選択期間に信号電極から印加するデータパルスと同じ位相の波形を印加し、他の走査電極の選択パルス印加期間には電圧+V1/2のパルスを印加する。こうすることによって、この部分の液晶には、画像データに応じて、選択パルスと同じパルス幅で、電圧±V1/2のクロストーク電圧が印加される。このクロストーク電圧は、パルス幅が狭いため、液晶の表示状態には影響を及ぼさない。

【0057】以上のパルス電圧の印加を各走査電極に対して順次繰返し実行することにより、画像表示を行うこ

とができる。また、任意の走査電極に前記リセットパルス、選択パルス、維持パルスを印加することができるで、部分書換えを行うこともできる。

【0058】(駆動例2、図7参照)次に、駆動方法の第2例について説明する。ここでは、信号電極に対して、順に、透過、中間調、全反射をそれぞれ選択するような信号電圧が入力されている。

【0059】なお、理解を容易にするため、図7では、リセット期間、維持期間は選択時間の2倍として図示しているが、実際には、リセットや選択期間で選択された状態が正しく確立されるように十分長い時間確保することが望ましく、通常、選択期間や選択パルス幅に比べて十分長い時間(例えば、数十倍)に設定される。

【0060】この駆動例2では、前記駆動例1と同様に、選択期間は選択パルス印加時間とその前後の前選択時間及び後選択時間とに分かれている。前選択時間と後選択時間の長さは選択パルス幅(選択パルス印加時間)の整数倍(図5では1倍)にする。

【0061】この場合、各走査電極(ロウ1, 2, 3)には、リセット期間、選択期間、維持期間にそれぞれ順20次、リセット電圧 $\pm V_1$ 、選択電圧 $\pm V_2$ 、維持電圧 $\pm V_3$ が印加され、リセット期間及び維持期間の長さは、それぞれ選択パルス印加時間の整数倍(図7では2倍)にする。また、表示(クロストーク)期間は電圧0Vとされる。一方、信号電極(カラム)には画像データに応じて位相をシフトさせた電圧 $\pm V_4$ のパルス波形が印加される。

【0062】この駆動例2では、カラムへの印加電圧 $\pm V_4$ の位相及び電圧値と選択電圧 $\pm V_2$ とに基づいて選択パルスの波形が決められ、電圧 $\pm V_4$ の位相が選択電圧 $\pm V_2$ と同じ場合は、 $\pm(V_2 - V_4)$ の選択パルスとなり透過(フォーカルコニック状態)が選択され、逆位相の場合は $\pm(V_2 + V_4)$ の選択パルスとなり選択反射(プレーナ状態)が選択される。なお、電極V2及びV4の値は透過と反射を選択するのに適当な値とし、また、クロストークとなる電圧V4の値は液晶の状態を変化させる所定の閾値以内の値としている。

【0063】なお、駆動例2においては、選択パルス印加時間の分だけずらして走査を行っている(即ち、選択パルス印加時間が走査時間に等しい)。このため、駆動40例1に比べて1画面の走査に要する時間が短い(即ち、走査速度が速い)。

【0064】(インターレース走査)以下、インターレース走査による駆動方法について走査例1~3を挙げて説明する。インターレース走査とは、線順次走査に対置されるもので、1画面(フレーム)を書き込むのに、走査ラインを1又は複数のラインを飛び越して走査する形態を言う。

【0065】(走査例1、図8~11参照)まず、走査例1による第2表示領域12に対する表示更新に先立つ50

て、第1表示領域11に線順次走査によって静止画の表示更新が行われる。第1表示領域11の表示は画像を書き込んだ後も電圧無印加で維持されるため、その表示更新は適宜タイミングで行えばよい。この更新タイミングについては図16を参照して後に説明する。

【0066】図8では第1表示領域11の表示更新に続けて第2表示領域12の表示更新に移行する例を示している。なお、後述する走査例2~4において、第1表示領域11への表示更新は図示を省略しているが、走査例1と同様である。

【0067】この走査例1では、1フレームを奇数と偶数の2フィールドに分割し、まず、奇数の走査ラインに対して書き込みを行い、次に、偶数の走査ラインに対して書き込みを行い、1フレームの画像を表示する。各走査ラインにおける書き込みは、図9に示すように、リセット期間、選択期間及び維持期間で構成され、これらの三つの期間にあっては液晶表示素子は裏面の光吸収層が目視されるブラックアウト状態となる。その後、液晶は表示状態を維持する。

【0068】なお、マトリクス駆動の場合、前の選択ラインのパルスによりクロストークが生じるので、図9の表示期間には実際には画面の書換え中はクロストークが生じる。

【0069】また、液晶の種類等によっては維持期間終了後直ちに表示が現れない場合もあり得るので、この場合は維持期間終了から表示が現れるまでの遅延期間を予め測定しておき、実際に駆動を行う際にこの遅延時間を反映せざるを以てよ。

【0070】この走査例1において、各走査ラインごとに一定の時間間隔で書き込み(リセット、選択、維持)が開始され、次フィールドの書き込みを前フィールドの最終ラインでのリセット期間の終了タイミングに基づいて開始する。即ち、第1フィールドの最終ラインの選択期間\* Aと第2フィールドの第1ラインの選択期間\* Bがずれていることを条件に、奇数フィールドと偶数フィールドの書き換えを近づけることができる。

【0071】図8に示すように、各走査ラインが等しい時間間隔で交互にブラックアウト状態と表示状態とを繰り返すと、平均的に同じ明るさの画像表示に近づき、ちらつきが低減できる。そのためには、1走査ラインのブラックアウト時間の長さに対して書換え対象領域に含まれる走査ラインの数が多くない場合は、前フィールドの先頭ラインのブラックアウトが終了するのに合わせて次フィールドの走査を開始すればよい。1走査ラインのブラックアウト時間の長さに対して走査ライン数が多くなる場合は、第1フィールドの走査ラインでの維持期間の長さを調整してもよい。

【0072】図10(A)は原画像データを示し、図10(B), (C)はこの原画像データを、比較のために正方形画素領域(例えば、第1表示領域11)に対して

インターレース走査例1で表示した状態を示している。図10(B),(C)から明らかなように、各フィールドでは原画像データの一部が表示されないため、画像が視認しにくくなっている。

【0073】これに対して、各画素を走査電極の配列方向に1/2に細分化し、2倍のピッチで配列した図3(A)の構成を有する第2表示領域12に対して、図10(A)に示す原画像データを図11(A)に示すように各画素に割り付け、インターレース走査例1で表示すると、図11(B),(C)に示すように、原画像データの欠落が抑制され、フレーム間での画像のずれが少ない視認しやすい表示が得られる。

【0074】図10(B)及び図11(B)は奇数フィールドを書き込んでいる状態、図10(C)及び図11(C)は偶数フィールドを書き込んでいる状態を示す。例えば、選択期間を0.1~0.5msec、リセット期間及び維持期間をそれぞれ25msec程度に設定することができ、走査ラインの数にもよるが、毎秒10フレーム程度の速さで画像を更新することができる。従つて、観察者の眼にはブラックアウトのない画像として観察されることになる。

【0075】また、この走査例1では、走査ラインの解像度を高く設定しているため、信号ラインに沿った方向(画面の上下方向)への画像のスクロール表示を滑らかに行うことができる。なお、この利点は以下に説明する走査例2,3でも同様である。

【0076】(走査例2,3、図12~14参照)走査例2は、前記走査例1と同様にちらつき防止を重視したもので、図12に示すように、1フレームを3フィールドに分割して画像を書き込む。また、走査例3は、図13に示すように、1フレームを4フィールドに分割して画像を書き込む。

【0077】図14は走査例2での表示状態を示し、原画像データは図10(A)に示したものである。先の走査例1よりも走査ライン側の解像度が高くなっているので、より解像度の高い滑らかな表示を実現することができる。

【0078】なお、走査例2のように、原画像データを元の画素数よりも多い画素数(ピッチは細くなる)で表示する場合、増加する画像データは新たに生成する必要がある。その手法は種々考えられ、例えば、上下の画素の画像データの平均値を中心の画素の表示データとする手法を採用することができる。一方、フィールド分割数が第2表示領域12の画素分割数よりも小さい場合もあり得る。

【0079】(画素構成例及び駆動回路の他の形態、図15参照)単純マトリクス駆動の場合、非選択状態にある走査電極上の画素に対して、信号電極からデータ信号が印加されることによりクロストークが発生する。そこで、図15に示すように、第1表示領域11と第2表\*

\*示領域12とで信号電極C<sub>1</sub>~C<sub>n</sub>を分割し、2組の信号駆動IC132,132でデータ信号を独立して印加するようにしてもよい。この構成によって、第2表示領域12を頻繁に書き換える際に第1表示領域11に発生するクロストークの影響を除去することができる。

【0080】(静止画と動画の書換え例、図16参照)ここで、第1表示領域11及び第2表示領域12に対する画像(静止画及び動画)の書換え例について説明する。

【0081】図16(A)は、第1表示領域11への静止画と第2表示領域12への動画を交互に書き換える例を示す。図16(A)において、動画1,2,3の表示帯域は所定時間間隔で動画を第2表示領域12に更新していることを意味している。静止画は各動画の更新の間にそれぞれ更新される。

【0082】図16(B)は、動画を更新する表示帯域の前後に同じ静止画を更新する例を示す。図16(B)においては、動画表示の後にそのとき第1表示領域11に表示されている静止画と同じ静止画が更新されるため、駆動を停止して画面全体を静止状態とした場合、動画表示に伴うクロストークによる静止画の表示劣化を回避できる。

【0083】図16(C)は、図16(B)に示した書換え例に加えて、動画の表示を停止するときに、第2表示領域12に線順次走査で動画と同じ画像データで静止画aを表示する。図16(C)においては、駆動の停止時に動画を線順次走査で更新するため、駆動停止後の画像品位が良好に保たれる。第2表示領域12に線順次走査で画像を書き込む場合、画像データの1画素に対応する複数の画素を含む複数の走査電極を同時に選択して画像を書き込んでもよい。

【0084】(他の実施形態)なお、本発明に係る液晶表示素子及び液晶表示装置は前記各実施形態に限定するものではなく、その要旨の範囲内で種々に変更することができる。

【0085】例えば、液晶表示素子の構成、材料、製造方法や、駆動回路の構成等は任意である。特に、単純マトリクス駆動方式のみならず、TFTなどのスイッチング素子を用いた電極構成であってもよい。また、一つの表示層によるモノクロ表示素子であってもよい。さらに、駆動方法として示したパルス波形の形状や印加タイミングは一例であることは勿論である。

#### 【図面の簡単な説明】

【図1】本発明に係る液晶表示素子の一例を示す断面図。

【図2】液晶表示素子の駆動回路の一例を示すブロック図。

【図3】液晶表示素子の画素構成例1,2を示す平面図。

【図4】駆動ICの配置例1を示す説明図。

【図5】駆動ICの配置例2を示す説明図。

【図6】駆動例1における駆動波形を示すチャート図。

【図7】駆動例2における駆動波形を示すチャート図。

【図8】インターレース走査例1を示すチャート図。

【図9】1画素への書き込み期間を示すチャート図。

【図10】原画像データ及び該データを比較のために走査例1で正方形画素領域に表示した状態を示すチャート図。

【図11】原画像データ及び該データを走査例1で表示した状態を示すチャート図。

【図12】インターレース走査例2を示すチャート図。

【図13】インターレース走査例3を示すチャート図。

【図14】図10(A)に示した原画像データに基づいて走査例2で表示した状態を示すチャート図。

【図15】液晶表示素子の駆動回路の他の例を示すプロ\*

\* ック図。

【図16】静止画と動画の書換え例を示すチャート図。

。

【符号の説明】

$C_1 \sim C_n$  ... 信号電極

$R_1 \sim R_m$  ... 第2表示領域の走査電極

$R_{m+1} \sim R_M$  ... 第1表示領域の走査電極

$L R_1 - C_1 \sim L R_m - C_n$  ... 第2表示領域の画素

$L R_{m+1} - C_1 \sim L R_M - C_n$  ... 第1表示領域の画

10 素

11 ... 第1表示領域(静止画表示領域)

12 ... 第2表示領域(動画表示領域)

100 ... 液晶表示素子

116 ... カイラルネマティック液晶

131 ... 走査駆動IC

132 ... 信号駆動IC

135 ... 中央処理装置

【図3】

【図1】



【図9】



【図12】



【図2】



【図4】



【図5】



【図6】



【図7】



【図13】



【図8】



【図11】

(A)



(A)



(B)



(B)



(C)



(C)



【図10】



【図15】



【図16】



フロントページの続き

|                                      |                                |                                                         |                       |
|--------------------------------------|--------------------------------|---------------------------------------------------------|-----------------------|
| (51) Int.CI. <sup>7</sup><br>G 0 9 G | 識別記号<br>3/20<br>6 6 0<br>6 8 0 | F I<br>G 0 9 G<br>3/20<br>6 6 0 V<br>6 6 0 U<br>6 8 0 G | テ-マコド (参考)<br>6 6 0 G |
|                                      |                                | 3/36                                                    | 3/36                  |

F ターム(参考) 2H088 GA02 GA03 GA17 HA02 JA10  
MA20  
2H092 GA06 GA13 GA15 JB04 JB06  
NA26 NA27 NA29 PA06  
2H093 NA11 NA12 NA14 NA22 NA43  
NA45 NA46 NC16 NC34 ND15  
ND39 ND52 NF11 NF28  
5C006 AA01 AA02 AA22 AC02 AC15  
AC24 AC29 AC30 AF69 BA11  
BB08 BB12 BC03 BC11 BF01  
BF15 FA47 FA51  
5C080 AA10 BB05 CC03 DD26 FF07  
FF12 JJ01 JJ02 JJ04 JJ06

|                |                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                  |         |            |
|----------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|---------|------------|
| 专利名称(译)        | 液晶显示装置和液晶显示装置                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |         |            |
| 公开(公告)号        | <a href="#">JP2002296612A</a>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    | 公开(公告)日 | 2002-10-09 |
| 申请号            | JP2001102429                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                     | 申请日     | 2001-03-30 |
| [标]申请(专利权)人(译) | 美能达株式会社                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |         |            |
| 申请(专利权)人(译)    | 美能达有限公司                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |         |            |
| [标]发明人         | 八木司<br>浅井克彦                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                      |         |            |
| 发明人            | 八木 司<br>浅井 克彦                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                    |         |            |
| IPC分类号         | G02F1/139 G02F1/133 G02F1/1343 G09G3/20 G09G3/36                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                 |         |            |
| FI分类号          | G02F1/1343 G02F1/133.505 G02F1/139 G09G3/20.611.A G09G3/20.622.N G09G3/20.660.V G09G3 /20.660.U G09G3/20.680.G G09G3/36                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                          |         |            |
| F-TERM分类号      | 2H088/GA02 2H088/GA03 2H088/GA17 2H088/HA02 2H088/JA10 2H088/MA20 2H092/GA06 2H092 /GA13 2H092/GA15 2H092/JB04 2H092/JB06 2H092/NA26 2H092/NA27 2H092/NA29 2H092/PA06 2H093/NA11 2H093/NA12 2H093/NA14 2H093/NA22 2H093/NA43 2H093/NA45 2H093/NA46 2H093 /NC16 2H093/NC34 2H093/ND15 2H093/ND39 2H093/ND52 2H093/NF11 2H093/NF28 5C006/AA01 5C006/AA02 5C006/AA22 5C006/AC02 5C006/AC15 5C006/AC24 5C006/AC29 5C006/AC30 5C006 /AF69 5C006/BA11 5C006/BB08 5C006/BB12 5C006/BC03 5C006/BC11 5C006/BF01 5C006/BF15 5C006/FA47 5C006/FA51 5C080/AA10 5C080/BB05 5C080/CC03 5C080/DD26 5C080/FF07 5C080 /FF12 5C080/JJ01 5C080/JJ02 5C080/JJ04 5C080/JJ06 2H093/NA25 2H193/ZA04 2H193/ZA21 2H193 /ZA32 2H193/ZA36 2H193/ZC26 2H193/ZC27 2H193/ZE20 2H193/ZQ13 2H193/ZQ18 2H193/ZQ31 |         |            |
| 外部链接           | <a href="#">Espacenet</a>                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                                        |         |            |

## 摘要(译)

解决的问题：获得能够执行隔行扫描而不增加分辨率和损害显示质量的液晶显示元件和液晶显示装置。提供其中布置有扫描电极Rm+1至R中号的第一显示区域11和其中布置有扫描电极R1至R米的第二显示区域12。液晶显示装置。利用这些扫描电极和信号电极C1至Cn，在第一显示区域11中以矩阵形式布置多个像素LRm+1-C1至LR中号-Cn。在第二显示区域12中，多个像素LR1-C1至LR米-Cn布置成矩阵。布置在第二显示区域12中的扫描电极的宽度和间距是布置在第一显示区域中的扫描电极的宽度和间距的1/2。通过隔行扫描将图像复位到第二显示区域12中，该隔行扫描通过使用用于复位液晶的驱动脉冲将一帧划分为多个场然后进行写入。

